2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)_第1頁(yè)
2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)_第2頁(yè)
2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)_第3頁(yè)
2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)_第4頁(yè)
2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)_第5頁(yè)
已閱讀5頁(yè),還剩5頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

2021年研究生《集成電路電子》設(shè)計(jì)競(jìng)賽模擬試題(筆試題一)1.(4分)請(qǐng)簡(jiǎn)要說(shuō)明CIF,EDIF,GDSⅡ的意義及用途。2.(4分)在亞微米設(shè)計(jì)中,互連線的影響是十分重要的,互連線會(huì)給晶體管增加負(fù)載,是由于______、_____、_____、_____造成。從而導(dǎo)致信號(hào)_____、功率_____、電壓_____、時(shí)間_____。3.(4分)在亞微米設(shè)計(jì)中,電子遷移是由_____造成的。它使連線變細(xì),最終斷開(kāi),引起器件失效。4.(4分)對(duì)付寄生參數(shù),經(jīng)常采用的方法有:①使用導(dǎo)電性能好的_____來(lái)代替A1;②使用_____介電常數(shù)的材料來(lái)減小電容;③降低_____以減少晶格散射和電子空穴的離散活動(dòng);④規(guī)劃_____層數(shù)。5.(4分)DSP的中文意思是__________。它的高速數(shù)值1 / 10處理使實(shí)時(shí)模擬信號(hào)用_____技術(shù)處理成為可能。在濾波器的設(shè)計(jì)中,通常只要調(diào)整DSP的_____件,就會(huì)使其輸出滿足不同的模擬要求,這是很吸引人的。6.(4分)在各種不同的電子應(yīng)用領(lǐng)域中,把微處理器,或微控制器作為核心的應(yīng)用,稱為_____系統(tǒng)。7.(4分)下述片段程序是用什么語(yǔ)言寫(xiě)成的,它大致描述的是什么電路?entityCOUNTERSisport(CLK:inBIT;COUNT:outBIT_VECTOR(2downto0));endCOUNTERS;2/108.(5分)在版圖設(shè)計(jì)中,如果用戶要求一些例如圓、環(huán)、橢圓或一些彎頭(兩端尺寸不等)等曲線組成的圖案。我們可以選某些工具在計(jì)算機(jī)顯示器上顯示出來(lái)。若要將此圖送去制版時(shí),必須轉(zhuǎn)為圖形發(fā)生器能夠接納的格式,為使這些圖形盡可能保持原有形狀,需要較多插值,這在設(shè)計(jì)中如何操作?9.(5分)數(shù)據(jù)庫(kù)對(duì)設(shè)計(jì)十分重要,請(qǐng)簡(jiǎn)要說(shuō)明什么是參量庫(kù),使用參量庫(kù)的優(yōu)點(diǎn)在何處?3/1010.(5分)版圖設(shè)計(jì),工藝非常重要,請(qǐng)簡(jiǎn)要說(shuō)明與工藝密切相關(guān)、設(shè)計(jì)人員必須了解的一些工藝參數(shù)。11.(5分)請(qǐng)簡(jiǎn)要說(shuō)明下述CMOS電路的基本原理。假定P管和N管的閾值電壓分別為-2及+2伏。VSS=+5伏;①G1=0,G2=5V,Vout~Vin;②G1=5V,G2=0V,Vout~Vin;4/1012.(4分)請(qǐng)用一兩句話說(shuō)明DRC、ERC、LVS、extract的意義及用途。13.(7分)請(qǐng)指出下述版圖(單位為微米)中,管子的W及L。人們常說(shuō)0.5、0.8微米工藝等,從這張圖上看,它是多少微米工藝?答:W=_____;L=_____;是_____微米工藝。5/1014.(4分)隨著集成電路集成度的提高,測(cè)試越來(lái)越顯得重要;可測(cè)試性設(shè)計(jì)也成為設(shè)計(jì)工作中的一項(xiàng)重要組成;在設(shè)計(jì)過(guò)程中,應(yīng)該在設(shè)計(jì)的____期階段,就開(kāi)始注意可測(cè)性設(shè)計(jì)問(wèn)題。對(duì)數(shù)字電路來(lái)說(shuō),常用的方法有_________和________。對(duì)于CMOS電路來(lái)說(shuō),經(jīng)常采用___________測(cè)試,來(lái)檢查集成電路的故障。15.(4分)當(dāng)且僅當(dāng)下列條件滿足時(shí),邏輯電路的故障可檢測(cè):①__________________________;②_________________________。16.(8分)(Ⅰ,Ⅱ,Ⅲ中任選一題)。6/10Ⅰ.求圖Ⅰ電路所有各點(diǎn)上固定故障(Stuck-at)故障的完全測(cè)試集。Ⅱ.求圖Ⅱ電路中故障a點(diǎn)的s-a-o的測(cè)試碼。Ⅲ.求圖Ⅲ電路中,多故障{As-a-l,hs-a-1}的測(cè)試碼。17.(10分)從手冊(cè)上復(fù)印了HCS154MS的真值表和功能圖,請(qǐng)說(shuō)明它是什么樣功能的電路?請(qǐng)比較其真值表和功能圖,符合嗎?若有不符合處,請(qǐng)指出。(圖見(jiàn)附頁(yè))。7/1018.(15分)用主從觸發(fā)器(圖1)構(gòu)成四級(jí)(R1,R2,R3和R4)流水線(圖2)。每級(jí)之間從左到右用組合邏輯構(gòu)成。四個(gè)主觸發(fā)器用時(shí)鐘脈沖CP的正沿觸發(fā),從觸發(fā)器用負(fù)沿觸發(fā),輸出只在從觸發(fā)器加載時(shí)候變化。三級(jí)組合邏輯為f1,f2和f3(圖2)。在輸入數(shù)據(jù)到達(dá)第一個(gè)主觸發(fā)器M1并在一段傳輸延尺以后,觸發(fā)器S4(圖2右端)的函數(shù)為:S4=((M1*2)+5)^2RInput 主M 從S OutputLoadM LoadS(圖一)。fR2fR3fR2R1觸發(fā)器和組合邏輯構(gòu)成的四級(jí)流水線(圖二)。請(qǐng)用VHDL語(yǔ)言描述:1) 時(shí)鐘脈沖CP,高電位為1,低電位

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論