版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
數(shù)字電子技術(shù)基礎(chǔ)習(xí)題-第一部分門電路一、填空題1.數(shù)字集成電路按開關(guān)元件不同,可分為TTL集成電路和CMOS集成電路兩大類。2.數(shù)字電路中的三種基本邏輯門電路是與門、或門、非門。EN&▽YAB圖1填空題5用圖3.三態(tài)門是在普通門的基礎(chǔ)上增加控制電路構(gòu)成的,它的三種輸出狀態(tài)是高電平、EN&▽YAB圖1填空題5用圖4.與門、與非門的閑置輸入端應(yīng)接高電平;或門、或非門的閑置輸入端應(yīng)接低電平。5.圖1所示三態(tài)門在時(shí),Y的輸出狀態(tài)是高阻態(tài)。6.利用TTL與非門實(shí)現(xiàn)輸出線與應(yīng)采用OC門,實(shí)現(xiàn)總線傳輸應(yīng)采用三態(tài)門。7.圖2為幾種常見邏輯門電路的邏輯符號(hào),試分別寫出其名稱和邏輯表達(dá)式。&&ABY(a)YAB&YAB≥1(d)(c)圖2填空題7用圖1AY(b)名稱邏輯表達(dá)式名稱邏輯表達(dá)式(a)與門Y=AB;(b)非門;(c)與非門;(d)或非門。8.當(dāng)決定某一件事情的多個(gè)條件中有一個(gè)或一個(gè)以上具備時(shí),該件事情就會(huì)發(fā)生,這種關(guān)系稱為或邏輯關(guān)系。二、選擇題1.下列幾種邏輯門中,能用作反相器的是C。A.與門B.或門C.與非門2.下列幾種邏輯門中,不能將輸出端直接并聯(lián)的是B。A.三態(tài)門B.與非門C.OC門3.TTL與非門的輸入端在以下四種接法中,在邏輯上屬于輸入高電平的是C。A.輸入端接地B.輸入端接同類與非門的輸出電壓0.3VC.輸入端經(jīng)10kΩ電阻接地D.輸入端經(jīng)51Ω電阻接地4.TTL與非門的輸入端在以下4種接法中,在邏輯上屬于輸入低電平的是D。A.輸入端經(jīng)10kΩ電阻接地B.輸入端接同類與非門的輸出電壓3.6VC.輸入端懸空D.輸入端經(jīng)51Ω電阻接地5.邏輯電路如圖3所示,該電路實(shí)現(xiàn)的邏輯關(guān)系為C。A.B.C.D.6.圖4為TTL邏輯門,其輸出Y為D。A.B.C.D.圖5選擇題7用圖A圖5選擇題7用圖AB&&≥1Y1Y51ΩABC圖4選擇題6用圖圖3選擇題5用圖YAB1&7.圖5電路實(shí)現(xiàn)的邏輯功能是C。A.B.C.D.8.門電路使用時(shí)需要外接負(fù)載電阻和電源的是D。A.與門B.與非門C.異或門D.OC門9.以下各種接法不正確的是D。A.與非門閑置輸入端接1B.或非門閑置輸入端接地C.TTL與非門閑置輸入端懸空D.CMOS門閑置輸入端懸空10.圖6中能實(shí)現(xiàn)功能的TTL門是B。YYAB+5V&YAB(B)(A)(C)圖6選擇題10用圖YA&11.圖7中,能實(shí)現(xiàn)的邏輯門是C。YYA&(B)(A)(C)圖7選擇題11用圖YAB≥1(D)Y=1ABABY=112.圖8中電路連接和給定邏輯功能都正確的是C。圖8圖8選擇題12用圖(D)RLVCCYABCD&&&YAB≥1YAB≥1(B)(A)(C)AYBVCC畫圖題先寫出圖12所示各門電路的邏輯表達(dá)式,再根據(jù)輸入信號(hào)A、B的波形,對(duì)應(yīng)畫出各個(gè)門的輸出波形。AABY1Y2=1Y3Y4圖12題六用圖Y3ABAY11&Y2B0&ABY4=1解:YY1=AYY2=1YY3=A+BYY4=AB+AB波形如圖12第二部分組合邏輯電路一、填空題1.邏輯代數(shù)的三種基本邏輯運(yùn)算是與、或和非,在電路上,分別用與門、或門和非門來實(shí)現(xiàn)。2.邏輯變量和邏輯函數(shù)的取值只有0和1兩種可能。3.邏輯函數(shù)的表示方法有真值表、邏輯表達(dá)式、邏輯圖、波形圖、卡諾圖五種。4.“全1出0,有0出1”描述的邏輯關(guān)系是與非邏輯。5.0,1。6.,,A+B,A。7.時(shí),函數(shù)之值為1。8.二進(jìn)制的基數(shù)是2,其第位的權(quán)值是2i-1。9.在二-十進(jìn)制碼中,1位十進(jìn)制數(shù)用4位二進(jìn)制碼表示,8421BCD碼從高位到低位的權(quán)值依次為8、4、2、1。10.(93)10=(1011101)2,(93)10=(10010011)8421BCD11.最簡與或式的標(biāo)準(zhǔn)有兩個(gè),即與項(xiàng)數(shù)最少、每個(gè)與項(xiàng)中變量數(shù)最少。12.常用的集成組合邏輯電路有編碼器、譯碼器、數(shù)據(jù)選擇器等。13.編碼器的功能是將輸入信號(hào)轉(zhuǎn)化為二進(jìn)制代碼輸出。14.編碼器可分為二進(jìn)制編碼器和二-十進(jìn)制編碼器,又可分為普通編碼器和優(yōu)先編碼器。15.常用的譯碼器電路有二進(jìn)制譯碼器、二-十進(jìn)制譯碼器和顯示譯碼器等。16.七段顯示譯碼器74LS48輸出高電平有效,用以驅(qū)動(dòng)共陰極LED顯示器。當(dāng)輸入時(shí),輸出=1011011,顯示字形5。17.數(shù)據(jù)選擇器的邏輯功能是從2n個(gè)輸入信號(hào)中選擇一個(gè)送到唯一輸出端;數(shù)據(jù)分配器的邏輯功能是根據(jù)地址信號(hào)的要求將公共總線上的一路輸入數(shù)據(jù)分配到指定輸出通道上去。二、選擇題1.“入1出0,入0出1”的邏輯運(yùn)算關(guān)系屬于C。A.與運(yùn)算B.或運(yùn)算C.非運(yùn)算D.與非運(yùn)算2.使函數(shù)的值為0的變量取值組合為C。A.00、11B.00、10C.01、10D.01、113.使函數(shù)之值為1的變量取值組合是A。A.00,至少有一個(gè)0B.01,至少有一個(gè)1C.10,11D.11,任意組合4.,當(dāng)時(shí),D。A.B.C.D.5.3個(gè)邏輯變量的取值組合共有C種。A.3B.6 C.8D.166.下列邏輯函數(shù)屬于與非式的是B。A.B.C.D.7.與相等的式子是A。A.B.C.D.8.圖1所示波形關(guān)系的邏輯函數(shù)表達(dá)式為C。A.B.C.D.圖1選擇題8用圖圖1選擇題8用圖ABY9.表1所示的真值表,其函數(shù)式為C。A.B.C.D.10.余3碼的0011對(duì)應(yīng)的十進(jìn)制數(shù)是C。A.3B.6C.0D.911.二進(jìn)制數(shù)10010110轉(zhuǎn)換為十進(jìn)制,應(yīng)得A。A.150B.151C.96D.9812.十進(jìn)制數(shù)35轉(zhuǎn)換為二進(jìn)制數(shù)得A,轉(zhuǎn)換為8421BCD碼得C。A.100011B.100001C.00110101D.0101001113.屬于無權(quán)碼的是B。A.8421碼B.余3碼C.2421碼D.自然二進(jìn)制碼14.組合邏輯電路通常由A組成。A.門電路B.編碼器C.譯碼器D.數(shù)據(jù)選擇器15.8線-3線優(yōu)先編碼器74LS148,低電平輸入有效,反碼輸出。當(dāng)對(duì)編碼時(shí),輸出為C。A.000B.101C.010D.10016.優(yōu)先編碼器同時(shí)有兩個(gè)或兩個(gè)以上信號(hào)輸入時(shí),是按D給輸入信號(hào)編碼。A.高電平B.低電平C.高頻率D.高優(yōu)先級(jí)17.8421BCD譯碼器74LS42輸出低電平有效,當(dāng)輸入時(shí),其輸出等于D。圖2選擇題18用圖0圖2選擇題18用圖01A1D1D2MUXBAA0D0YD3C.0100000000D.111111110118.4選1數(shù)據(jù)選擇器構(gòu)成邏輯函數(shù)產(chǎn)生器的電路連接如圖2所示,該電路實(shí)現(xiàn)的邏輯函數(shù)是C。A.B.C.D.四、計(jì)算題1.將下列十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)。(1)(25)10=(11001)2(2)(53.25)10=(110101.01)22.將下列二進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)。(1)(1001)2=(9)10(2)(1001011)=(75)103.將下列各數(shù)轉(zhuǎn)換為8421BCD碼。(1)(100011)2=(00110101)8421BCD(2)(231)10=(001000110001)8421BCD4.將下列數(shù)碼分別看作自然二進(jìn)制數(shù)和8421BCD碼,求出相應(yīng)的十進(jìn)制數(shù)。(1)10010111(2)010101100011(10010111)2=(151)10(010101100011)2=(1379)10(10010111)8421BCD=(97)10(010101100011)8421BCD=(563)10五、組合邏輯電路設(shè)計(jì)題1.某產(chǎn)品有A、B、C、D四項(xiàng)指標(biāo)。其中規(guī)定主要指標(biāo)A、B必須滿足要求,其余指標(biāo)C、D只要有一個(gè)達(dá)標(biāo)即可判定產(chǎn)品Y為合格。試設(shè)計(jì)一個(gè)邏輯電路實(shí)現(xiàn)此產(chǎn)品合格判定功能,要求:(1)列出真值表,(2)寫出輸出函數(shù)的最簡與或式,(3)畫出用與非門實(shí)現(xiàn)該電路的邏輯圖。解:(1)BYBYAD&&&C2.現(xiàn)有三個(gè)車間,每個(gè)車間各需10kW電力,這三個(gè)車間由兩臺(tái)發(fā)電機(jī)組供電,一臺(tái)功率為10kW,另一臺(tái)功率為20kW。三個(gè)車間經(jīng)常不同時(shí)工作。試用與非門和異或門設(shè)計(jì)一個(gè)邏輯電路,能夠根據(jù)各車間的工作情況,以最節(jié)約電能的方式自動(dòng)完成配電任務(wù)。解:(1)(2)CCY2&&&Y1=1=1AB&(3)3.用集成譯碼器74LS138和4輸入與非門實(shí)現(xiàn)表2所示真值表的邏輯功能。先寫出邏輯表達(dá)式,再畫出邏輯電路圖。解:(1)&&&&S2S1+5V74LS138Y1S2AS2BY2Y3Y5Y6Y0Y7S1A2A1A0ABCY4分別用8選1數(shù)據(jù)選擇器和4選1數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù),畫出邏輯圖。55AD0A1D5D7D1D6D4A2A0YD2D3BC01774LS151ST解:(1)MUXMUXCBA0D1A0D0D2D3A1EY5.設(shè)計(jì)一個(gè)電路實(shí)現(xiàn)圖3所示的邏輯功能。要求:(1)列出真值表,(2)寫出函數(shù)表達(dá)式,(3)用4選1數(shù)據(jù)選擇器實(shí)現(xiàn)電路。ABABY圖3組合邏輯電路設(shè)計(jì)題5用圖(1)(3)BBAD1A0D0D2D3A1EYMUX0110六、組合邏輯電路分析題1.試分析圖4所示電路的邏輯功能。圖4電路分析題1用圖圖4電路分析題1用圖YABC&&&&&&解:(1)(2)三人表決器電路2.試分析圖5所示電路的邏輯功能。圖5圖5電路分析題2用圖≥1≥1≥1YAB解:二變量同或電路3.圖6是BCD-七段顯示譯碼/驅(qū)動(dòng)器74LS48驅(qū)動(dòng)一位數(shù)碼管的連接方法。請(qǐng)問,當(dāng)輸入8421BCD碼為時(shí),圖中發(fā)光二極管的亮滅情況如何?數(shù)碼管顯示的字形是什么?圖6圖6電路分析題3用圖BCD碼輸入1001174LS48七段數(shù)碼管BS2011kΩ×7解:a、b、c、d、g亮,e、f滅。顯示“3”。4.二-十進(jìn)制譯碼器74LS42按圖7連接。請(qǐng)列出電路的真值表,說明電路的邏輯功能。圖7電路分析題4用圖圖7電路分析題4用圖使能輸入地址碼輸入閑置74LS42由真值表可知,電路實(shí)現(xiàn)3線-8線譯碼器的邏輯功能。5.3線-8線譯碼器74LS138構(gòu)成的電路如圖8所示,為輸入變量。試寫出輸出函數(shù)的最簡與-或表達(dá)式,列出真值表,描述此電路的邏輯功能。圖8電路分析題5用圖+5V圖8電路分析題5用圖+5V74LS138&(1)(2)(3)判奇電路第3章集成觸發(fā)器一、填空題:1.觸發(fā)器有兩個(gè)穩(wěn)定狀態(tài),當(dāng),時(shí),稱為0態(tài);當(dāng),時(shí),稱為1態(tài)。2.基本RS觸發(fā)器有保持、置0、置1功能;D觸發(fā)器有置0和置1功能。3.JK觸發(fā)器具有保持、置0、置1和翻轉(zhuǎn)的功能。4.欲使JK觸發(fā)器實(shí)現(xiàn)的功能,則輸入端J應(yīng)接高電平,K應(yīng)接高電平。5.觸發(fā)器的邏輯功能通常可用真值表、特性方程、狀態(tài)轉(zhuǎn)換圖和工作波形圖四種方法描述。6.由兩個(gè)與非門組成的同步RS觸發(fā)器,在正常工作時(shí)不允許輸入S=R=1,即約束條件為SR=0。7.觸發(fā)器按邏輯功能分為RS、JK、D、T、T′五種類型。8.欲將JK觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,只需令J=K=T,去掉JK觸發(fā)器的置0和置1兩種功能即可。二、選擇題:1.由與非門組成的基本RS觸發(fā)器,不允許輸入和的變量取值組合為A。A.00B.01C.10D.112.存在空翻問題的觸發(fā)器是B。A.邊沿D觸發(fā)器B.同步RS觸發(fā)器C.主從JK觸發(fā)器3.僅具有“置0”“置1”功能的觸發(fā)器叫C。A.JK觸發(fā)器B.RS觸發(fā)器C.D觸發(fā)器4.僅具有“保持”“翻轉(zhuǎn)”功能的觸發(fā)器叫B。A.JK觸發(fā)器B.T觸發(fā)器C.D觸發(fā)器5.具有“置0”“置1“保持”和“計(jì)數(shù)翻轉(zhuǎn)”功能的觸發(fā)器叫A。A.JK觸發(fā)器B.D觸發(fā)器C.T觸發(fā)器6.僅具有“翻轉(zhuǎn)”功能的觸發(fā)器叫B。A.JK觸發(fā)器B.T′觸發(fā)器C.D觸發(fā)器7.JK觸發(fā)器用做T′觸發(fā)器時(shí),控制端J、K正確接法是B。A.B.J=K=1C.8.D觸發(fā)器用做T′觸發(fā)器時(shí),輸入控制端D的正確接法是B。A.B.C.D=19.觸發(fā)器由門電路構(gòu)成,但它不同于門電路的功能,主要特點(diǎn)是B。A.和門電路功能一樣B.有記憶功能C.沒有記憶功能10.TTL型觸發(fā)器的直接置0端Rd、置1端Sd正確用法是C。A.都接高電平“1”B.都接低電平“0”C.邏輯符號(hào)有小圓圈時(shí),不用時(shí)接高電平“1”,沒有小圓圈時(shí),不用時(shí)接低電平“0”11.當(dāng)T觸發(fā)器的T=1時(shí),觸發(fā)器具有C功能。A.保持B.禁止C.計(jì)數(shù)D.置位12.為防止空翻,應(yīng)采用C結(jié)構(gòu)的觸發(fā)器。A.CMOSB.TTLC.主從或維持阻塞13.存在一次翻轉(zhuǎn)現(xiàn)象的觸發(fā)器是C。A.邊沿JK或邊沿D觸發(fā)器B.同步RS觸發(fā)器C.主從JK觸發(fā)器14.以下觸發(fā)器受輸入信號(hào)直接觸發(fā)的是A。A.基本RS觸發(fā)器B.同步RS觸發(fā)器C.JK觸發(fā)器15.不能用作計(jì)數(shù)器的觸發(fā)器是A。A.同步RS觸發(fā)器B.邊沿D觸發(fā)器C.邊沿JK觸發(fā)器16.在CP有效時(shí),若JK觸發(fā)器的J、K端同時(shí)輸入高電平,則其次態(tài)將會(huì)D。A.保持B.置0C.置1D.翻轉(zhuǎn)17.存在不定狀態(tài)的觸發(fā)器是A。A.RS觸發(fā)器B.D觸發(fā)器C.JK觸發(fā)器D.T觸發(fā)器四、畫圖題1.在基本RS觸發(fā)器中,已知、的波形如圖1所示,試畫,的波形。(初態(tài))圖1畫圖題1用圖圖1畫圖題1用圖QQ2.在同步RS觸發(fā)器中,已知R、S的波形如圖2所示,試畫,的波形。(初態(tài))解:圖2畫圖題2用圖圖2畫圖題2用圖QQ3.已知D鎖存器有輸入波形如圖3所示,試畫出其Q端的波形(設(shè)觸發(fā)器初態(tài)為Q=0)。圖3畫圖題3用圖圖3畫圖題3用圖CPDQ解:4.畫出兩種JK觸發(fā)器的邏輯符號(hào):(略)(1)CP脈沖上升沿觸發(fā)有效;(2)CP脈沖下降沿觸發(fā)有效。5.若JK觸發(fā)器初態(tài)為0,試根據(jù)圖4中CP、J、K端波形畫出,的波形。圖4畫圖題5用圖圖4畫圖題5用圖上升沿觸發(fā)下降沿觸發(fā)QQQQ已知CP,D和T的輸入波形如圖5,試畫出其相應(yīng)的輸出波形。設(shè)初態(tài)。圖5畫圖題6用圖圖5畫圖題6用圖QQ在圖6(a)所示電路中,加入圖6(b)所示的輸入波形,試畫出其Q端波形,設(shè)觸發(fā)器初態(tài)為Q=0。QQ(a)IDQCI&XCPCPX(b)圖6畫圖題7用圖QD=XQ8.如圖7各觸發(fā)器,可設(shè)其初態(tài)為或。試分別畫出各電路對(duì)應(yīng)4個(gè)CP脈沖作用下的輸出端的波形。CPCPIJCIIKCPIJCIIK圖7畫圖題8用圖(a)(b)(c)(d)IJCIIKCPCIIDCPCPQ(c)CPQCPQ(c)CPQ(a)CPQ=0(b)CPQ(d)9.如圖8所示為兩個(gè)D觸發(fā)器構(gòu)成的時(shí)序電路。設(shè)第0個(gè)CP即初始狀態(tài)時(shí),試畫出在4個(gè)CP脈沖作用下、端的波形,列出輸出組合對(duì)應(yīng)輸入CP脈沖順序的真值表。QQ0Q1CPIDCIIDCI圖8畫圖題9用圖D0D0=Q1,D1=Q0CPQCPQ0Q1波形圖波形圖狀態(tài)圖狀態(tài)圖第4章時(shí)序邏輯電路一、填空題1.對(duì)于時(shí)序邏輯電路來說,某一時(shí)刻電路的輸出不僅取決于當(dāng)時(shí)的輸入狀態(tài),而且還取決于電路原來的狀態(tài)。所以時(shí)序電路具有記憶性。2.計(jì)數(shù)器的主要用途是對(duì)脈沖進(jìn)行計(jì)數(shù),也可以用作分頻和定時(shí)等。3.用n個(gè)觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器計(jì)數(shù)容量最多可為2n-1。4.計(jì)數(shù)器按計(jì)數(shù)進(jìn)位制,常用的有二進(jìn)制、十進(jìn)制計(jì)數(shù)器。5.用來累計(jì)和寄存輸入脈沖數(shù)目的部件稱為計(jì)數(shù)器。6.寄存器可分成基本寄存器和移位寄存器。7.4位移位寄存器經(jīng)過4個(gè)CP脈沖后,4位數(shù)碼恰好全部移入寄存器,再經(jīng)過4個(gè)CP脈沖,可以得4位串行輸出。8.寄存器主要用來暫時(shí)存放二進(jìn)制數(shù)據(jù)或代碼,是一種常用的時(shí)序邏輯部件。9.一個(gè)觸發(fā)器可以構(gòu)成1位二進(jìn)制計(jì)數(shù)器,它有2種工作狀態(tài),若需要表示n位二進(jìn)制數(shù),則需要n個(gè)觸發(fā)器。10.在計(jì)數(shù)器中,若觸發(fā)器的時(shí)鐘脈沖不是同一個(gè),各觸發(fā)器狀態(tài)的更新有先有后,則這種計(jì)數(shù)器稱為異步計(jì)數(shù)器。11.在計(jì)數(shù)器中,當(dāng)計(jì)數(shù)脈沖輸入時(shí),所有觸發(fā)器同時(shí)翻轉(zhuǎn),即各觸發(fā)器狀態(tài)的改變是同時(shí)進(jìn)行的,這種計(jì)數(shù)器稱為同步計(jì)數(shù)器。二、選擇題1.一個(gè)4位二進(jìn)制加法計(jì)數(shù)器起始狀態(tài)為1001,當(dāng)接到4個(gè)脈沖時(shí),觸發(fā)器狀態(tài)為C。A.0011B.0100C.1101D.11002.構(gòu)成計(jì)數(shù)器的基本單元是C。A.與非門B.或非門C.觸發(fā)器D.放大器3.某計(jì)數(shù)器在計(jì)數(shù)過程中,當(dāng)計(jì)數(shù)器從111狀態(tài)變?yōu)?00狀態(tài)時(shí),產(chǎn)生進(jìn)位信號(hào),此計(jì)數(shù)器的計(jì)數(shù)長度是A。A.8B.7C.6D.34.4個(gè)觸發(fā)器可以構(gòu)成C位二進(jìn)制計(jì)數(shù)器。A.6位B.5位C.4位D.3位5.4位二進(jìn)制計(jì)數(shù)器有C計(jì)數(shù)狀態(tài)。A.4個(gè)B.8個(gè)C.16個(gè)D.32個(gè)6.一位8421BCD碼十進(jìn)制計(jì)數(shù)器至少需要B個(gè)觸發(fā)器。A.3個(gè)B.4個(gè)C.5個(gè)D.6個(gè)7.要組成六進(jìn)制計(jì)數(shù)器,至少應(yīng)有A個(gè)觸發(fā)器。A.3個(gè)B.4個(gè)C.5個(gè)D.6個(gè)8.寄存器由C組成。A.門電路B.觸發(fā)器C.觸發(fā)器和具有控制作用的門電路。9.移位寄存器工作于并入-并出方式,則信息的存取與時(shí)鐘脈沖CPA關(guān)。A.有B.無C.時(shí)有時(shí)無10.一個(gè)4位二進(jìn)制加法計(jì)數(shù)器初始狀態(tài)為0000,經(jīng)過2008次CP觸發(fā)后它的狀態(tài)將變?yōu)镃。A.0000B.0110C.1000D.100111.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 校園文化建設(shè)與學(xué)校發(fā)展戰(zhàn)略
- 行為習(xí)慣與孩子未來家庭教育的長遠(yuǎn)影響
- DB6103T 80-2025獼猴桃園覆土栽培香菇技術(shù)規(guī)范
- 不可撤銷物業(yè)服務(wù)合同范例
- 中保人壽幸福家園保險(xiǎn)合同范本(A)
- 臨街旺鋪?zhàn)赓U合同樣本
- 二手車買賣合同(權(quán)威版)
- 業(yè)務(wù)拓展與培訓(xùn)合作合同
- 上海市物流運(yùn)輸合同范本
- 個(gè)人信用擔(dān)保貸款合同范文
- 電力安全工作規(guī)程(電網(wǎng)建設(shè)部分)2023年
- 呆死帳的發(fā)生與預(yù)防課件
- 10000中國普通人名大全
- 導(dǎo)數(shù)常見函數(shù)圖像
- 起重機(jī)械安裝吊裝危險(xiǎn)源辨識(shí)、風(fēng)險(xiǎn)評(píng)價(jià)表
- 華北理工兒童口腔醫(yī)學(xué)教案06兒童咬合誘導(dǎo)
- 中國建筑項(xiàng)目管理表格
- 高一3班第一次月考總結(jié)班會(huì)課件
- 公共政策分析導(dǎo)論教學(xué)課件匯總完整版電子教案
- 我國油菜生產(chǎn)機(jī)械化技術(shù)(-119)
- 大跨度斜拉橋上部結(jié)構(gòu)施工技術(shù)(圖文并茂)
評(píng)論
0/150
提交評(píng)論