Verilog-HDL考核試卷一及答案_第1頁
Verilog-HDL考核試卷一及答案_第2頁
Verilog-HDL考核試卷一及答案_第3頁
Verilog-HDL考核試卷一及答案_第4頁
Verilog-HDL考核試卷一及答案_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

考核科目EDA技術課程類別必修考核類型考查考核方式閉卷類別A1、以下標示符哪些是合法的〔B〕2、如果線網(wǎng)類型變量說明后未賦值,起缺省值是〔D〕4、reg[7:0]mema[255:0]正確的賦值是〔A〕5、在code模塊中參數(shù)定義如下,請問top模塊中d1模塊delay1、delay2的值是(D)modulecode(x,y);moduletop;parameedelay1=1,delay2=1; code#(1,5)d1(x1,y1);endmoduleendmodule7、時間尺度定義為timescale10ns/100ps,選擇正確答案〔C〕A、時間精度10nsB、時間單位100psC、時間精度100psD、時間精度不確定8、假設a=9,執(zhí)行$display(“currentvalue=%0b,a=%0d〞,a,a)正確顯示為〔B〕A、currentvalue=1001,a=09B、currentvale=1001,a=9C、1001,9D、currentvale=00…001001,a=99、awaysbegin#5clk=0;#10clk=~clk;end產(chǎn)生的波形〔A〕10、在Verilog中定義了宏名`definesuma+b+c下面宏名引用正確的選項是〔C〕A、out=’sum+d;B、out=sum+d;1、某一純組合電路輸入為in1,in2和in3,輸入出為out,那么該電路描述中always的事件表達式應寫為always@(in1,in2,in3);同步posedgeclk)。2、在模塊中對任務進行了定義,調(diào)用此任務,寫出任務的調(diào)用mytast(f,g,m,n,p)。taskmytast;要求:變量的傳遞關系如下endtask3、if(a)out1<=int1;當a=1elseout1<=int2;當a=0執(zhí)行out1<=int24、4’b1001<<2=4’b1001006assignf=c&d;11muxmux1(out,in0,in1);endmodule1、always語句和initial語句的關鍵區(qū)別是什么?能否相互嵌套?〔5分〕2、畫出下面程序段中r(reg型)的仿真波形(6分)fork#20#10#15#25#5joinalways@(posedgeclk)q0<=~q2;moduleHA(A,B,S,C);outputS,C;assign{C,S}=A+B;endmodulemoduleFA(A,B,Ci,Co,S);inputA,B,Ci;outputCo,S;wireSl,C1,C2;HAa(A,B,Sl,C1);assignCo=C1|C2;endmoduleAssginx=y;always@(posegdeclk)cnt=m+1;q=~q;五題答案1.moduleparity(even,odd,bus);outputeven,odd;input[7:0]bus;//奇同偶異assigneven=^bus;//偶校驗用異或assignodd=^~bus;//奇校驗用同或endmodule2.modulem2(out,clk,reset);outputout;always@(negedgeclk)out<=0;out<=~out;endmodule3.moduleadder_4(qout,clr,clk,load,data);output[3:0]qout;input[3:0]

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論