數(shù)字電子技術(shù) 習(xí)題及答案 第1-3章-緒論、邏輯代數(shù)基礎(chǔ)、邏輯門電路_第1頁
數(shù)字電子技術(shù) 習(xí)題及答案 第1-3章-緒論、邏輯代數(shù)基礎(chǔ)、邏輯門電路_第2頁
數(shù)字電子技術(shù) 習(xí)題及答案 第1-3章-緒論、邏輯代數(shù)基礎(chǔ)、邏輯門電路_第3頁
數(shù)字電子技術(shù) 習(xí)題及答案 第1-3章-緒論、邏輯代數(shù)基礎(chǔ)、邏輯門電路_第4頁
數(shù)字電子技術(shù) 習(xí)題及答案 第1-3章-緒論、邏輯代數(shù)基礎(chǔ)、邏輯門電路_第5頁
已閱讀5頁,還剩30頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)(第5版)第1章緒論1.(3)1位十六進(jìn)制數(shù)可以用()位二進(jìn)制數(shù)來表示。A.1B.2C.4D.16答案.C2.(1)數(shù)字信號的特點(diǎn)是()。A.在時間上和幅值上都是連續(xù)的B.在時間上是離散的,在幅值上是連續(xù)的C.在時間上是連續(xù)的,在幅值上是離散的D.在時間上和幅值上都是不連續(xù)的答案.D3.(9)在N進(jìn)制中,字符N的取值范圍為:()。A.0~NB.1~NC.1~(N-1)D.0~(N-1)答案.D4.(8)下列數(shù)中,最大的數(shù)是()。A.(65)8 B.(111010)2C.(57)10 D.(3D)16答案.D5.(7)二進(jìn)制數(shù)1110111.11轉(zhuǎn)換成十進(jìn)制數(shù)是()。A.119.125B.119.3C.119.375D.119.75答案.D6.(6)已知乘數(shù)用十進(jìn)制計(jì)數(shù),積在某進(jìn)位制計(jì)數(shù)下,24=11,根據(jù)這個運(yùn)算規(guī)則,516的結(jié)果是()。A.80B.122C.143D.212答案.C7.(4)與八進(jìn)制數(shù)(47.3)8等值的數(shù)為:()。A.(100111.11)2B.(27.6)16C.(27.3)16D.(100111.110)2答案.B8.(2)以下代碼中為無權(quán)碼的為()。A.8421BCD碼B.5421BCD碼C.余3BCD碼D.2421BCD碼答案.C9.(5)將十六進(jìn)制數(shù)(BE.4)16轉(zhuǎn)換成十進(jìn)制數(shù)是()。A.(190.25)10 B.(190.4)10C.(176.25)10 D.(176.4)10答案.A10.(25)方波的占空比為0.5。()答案.正確11.(26)數(shù)字電路中用1和0分別表示兩種狀態(tài),二者無大小之分。()答案.正確12.(27)在時間和幅值上都不連續(xù)的信號是數(shù)字信號,語音信號不是數(shù)字信號。()答案.正確13.(28)占空比的公式為:q=tw/T,則周期T越大占空比q越小。()答案.錯誤14.(31)當(dāng)傳送十進(jìn)制數(shù)7時,在8421奇校驗(yàn)碼的校驗(yàn)位上的值應(yīng)為1。()答案.錯誤15.(29)當(dāng)用8421偶校驗(yàn)碼傳送十進(jìn)制數(shù)8時,其校驗(yàn)位應(yīng)該是1。()答案.正確16.(30)格雷碼具有任意兩組相鄰代碼之間只有一位不同的特性。()答案.正確17.(17)若用二進(jìn)制代碼對48個字符進(jìn)行編碼,則至少需要()位二進(jìn)制數(shù)。答案.618.(11)數(shù)字電路主要是研究輸出與輸入信號之間的()關(guān)系,分析數(shù)字電路的主要工具是()。答案.邏輯邏輯代數(shù)19.(10)數(shù)字信號的特點(diǎn)是()。其高電平和低電平常用()和()來表示。答案.在時間上和幅值上都是不連續(xù)的1020.(12)數(shù)字電路根據(jù)半導(dǎo)體的導(dǎo)電類型不同,可分為()電路和()電路。答案.雙極型單極型21.(13)脈沖波形的主要參數(shù)有()、脈沖幅度、脈沖寬度、上升沿時間、下降沿時間、占空比;其中影響數(shù)字電路工作速度的主要參數(shù)是()和()。答案.脈沖周期(或頻率)上升沿時間下降沿時間22.(14)常用的BCD碼有()碼、()碼、()碼、()碼等。常用的可靠性代碼有()碼、()碼。答案.8421BCD2421BCD5421BCD余3BCD格雷奇偶校驗(yàn)23.(16)要用n位二進(jìn)制數(shù)為N個對象編碼,必須滿足()。答案.2n≥N24.(18)十進(jìn)制數(shù)128對應(yīng)的二進(jìn)制數(shù)是(),對應(yīng)8421BCD碼是(),對應(yīng)的十六進(jìn)制數(shù)是()。答案.100000000001001010008025.(19)(35.4)8=()2=()10=()16=()8421BCD答案.11101.129.51D.800101001.010126.(20)(5E.C)16=()2=()8=()10=()8421BCD答案.1011110.11136.694.7510010100.0111010127.(21)(11010.101)2=()10=()8=()16答案.26.62532.51A.A28.(22)(227)10=()2=()16=()8421BCD答案.11100011E300100010011129.(23)(267.25)8=()2=()16答案.010110111.010101B7.5430.(24)(110110)2=()10;(37)10=()8421BCD答案.540011011131.(15)(62)10=()2=()16=()8=()8421BCD碼答案.1111103E7601100010數(shù)字電子技術(shù)(第5版)第2章邏輯代數(shù)基礎(chǔ)1.(52)邏輯函數(shù)和G=A⊙B滿足關(guān)系()。A.B.C.D.答案.A2.(42)下列邏輯門類型中,可以用()一種類型邏輯門實(shí)現(xiàn)另外三種邏輯門的基本運(yùn)算。A.與門B.非門C.或門D.與非門答案.D3.(43)下列各門電路符號中,不屬于基本門電路的是()。圖2201答案.D4.(44)邏輯函數(shù),欲使Y=1,則取值為()。A.00 B.01C.10 D.11答案.C5.(45)已知邏輯函數(shù)的真值表如下,其邏輯表達(dá)式是()。A.B.C.D.圖2202答案.C6.(46)已知邏輯函數(shù),可以肯定Y=0的是()。A.A=0,BC=1B.BC=1,D=1C.AB=1,CD=0D.C=1,D=0答案.B7.(47)能使下圖輸出Y=1的A、B取值有()。A.1種B.2種C.3種D.4種圖2203答案.C8.(48)圖2204所示電路,正確的輸出邏輯表達(dá)式是()。A.B.Y=1C.Y=0D.圖2204答案.A9.(49)根據(jù)反演規(guī)則,的反函數(shù)為()。A.B.C.D.答案.A10.(51)若已知,則()。A.B=C=0B.B=C=1C.B=CD.BC答案.C11.(41)在什么情況下,與非運(yùn)算的結(jié)果是邏輯0()A.全部輸入是0B.任一個輸入是0C.僅一個輸入是0D.全部輸入是1答案.D12.(53)邏輯函數(shù)()。A.BB.AC.D.答案.A13.(54)邏輯表達(dá)式()。A.0B.1C.D.答案.D14.(55)邏輯函數(shù)的最簡與或邏輯表達(dá)式為()。

A.B.C.D.答案.A15.(56)下列邏輯函數(shù)中不相等的是()。A.B.C.D.答案.C16.(57)邏輯函數(shù),其最簡與或邏輯表達(dá)式為()。

A.B.C.D.答案.D17.(58)標(biāo)準(zhǔn)與或表達(dá)式是由()構(gòu)成的邏輯表達(dá)式。A.與項(xiàng)相或B.最小項(xiàng)相或C.最大項(xiàng)相與D.或項(xiàng)相與答案.B18.(59)函數(shù)中,符合邏輯相鄰的是()。A.和B.和C.和D.和答案.C19.(60)邏輯函數(shù)的卡諾圖中,使Y=1的方格有()。A.4個B.5個C.6個D.8個答案.B20.(50)連續(xù)86個1同或,其結(jié)果是()。A.1B.0C.86D.286答案.A21.(38)邏輯函數(shù)表達(dá)式的化簡結(jié)果是唯一的。()答案.錯誤22.(32)若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。()答案.正確23.(39)邏輯函數(shù)已是最簡與或邏輯表達(dá)式。()答案.錯誤24.(36)邏輯函數(shù)兩次求反后可以還原,而邏輯函數(shù)的對偶式再作對偶變換也可以還原為它本身。()答案.正確25.(35)異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。()答案.正確26.(37)邏輯函數(shù)的化簡是為了使邏輯表達(dá)式簡化而與硬件電路無關(guān)。()答案.錯誤27.(34)若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。()答案.錯誤28.(33)因?yàn)檫壿嫳磉_(dá)式AB+C=AB+D成立,所以C=D成立。()答案.錯誤29.(40)約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡時,可將約束項(xiàng)當(dāng)作1,也可當(dāng)作0。()答案.正確30.(113)已知邏輯函數(shù),約束條件為,則卡諾圖中有()個最小項(xiàng),有()個無關(guān)項(xiàng)。答案.3231.(108)邏輯函數(shù)()。答案.132.(116)圖2501所示是某函數(shù)的卡諾圖,其最簡與或邏輯表達(dá)式為(),最簡與非邏輯表達(dá)式為()。圖2501答案.Y=AB+C33.(109)邏輯函數(shù)=()。答案.034.(110)函數(shù)Y=11111=()。答案.135.(112)使函數(shù)取值為1的最小項(xiàng)有()個。答案.336.(104)已知函數(shù)的對偶式為,則原函數(shù)為()。答案.37.(114)已知函數(shù),使Y=0的輸入變量最小項(xiàng)有()個。答案.438.(115)邏輯函數(shù)的()表達(dá)式是唯一的。答案.最小項(xiàng)39.(111)Y=00…0=()1995個0答案.040.(107)已知邏輯函數(shù),該函數(shù)的反函數(shù)是();最小項(xiàng)之和的邏輯表達(dá)式是()。答案.41.(105)邏輯函數(shù)的反函數(shù)();對偶式()。答案.42.(103)邏輯函數(shù)的反函數(shù)是()。答案.43.(102)圖2205中的CD=()時,則Y=AB。圖2205答案.044.(101)函數(shù)在C=0、D=1時,輸出為Y=()。答案.045.(100)對十個信號進(jìn)行編碼,則轉(zhuǎn)換成的二進(jìn)制代碼至少應(yīng)有()位。答案.446.(99)邏輯函數(shù)的常用表示方法有()、()、()、();其中()和()具有唯一性。答案.邏輯表達(dá)式真值表邏輯圖卡諾圖真值表卡諾圖47.(98)邏輯代數(shù)又稱為()代數(shù)。最基本的邏輯運(yùn)算有()、()、()三種。常用的導(dǎo)出邏輯運(yùn)算為()、()、()、()、()。答案.布爾與或非與非或非與或非同或異或48.(106)根據(jù)對偶規(guī)則,直接寫出函數(shù)的對偶函數(shù)式(不必化簡)()。答案.49.(63)已知邏輯函數(shù)的真值表,試寫出或非邏輯表達(dá)式,并畫出對應(yīng)的邏輯圖。圖2209答案.邏輯圖如圖2210所示圖221050.(75)將邏輯函數(shù)化為最簡與或邏輯表達(dá)式。答案.51.(61)寫出下面邏輯圖的最簡與或邏輯表達(dá)式。圖2206答案.52.(62)已知邏輯函數(shù)的真值表如圖2207所示,試寫出與非邏輯表達(dá)式,并畫出對應(yīng)的邏輯圖。圖2207答案.圖220853.(91)用卡諾圖化簡邏輯函數(shù)答案.圖2514由卡諾圖得最簡與或邏輯表達(dá)式為:54.(84)用卡諾圖判別下式是否為最簡與或邏輯表達(dá)式,如不是,則化簡為最簡與或邏輯表達(dá)式。答案.圖2507由卡諾圖得最簡與或邏輯表達(dá)式為:55.(85)用卡諾圖法化簡答案.圖2508由卡諾圖得最簡與或邏輯表達(dá)式為:56.(86)已知,求的最簡與或邏輯表達(dá)式。答案.圖2509由卡諾圖得最簡與或邏輯表達(dá)式為:57.(87)已知某邏輯函數(shù)為(1)畫出該邏輯函數(shù)的卡諾圖;(2)求出其最簡與或邏輯表達(dá)式。答案.(1)圖2510(2)由卡諾圖得最簡與或邏輯表達(dá)式為:58.(88)用卡諾圖化簡邏輯函數(shù)答案.圖2511由卡諾圖得最簡與或邏輯表達(dá)式為:59.(73)將邏輯函數(shù)化為最簡與或邏輯表達(dá)式答案.60.(90)用卡諾圖化簡至最簡與或邏輯表達(dá)式。答案.圖2513由卡諾圖得最簡與或邏輯表達(dá)式為:61.(81)用卡諾圖法化簡。答案.圖2504由卡諾圖得最簡與或邏輯表達(dá)式為:62.(92)用卡諾圖化簡邏輯函數(shù)。答案.圖2515由卡諾圖得最簡與或邏輯表達(dá)式為:63.(93)用卡諾圖化簡。答案.圖2516由卡諾圖得最簡與或邏輯表達(dá)式為:64.(94)用卡諾圖化簡。答案.圖2518由卡諾圖得最簡與或邏輯表達(dá)式為:65.(95)用卡諾圖化簡邏輯函數(shù)答案.圖2518由卡諾圖得最簡與或邏輯表達(dá)式為:66.(96)用卡諾圖化簡邏輯函數(shù)。答案.圖2519由卡諾圖得最簡與或邏輯表達(dá)式為:67.(97)用卡諾圖化簡邏輯函數(shù)。答案.圖2520由卡諾圖得最簡與或邏輯表達(dá)式為:68.(89)用卡諾圖化簡至最簡與或邏輯表達(dá)式。答案.圖2512由卡諾圖得最簡與或邏輯表達(dá)式為:69.(74)將邏輯函數(shù)化簡為最簡與或邏輯表達(dá)式。答案.70.(65)用代數(shù)法證明:答案.證明:左邊右邊71.(66)試用代數(shù)法證明:答案.證明:右邊左邊72.(67)用代數(shù)法化簡邏輯函數(shù):答案.73.(68)用代數(shù)法化簡邏輯函數(shù):答案.74.(69)用代數(shù)法化簡邏輯函數(shù):答案.75.(70)用代數(shù)法化簡邏輯函數(shù):答案.76.(83)用卡諾圖判別下式是否為最簡與或邏輯表達(dá)式,如不是,則化簡為最簡與或邏輯表達(dá)式。答案.圖2506由卡諾圖得最簡與或邏輯表達(dá)式為:77.(72)用代數(shù)法化簡邏輯函數(shù):答案.78.(82)用卡諾圖法化簡。答案.圖2505由卡諾圖得最簡與或邏輯表達(dá)式為:79.(76)將邏輯函數(shù)化簡為最簡與或邏輯表達(dá)式。答案.80.(77)將邏輯函數(shù)化簡為最簡與或邏輯表達(dá)式。答案.81.(78)試用與非門和非門實(shí)現(xiàn)函數(shù)。答案.圖240182.(79)已知邏輯函數(shù)的真值表,試寫出最簡與或邏輯表達(dá)式。圖2502答案.圖2503最簡與或邏輯表達(dá)式為:83.(80)試寫出邏輯函數(shù)的標(biāo)準(zhǔn)與或邏輯表達(dá)式。答案.標(biāo)準(zhǔn)與或邏輯表達(dá)式為:84.(64)寫出下面邏輯圖的邏輯函數(shù)式,并化簡為最簡與或邏輯表達(dá)式。圖2211答案.85.(71)用代數(shù)法化簡邏輯函數(shù):答案.數(shù)字電子技術(shù)(第5版)第3章集成邏輯門電路1.(130)門電路的平均傳輸延遲時間是()。A.tpd=tPHLB.tpd=tPLHC.tpd=(tPHL+tPLH)/2D.tpd=(tPHL-tPLH)/2答案.C2.(136)所謂三極管工作在倒置狀態(tài),是指三極管()。A.發(fā)射結(jié)正偏置,集電結(jié)反偏置B.發(fā)射結(jié)正偏置,集電結(jié)正偏置C.發(fā)射結(jié)反偏置,集電結(jié)正偏置D.發(fā)射結(jié)反偏置,集電結(jié)反偏置答案.C3.(135)TTL與非門的關(guān)門電平是0.8V,開門電平是2V,當(dāng)其輸入低電平為0.4V,輸入高電平為3.2V時,其輸入低電平噪聲容限為()。A.1.2VB.1.2VC.0.4VD.1.5V答案.C4.(134)對TTL與非門多余輸入端的處理,不能將它們()。A.與有用輸入端并聯(lián)B.接地C.接高電平D.懸空答案.B5.(133)輸出端可直接連在一起實(shí)現(xiàn)線與邏輯功能的門電路是()。A.與非門B.或非門C.三態(tài)門D.OC門答案.D6.(137)TTL與非門的關(guān)門電平為0.8V,開門電平為2V,當(dāng)其輸入低電平為0.4V,輸入高電平為3.5V時,其輸入高電平噪聲容限為()。A.1.1VB.1.3VC.1.2VD.1.5V答案.D7.(131)標(biāo)準(zhǔn)TTL電路的開門電阻RON=3kΩ,一個3輸入端與門的A端接一個電阻R到地,要實(shí)現(xiàn)Y=BC,則R的取值應(yīng)()。A.小于700ΩB.大于3kΩC.小于3kΩD.可取任意值答案.B8.(129)如圖3202所示二極管(設(shè)正向?qū)▔航禐?.7V)門電路,輸出電壓是()。A.5VB.4.3VC.4VD.4.7VE.3V圖3202答案.E9.(128)如圖3201所示二極管(設(shè)正向?qū)▔航禐?.7V)門電路,輸出電壓是()。A.5VB.4.3VC.4VD.4.7VE.0V圖3201答案.B10.(127)減少三極管的飽和深度可提高工作速度,為此在下列條件中正確的措施是()。A.增大IBB.減小ICC.減少UBCD.增大β答案.C11.(126)半導(dǎo)體中有兩種載流子,分別是()。A.原子和中子B.電子和空穴C.電子和質(zhì)子D.電子和離子答案.B12.(125)如果三極管工作于飽和區(qū),則該管()。A.發(fā)射結(jié)正向偏置,集電結(jié)反向偏置B.發(fā)射結(jié)正向偏置,集電結(jié)正向偏置C.發(fā)射結(jié)反向偏置,集電結(jié)正向偏置D.發(fā)射結(jié)反向偏置,集電結(jié)反向偏置答案.B13.(124)硅二極管導(dǎo)通和截止的條件是()。A.UF>0.7V,UF<0.5VB.UF>0.5V,UF<0.7VC.UF>0.7V,UF<0.7VD.UF>0.5V,UF<0.5V答案.A14.(132)為實(shí)現(xiàn)數(shù)據(jù)傳輸?shù)目偩€結(jié)構(gòu),要選用()電路。A.或非門B.OC門C.三態(tài)門D.與或非門答案.C15.(118)CMOS門電路的功耗很低,是因?yàn)槠漭斎胱杩购芨?。()答?錯誤16.(123)CMOS門電路在輸入矩形脈沖信號作用下,NMOS和PMOS管中總有一個是截止的,因此它的功耗很低。()答案.正確17.(117)用于實(shí)現(xiàn)線與邏輯的TTL門只能是OC門。()答案.正確18.(121)CMOS門電路的多余輸入端懸空時,在邏輯上等效于輸入高電平。()答案.錯誤19.(122)CMOS門電路的輸入端不允許懸空,是因?yàn)槠漭斎胱杩购芨?,容易引起干擾。()答案.正確20.(120)提高工作頻率將增加CMOS非門電路的功耗,這是因?yàn)闃?gòu)成非門的兩個MOS管同時導(dǎo)通的平均時間隨著工作頻率的提高而增加。()答案.正確21.(119)由于CMOS門電路的輸入電容大,所以它的工作頻率較低。()答案.正確22.(150)TTL與非門的關(guān)門電平為0.8V,開門電平為2V,當(dāng)其輸入低電平為0.4V,高電平為3.2V時,其輸入低電平噪聲容限UNL=();輸入高電平噪聲容限為UNH=()。答案.0.4V1.2V23.(159)一般TTL集成門電路的平均傳輸延遲時間比CMOS集成門電路(),功耗比CMOS門電路()。答案.小大24.(158)對CMOS邏輯門,未使用的輸入端應(yīng)當(dāng)按邏輯要求接()或接(),而不允許()。答案.高電平低電平懸空25.(157)CMOS門電路的功耗隨著輸入信號頻率的增加而()。答案.增大26.(156)開啟電壓是指增強(qiáng)型MOS管開始形成導(dǎo)電溝道所需要的()。答案.UGS27.(155)可用作多路數(shù)據(jù)分時傳輸?shù)倪壿嬮T是()門。答案.三態(tài)門28.(154)三態(tài)門的輸出可以出現(xiàn)()、()、()三種狀態(tài)。答案.高電平低電平高阻29.(153)用于實(shí)現(xiàn)線與邏輯的門只能是()門。答案.OC或OD30.(151)若TTL與非門的輸入低電平噪聲容限UNL=0.7V,輸入低電平UIL=0.2V,那么它的關(guān)門電平UOFF=()。答案.0.9V31.(149)在TTL門電路中,輸入端懸空在邏輯上等效于輸入()電平。答案.高32.(148)TTL電路的低電平噪聲容限為();高電平噪聲容限為()。答案.UNL=UOFF–UILUNH=UIH-UON33.(147)標(biāo)準(zhǔn)TTL門輸出高電平典型值是()V,低電平典型值是()V。答案.3.60.334.(146)5種導(dǎo)出邏輯門是()、()、()、()、()。答案.與非門或非門與或非門異或門同或門35.(145)3種基本邏輯門是()、()、()。答案.與門或門非門36.(144)正邏輯系統(tǒng)規(guī)定,高電平表示邏輯()態(tài);低電平表示邏輯()態(tài)。答案.1037.(160)TTL、CMOS邏輯門電路的抗干擾能力是()強(qiáng)于()。答案.CMOSTTL38.(143)單極型器件中有()種載流子導(dǎo)電;雙極型器件中有()種載流子導(dǎo)電。答案.一種兩種39.(152)把兩個OC門的輸出端直接連在一起實(shí)現(xiàn)與邏輯關(guān)系的接法叫()。答案.線與邏輯40.(139)電路如圖3305所示。①分析輸出與輸入之間是什么邏輯關(guān)系?②估算輸入UI=0.3V和UI=3.7V時UO的值。(圖中的三極管均為硅管,PN結(jié)導(dǎo)通壓降取0.7V)。圖3305答案.圖示電路是由二極管和三極管構(gòu)成的非門。①當(dāng)輸入UI=UIL=0.3V時,二極管D1導(dǎo)通,則P點(diǎn)的電壓為UP=UIL+UD=0.3V+0.7V=1V由于P點(diǎn)的右邊支路經(jīng)過D2、D3和三極管V接地,如果要使它們導(dǎo)通至少需要(3×0.7)V=2.1V的電壓,現(xiàn)UP=1V,所以D2、D3和V都不能導(dǎo)通,此時UO=VCC=5V。②當(dāng)UI=UIH=3.6V時,假設(shè)二極管D1導(dǎo)通,則P點(diǎn)的電壓為UP=UIH+UD=3.6V+0.7V=4.3V由于P點(diǎn)的電壓UP>2.1V,使D2、D3導(dǎo)通和V飽和導(dǎo)通,導(dǎo)通后P點(diǎn)的電位被鉗位在2.1V,所以假設(shè)Dl導(dǎo)通不成立,D1被反偏置截止。此時三極管V的基極電流為而臨界飽和基極電流為因IB>IB(sat),所以V飽和導(dǎo)通,UO=UCE(sat)=0.3V計(jì)算的最后結(jié)果數(shù)字:UI=0.3V時,UO=VCC=5V。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論