數(shù)字電路與邏輯設(shè)計 于俊清 微課版(第8、9章)教案 數(shù)模與模數(shù)轉(zhuǎn)換電路、可編程邏輯器件_第1頁
數(shù)字電路與邏輯設(shè)計 于俊清 微課版(第8、9章)教案 數(shù)模與模數(shù)轉(zhuǎn)換電路、可編程邏輯器件_第2頁
數(shù)字電路與邏輯設(shè)計 于俊清 微課版(第8、9章)教案 數(shù)模與模數(shù)轉(zhuǎn)換電路、可編程邏輯器件_第3頁
數(shù)字電路與邏輯設(shè)計 于俊清 微課版(第8、9章)教案 數(shù)模與模數(shù)轉(zhuǎn)換電路、可編程邏輯器件_第4頁
數(shù)字電路與邏輯設(shè)計 于俊清 微課版(第8、9章)教案 數(shù)模與模數(shù)轉(zhuǎn)換電路、可編程邏輯器件_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

第8章數(shù)/模與模/數(shù)轉(zhuǎn)換電路本章的主要知識點為典型的數(shù)/模轉(zhuǎn)換電路與模/數(shù)轉(zhuǎn)換電路。參考學(xué)時2學(xué)時(總32學(xué)時時不講,課時為48課時可分配2學(xué)時)。教學(xué)目標(biāo)(能力要求)掌握典型的數(shù)/模轉(zhuǎn)換電路以及主要的技術(shù)參數(shù);掌握典型的模/數(shù)轉(zhuǎn)換電路以及主要的技術(shù)參數(shù);教學(xué)重點典型的數(shù)/模轉(zhuǎn)換電路:包括數(shù)/模轉(zhuǎn)換的原理;典型的數(shù)/模轉(zhuǎn)換電路,包括權(quán)電阻網(wǎng)絡(luò)DAC、倒T形電阻網(wǎng)絡(luò)DAC、權(quán)電流型DAC的工作原理。數(shù)/模轉(zhuǎn)換電路的主要技術(shù)參數(shù):包括轉(zhuǎn)換精度和轉(zhuǎn)換速度。典型的模/數(shù)轉(zhuǎn)換電路:包括模/數(shù)轉(zhuǎn)換的原理;典型的模/數(shù)轉(zhuǎn)換電路,包括并行比較型ADC、逐次逼近型ADC、雙積分型ADC的工作原理。模/數(shù)轉(zhuǎn)換電路主要技術(shù)參數(shù):包括轉(zhuǎn)換精度和轉(zhuǎn)換時間。教學(xué)難點數(shù)/模轉(zhuǎn)換電路:如何計算典型DAC輸入給定數(shù)字量時的模擬量輸出。模/數(shù)轉(zhuǎn)換電路:不同類型模/數(shù)轉(zhuǎn)換電路的特點,主要是轉(zhuǎn)換時間。教學(xué)主要內(nèi)容數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換概述(5分鐘)數(shù)/模轉(zhuǎn)換器(40分鐘)數(shù)/模轉(zhuǎn)換原理典型的數(shù)/模轉(zhuǎn)換器電路數(shù)/模轉(zhuǎn)換器的主要技術(shù)參數(shù)集成數(shù)/模轉(zhuǎn)換器模/數(shù)轉(zhuǎn)換器(45分鐘)模/數(shù)轉(zhuǎn)換原理典型的模/數(shù)轉(zhuǎn)換器電路模/數(shù)轉(zhuǎn)換器的主要技術(shù)參數(shù)集成模/數(shù)轉(zhuǎn)換器教學(xué)過程與方法數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換概述(5分鐘)簡要介紹數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換框架。數(shù)/模轉(zhuǎn)換器(40分鐘)數(shù)/模轉(zhuǎn)換原理簡要介紹數(shù)/模轉(zhuǎn)換的原理和組成。典型的數(shù)/模轉(zhuǎn)換器電路詳細說明權(quán)電阻網(wǎng)絡(luò)DAC和倒T形電阻網(wǎng)絡(luò)DAC的工作原理和輸出電壓的計算,簡要介紹權(quán)電流型DAC的工作原理。數(shù)/模轉(zhuǎn)換器的主要技術(shù)參數(shù)簡要說明DAC的主要技術(shù)參數(shù):轉(zhuǎn)換精度和轉(zhuǎn)換速度。集成數(shù)/模轉(zhuǎn)換器簡要說明集成DAC0832的結(jié)構(gòu)和工作方式。模/數(shù)轉(zhuǎn)換器(45分鐘)模/數(shù)轉(zhuǎn)換原理簡要介紹模/數(shù)轉(zhuǎn)換的工作原理和過程。典型的模/數(shù)轉(zhuǎn)換器電路詳細說明并行比較型ADC、逐次逼近型ADC、雙積分型ADC的工作原理和特點。模/數(shù)轉(zhuǎn)換器的主要技術(shù)參數(shù)簡要說明ADC的主要技術(shù)參數(shù):分辨率、轉(zhuǎn)換誤差和轉(zhuǎn)換速度。集成模/數(shù)轉(zhuǎn)換器簡要說明集成ADC0809的結(jié)構(gòu)和工作方式。第9章可編程邏輯器件本章的主要知識點包括PLD的發(fā)展、FPGA和PLCD的發(fā)展和原理,以及基于FPGA的設(shè)計過程。參考學(xué)時2學(xué)時(總32學(xué)時時不講,課時為48課時可分配2學(xué)時)。教學(xué)目標(biāo)(能力要求)能夠描述PLD的發(fā)展過程;能夠識別PROM、PLA和PAL的結(jié)構(gòu)異同,并使用PROM、PLA和PAL進行電路設(shè)計;能夠解釋FPGA設(shè)計的方法和過程。教學(xué)重點PROM、PLA和PAL的結(jié)構(gòu)異同及設(shè)計方法;了解FPGA設(shè)計的方法、步驟。教學(xué)難點基于FPGA設(shè)計的方法主要由獨立開設(shè)的《verilog語言》完成,課程教學(xué)階段要讓學(xué)生對實際電路和編程相對應(yīng)。教學(xué)主要內(nèi)容PLD概述(15分鐘)PLD的發(fā)展PLD的一般結(jié)構(gòu)PLD電路表示法低密度可編程邏輯器件(60分鐘)復(fù)雜可編程邏輯器件(3分鐘)CPLD簡介CPLD典型器件現(xiàn)場可編程門陣列(4分鐘)FPGA簡介XilinxFPGA典型器件FPGA設(shè)計流程FPGA和CPLD對比(3分鐘)Vivado開發(fā)環(huán)境及設(shè)計流程(5分鐘)Vivado設(shè)計套件簡介Vivado設(shè)計套件中的FPGA設(shè)計流程教學(xué)過程與方法PLD概述(15分鐘)PLD的發(fā)展用一分鐘簡短介紹PLD的發(fā)展歷程。PLD的一般結(jié)構(gòu)簡單介紹PLD的基本組成。PLD電路表示法簡單介紹PLD電路的表示方法。低密度可編程邏輯器件(60分鐘)介紹PROM的結(jié)構(gòu)、類型及應(yīng)用。介紹PLA的結(jié)構(gòu)、類型及應(yīng)用。介紹PAL、GAL的結(jié)構(gòu)、類型。復(fù)雜可編程邏輯器件(3分鐘)CPLD簡介介紹CPLD的結(jié)構(gòu)。CPLD典型器件介紹CPLD的典型器件?,F(xiàn)場可編程門陣列(4分鐘)FPGA簡介介紹FPGA的結(jié)構(gòu)。XilinxFPGA典型器件介紹FPGA的典型器件。FPGA設(shè)計流程介紹FPGA的設(shè)計流程。FPGA和CPLD對比(3分鐘)介紹FPGA和CPLD的對比。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論