VHDL第五章.ppt_第1頁(yè)
VHDL第五章.ppt_第2頁(yè)
VHDL第五章.ppt_第3頁(yè)
VHDL第五章.ppt_第4頁(yè)
VHDL第五章.ppt_第5頁(yè)
已閱讀5頁(yè),還剩50頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第5章 QuartusII應(yīng)用向?qū)?Altera Quartus II 5.1,常用FPGA集成開(kāi)發(fā)環(huán)境,基本設(shè)計(jì)流程,1.建立工作庫(kù)文件夾和編輯設(shè)計(jì)文件 圖 選擇編輯文件的語(yǔ)言類(lèi)型,2.創(chuàng)建工程 圖 利用New Project Wizard 創(chuàng)建工程,圖 將所有相關(guān)文件都加入此工程,圖 選擇目標(biāo)器件,圖 將Max+plusII工程轉(zhuǎn)換為QuartusII工程,3.編譯前設(shè)置 圖 選擇目標(biāo)器件,圖 選擇配置器 件的工作方式,圖 選擇配置器件和編程方式,4.全程編譯 圖 全程編譯后出現(xiàn)報(bào)錯(cuò)信息,5.時(shí)序仿真 圖 選擇編輯矢量波形文件,圖 波形編輯器,圖 設(shè)置仿真時(shí)間長(zhǎng)度,圖 vwf激勵(lì)波形文件存

2、盤(pán),圖 向波形編輯器拖入信號(hào)節(jié)點(diǎn),圖 設(shè)置時(shí)鐘周期,圖 選擇總線(xiàn)數(shù)據(jù)格式,圖 設(shè)置好的激勵(lì)波形圖,圖 選擇仿真控制,圖 仿真波形輸出,圖 選擇全時(shí)域顯示,6.應(yīng)用RTL電路圖觀(guān)察器 圖 RTL電路圖,引腳設(shè)置和下載,1.引腳鎖定,圖 GW48實(shí)驗(yàn)系統(tǒng) 模式5實(shí)驗(yàn)電路圖,圖 Assignment Editor 編輯器,圖 表格式引腳鎖定對(duì)話(huà)框,2.配置文件下載 圖 選擇編程下載文件,圖 加入編程 下載方式,圖 雙擊選中的編程方式名,圖 ByteBlaster II 編程下載窗口,3. 編程配置器件 圖 ByteBlasterII 接口AS模式編程窗口,圖 AS模式編程成功,嵌入式邏輯分析儀使用方

3、法,1.打開(kāi)SignalTapII編輯窗 圖 SignalTapII編輯窗口 2.調(diào)入代測(cè)信號(hào),3. SignalTapII參數(shù)設(shè)置,圖 SignalTapII編輯窗口,4.文件存盤(pán),圖 設(shè)定SignalTapII與工程同一綜合適配,5. 編譯下載 圖 下載并準(zhǔn)備啟動(dòng)SignalTapII,6.啟動(dòng)SignalTapII進(jìn)行采樣與分析 圖 SignalTapII采樣已被啟動(dòng),圖 SignalTapII數(shù)據(jù)窗設(shè)置后的信號(hào)波形,原理圖輸入設(shè)計(jì)方法,1. 為本項(xiàng)工程設(shè)計(jì)建立文件夾 2. 輸入設(shè)計(jì)項(xiàng)目和存盤(pán) 3. 將設(shè)計(jì)項(xiàng)目設(shè)置成可調(diào)用的元件 4. 設(shè)計(jì)全加器頂層文件 5. 將設(shè)計(jì)項(xiàng)目設(shè)置成工程和時(shí)序

4、仿真,(1) 打開(kāi)QuartusII,選菜單“File”“New”,在彈出的“New”對(duì)話(huà)框中選擇“Device Design Files”頁(yè)的原理圖文件編輯輸入項(xiàng)“Block Diagram/Schematic File” ,按“OK”后將打開(kāi)原理圖編輯窗。,原理圖編輯輸入流程,(2) 在編輯窗中的任何一個(gè)位置上右擊鼠標(biāo),將出現(xiàn)快捷菜單,選擇其中的輸入元件項(xiàng)InsertSymbol,于是將彈出輸入元件的對(duì)話(huà)框。,(3) 點(diǎn)擊按紐“”,找到基本元件庫(kù),選中需要的元件,單擊“打開(kāi)”按鈕,此元件即顯示在窗口中,然后單擊“Symbol”窗的OK按鈕,即可將元件調(diào)入原理圖編輯窗中。例如為了設(shè)計(jì)半加器,可參考圖3-10,分別調(diào)入元件and2、not、xnor和輸入輸出引腳input和output (也可以在圖6-1窗的左下角欄內(nèi)分別鍵入需要的元件名),并如圖6-2用點(diǎn)擊拖動(dòng)的方法連接好電路。然后分別在input和output的PIN NAME上雙擊使其變黑色,再用鍵盤(pán)分別輸入各引腳名:a、b、co和so。,原理圖層次化設(shè)計(jì)建立Symbol(元件),全加器頂層設(shè)計(jì)(Schematic),將設(shè)計(jì)項(xiàng)目設(shè)置成工程和時(shí)序仿真,仿真波形,應(yīng)用宏模塊的原理圖設(shè)計(jì),MegaFunction: 通用元件(Counter、Shifter、FIFO)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論