已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
第三章 信號(hào)描述本章介紹MPC8349E的外部信號(hào)。本章內(nèi)容的組織如下:l 信號(hào)概述和提供多項(xiàng)功能的信號(hào)對(duì)照表,包括兩個(gè)列表:一個(gè)是根據(jù)功能部件排序的列表,另一個(gè)是按字母順序排序的列表。l 復(fù)位配置信號(hào)的列表l 復(fù)位時(shí)輸出信號(hào)狀態(tài)的列表 注意信號(hào)名上面的橫線(xiàn)表示該信號(hào)是低有效的,例如,/IRQ_OUT(中斷輸出)。低有效信號(hào)是指當(dāng)它們?yōu)榈碗娖綍r(shí)信號(hào)有效,當(dāng)為高電平時(shí)信號(hào)無(wú)效。非低有效,例如IRQ(中斷輸入),是指當(dāng)它們?yōu)楦唠娖綍r(shí)信號(hào)有效,當(dāng)為低電平時(shí)信號(hào)無(wú)效。在本文檔中,所有的內(nèi)部信號(hào)都用小寫(xiě)斜體字表示。例如,sys_logic_clk是一個(gè)內(nèi)部信號(hào)。僅在需要了解設(shè)備的外部功能時(shí)才參考這些信號(hào)。3.1 信號(hào)概述MPC8349E信號(hào)分為以下幾組:l DDR存儲(chǔ)器接口信號(hào)l PCI接口信號(hào)l DUART接口信號(hào)l I2C接口信號(hào)l 串行外圍接口信號(hào)l Ethernet管理接口信號(hào)l TSEC1接口信號(hào)l TSEC2接口信號(hào)l 本地總線(xiàn)接口信號(hào)l USB 2.0端口接口信號(hào)l 全局定時(shí)器接口信號(hào)l PIC接口信號(hào)l JTAG、Test、PMC和系統(tǒng)控制信號(hào)l 時(shí)鐘信號(hào)圖3-1和圖3-2列出了MPC8349E的外部信號(hào)和信號(hào)的分組情況。關(guān)于標(biāo)明引腳序號(hào)的引腳布局圖和所有電氣和機(jī)械規(guī)范的列表,請(qǐng)參考MPC8349E 集成處理器硬件規(guī)范。注意,本文檔的每一章都提供了每一個(gè)信號(hào)的詳細(xì)信息,描述了每一個(gè)信號(hào)在有效和無(wú)效時(shí),以及信號(hào)為輸入或輸出時(shí)的行為。圖 3-1. MPC8349E信號(hào)分組 (1 of 2)圖 3-2. MPC8349E信號(hào)分組 (2 of 2)下面的表格匯總了信號(hào)的功能。表3-1匯總了按功能分組的信號(hào),表3-2匯總了按字母順序分組的信號(hào)。這些表格詳細(xì)說(shuō)明了信號(hào)的名稱(chēng)、接口、(備用)復(fù)用(alternate function)?功能、信號(hào)的數(shù)量,以及信號(hào)是輸入信號(hào)、輸出信號(hào)還是雙向信號(hào)。最后,表格給出了到說(shuō)明信號(hào)功能的那些表的指針。表3-1. MPC8349E按功能部件的信號(hào)參考名稱(chēng)說(shuō)明功能部件信號(hào)數(shù)量I/O表/頁(yè)備用功能表/頁(yè)MDQ0:63 DDR 數(shù)據(jù)DDR 64I/O9-3/9-5MECC0:4 DDR 錯(cuò)誤糾正碼DDR5I/O9-3/9-5MSRCID0:49-3/9-5MECC5 DDR 錯(cuò)誤糾正碼DDR1I/O9-3/9-5MDVAL9-3/9-5MECC6:7 DDR 錯(cuò)誤糾正碼DDR2I/O9-3/9-5MDM0:7 DDR 數(shù)據(jù)掩碼DDR8O9-3/9-5MDM8 DDR ECC數(shù)據(jù)掩碼DDR1O9-3/9-5MDQS0:7 DDR 數(shù)據(jù)選通DDR8I/O9-3/9-5MDQS8 DDR ECC數(shù)據(jù)選通DDR1I/O9-3/9-5MBA0:2 DDR 存貯體選擇?bankDDR3O9-3/9-5MA0:14 DDR 地址DDR15O9-3/9-5/MWE DDR 寫(xiě)允許DDR1O9-3/9-5/MRAS DDR 行地址選通DDR1O9-3/9-5/MCASDDR 列地址選通DDR1O9-3/9-5/MCS0:3 DDR 片選 (2/DIMM)DDR4O9-3/9-5MCKE0:1 DDR 時(shí)鐘允許DDR2O9-4/9-8MCK0:5, /MCK0:5W DDR 差分時(shí)鐘(3對(duì)/DIMM)DDR12O9-4/9-8MODT0:3 DRAM On-Die終止DDR4O9-3/9-5MDIC0:1 驅(qū)動(dòng)器阻抗校準(zhǔn)DDR2I/O9-3/9-5/PCI1_INTA PCI1 中斷輸出PCI11O13-3/13-6IRQ_OUT/PCI1_RESET_OUT PCI1 復(fù)位PCI11O13-3/13-6PCI1_AD31:0 PCI1 地址/數(shù)據(jù)PCI132I/O13-3/13-6PCI1_C/BE3:0 PCI1 命令/字節(jié)允許PCI14I/O13-3/13-6PCI1_PARPCI1 奇偶校驗(yàn)PCI1113-3/13-6/PCI1_FRAMEPCI1 幀PCI11I/O13-3/13-6/PCI1_TRDY PCI1 目標(biāo)設(shè)備就緒PCI11I/O13-3/13-6/PCI1_IRDY PCI1 發(fā)起者就緒PCI11I/O13-3/13-6/PCI1_STOP PCI1 停止PCI11I/O13-3/13-6/PCI1_DEVSEL PCI1 設(shè)備選擇PCI11I/O13-3/13-6PCI1_IDSELPCI 內(nèi)部設(shè)備選擇PCI11I13-3/13-6/PCI1_SERR PCI1 系統(tǒng)錯(cuò)誤PCI11I/O13-3/13-6/PCI1_PERRPCI1 奇偶校驗(yàn)錯(cuò)誤PCI11I/O13-3/13-6/PCI1_REQ0PCI1 請(qǐng)求0PCI11I/O13-3/13-6/PCI1_REQ1 PCI1 請(qǐng)求1PCI11I13-3/13-6CPCI1_HS_ES13-3/13-6/PCI1_REQ2:4 PCI1 請(qǐng)求24PCI13I13-3/13-6 /PCI_GNT0 PCI1 準(zhǔn)許0PCI11I/O13-3/13-6 /PCI_GNT1 PCI1 準(zhǔn)許1PCI11O13-3/13-6CPCI1_HS_LED 13-3/13-6/PCI_GNT2 PCI1 準(zhǔn)許2PCI11O13-3/13-6CPCI1_HS_ENUM 13-3/13-6/PCI_GNT3:4 PCI1 準(zhǔn)許34PCI12O13-3/13-6/PCI2_RESET_OUT PCI2 復(fù)位PCI21I/O13-3/13-6GPIO20 21-1/21-2PCI2_AD31:0 PCI2 地址/數(shù)據(jù)PCI232I/O13-3/13-6PCI163:32 13-3/13-6PCI2_C/BE3:0 PCI2 命令/字節(jié)允許PCI24I/O13-3/13-6PCI1_C/BE7:4 13-3/13-6PCI2_PAR PCI2 奇偶校驗(yàn)PCI21I/O13-3/13-6PCI1_PAR64 13-3/13-6/PCI2_FRAME PCI2 幀PCI21I/O13-3/13-6GPIO21 21-1/21-2/PCI2_TRDY PCI2 目標(biāo)設(shè)備就緒PCI21I/O13-3/13-6GPIO22 21-1/21-2/PCI2_IRDY PCI2 發(fā)起者就緒PCI21I/O13-3/13-6GPIO23 21-1/21-2/PCI2_STOP PCI2 停止PCI21I/O13-3/13-6GPIO24 21-1/21-2/PCI2_DEVSEL PCI2 設(shè)備選擇PCI21I/O13-3/13-6GPIO25 21-1/21-2/PCI2_SERR PCI2 系統(tǒng)錯(cuò)誤PCI21I/O13-3/13-6/PCI1_ACK64 13-3/13-6/PCI2_PERRPCI2 奇偶校驗(yàn)錯(cuò)誤PCI21I/O13-3/13-6/PCI1_REQ64 13-3/13-6/PCI2_REQ0:2 PCI2 請(qǐng)求0-2PCI23I/O13-3/13-6GPIO26:8 21-1/21-2/PCI2_GNT0:2 PCI2 準(zhǔn)許02PCI23I/O13-3/13-6GPIO29:11 21-1/21-2M66EN PCI 66MHz定時(shí)開(kāi)/關(guān)PCI1/PCI21I13-3/13-6 UART_SOUT1:2 DUART 串行數(shù)據(jù)輸出DUART2O18-2/18-4MSRCID0:1/LSRCID0:19-3/9-5UART_SIN1:2 DUART 串行數(shù)據(jù)輸入DUART2I/O18-2/18-4MSRCID2:3/LSRCID2:39-3/9-5/UART_CTS1 DUART 發(fā)送清除DUART1I/O18-2/18-4MSRCID4/LSRCID49-3/9-5/UART_CTS2 DUART 發(fā)送清除DUART1I/O18-2/18-4MDVAL/LDVAL9-3/9-5/UART_RTS1:2 DUART 發(fā)送就緒DUART2O18-2/18-4IIC1_SDAI2C 串行數(shù)據(jù)I2C11I/O17-2/17-4IIC1_SCL I2C 串行時(shí)鐘I2C11I/O17-2/17-4IIC2_SDAI2C 串行數(shù)據(jù)I2C21I/O17-2/17-4IIC2_SCL I2C 串行時(shí)鐘I2C21I/O17-2/17-4SPIMOSI SPI 主設(shè)備出從設(shè)備入SPI1I/O19-2/19-7/LCS610-2/10-6SPIMISO SPI 主設(shè)備入從設(shè)備出SPI1I/O19-2/19-7/LCS7 10-2/10-6SPICLK SPI 時(shí)鐘SPI1I/O19-2/19-7/SPISEL SPI 從設(shè)備選擇SPI1I19-2/19-7TSEC1_COL TSEC1 沖突檢測(cè)TSEC11I/O15-1/15-9GPIO220 21-1/21-2TSEC1_CRS TSEC1 載波偵聽(tīng)TSEC11I/O15-1/15-9GPIO221 21-1/21-2TSEC1_GTX_CLK TSEC1 發(fā)送時(shí)鐘輸出TSEC11O15-1/15-9TSEC1_RX_CLK TSEC1 接收時(shí)鐘TSEC11I15-1/15-9TSEC1_RX_DVTSEC1 接收數(shù)據(jù)有效TSEC11I15-1/15-9TSEC1_RXD7:4 TSEC1 接收數(shù)據(jù)74TSEC14I/O15-1/15-9GPIO222:25 21-1/21-2TSEC1_RXD3:0 TSEC1 接收數(shù)據(jù)30TSEC14I15-1/15-9TSEC1_RX_ER TSEC1 接收錯(cuò)誤TSEC11I/O15-1/15-9GPIO226 21-1/21-2TSEC1_TX_ER TSEC1 發(fā)送錯(cuò)誤TSEC11I/O15-1/15-9GPIO231 21-1/21-2TSEC1_TX_CLK TSEC1 發(fā)送時(shí)鐘讀入TSEC11I15-1/15-9TSEC1_TXD7:4 TSEC1 發(fā)送數(shù)據(jù)74TSEC14I/O15-1/15-9GPIO227:30 21-1/21-2TSEC1_TXD3 TSEC1 發(fā)送數(shù)據(jù)3TSEC11I/O15-1/15-94-1/4-1TSEC1_TXD2:0 TSEC1 發(fā)送數(shù)據(jù)20TSEC13O15-1/15-9TSEC1_TX_EN TSEC1 發(fā)送允許TSEC11O15-1/15-9TSEC2_COL TSEC2 沖突檢測(cè)TSEC21I/O15-1/15-9GPIO121 21-1/21-2TSEC2_CRS TSEC2 載波偵聽(tīng)TSEC21I/O15-1/15-9GPIO122 21-1/21-2TSEC2_GTX_CLK TSEC2 發(fā)送時(shí)鐘輸出TSEC21O15-1/15-9TSEC2_RX_CLK TSEC2 接收時(shí)鐘TSEC21I15-1/15-9TSEC2_RX_DV TSEC2 接收數(shù)據(jù)有效TSEC21I/O15-1/15-9GPIO123 21-1/21-2TSEC2_RXD7:4 TSEC2 接收數(shù)據(jù)74TSEC24I/O15-1/15-9GPIO126:2921-1/21-2TSEC2_RXD3:0 TSEC2 接收數(shù)據(jù)30TSEC24I/O15-1/15-9GPIO113:1621-1/21-2TSEC2_RX_ER TSEC2 接收錯(cuò)誤TSEC21I/O15-1/15-9GPIO12521-1/21-2TSEC2_TXD7 TSEC2 發(fā)送數(shù)據(jù)7TSEC21I/O15-1/15-9GPIO131 21-1/21-2TSEC2_TXD6 TSEC2 發(fā)送數(shù)據(jù)6TSEC21O15-1/15-9DR_TERM_SEL 16-4/16-9TSEC2_TXD5 TSEC2 發(fā)送數(shù)據(jù)5TSEC21O15-1/15-9DR_OPMODE116-4/16-9TSEC2_TXD4 TSEC2 發(fā)送數(shù)據(jù)4TSEC21O15-1/15-9DR_OPMODE016-4/16-9TSEC2_TXD3:0 TSEC2 發(fā)送數(shù)據(jù)30TSEC24I/O 15-1/15-9GPIO117:20 21-1/21-2TSEC2_TX_ER TSEC2 發(fā)送錯(cuò)誤TSEC21I/O 15-1/15-9GPIO124 21-1/21-2TSEC2_TX_EN TSEC2 發(fā)送允許TSEC21I/O 15-1/15-9GPIO11221-1/21-2TSEC2_TX_CLK TSEC2 發(fā)送時(shí)鐘讀入TSEC21I/O 15-1/15-9GPIO13021-1/21-2EC_GTX_CLK125 千兆位參考時(shí)鐘TSEC1/TSEC21IEC_MDCEthernet 管理數(shù)據(jù)時(shí)鐘Ethernet 管理1OEC_MDIOEthernet 管理數(shù)據(jù)輸入/輸出Ethernet 管理1I/OLAD0:31 LBC 地址/數(shù)據(jù)LBC32I/O10-2/10-6LDP0 LBC 數(shù)據(jù)奇偶校驗(yàn)0LBC1I/O 10-2/10-6/CKSTOP_OUT 4-3/4-5LDP1 LBC 數(shù)據(jù)奇偶校驗(yàn)1LBC1I/O 10-2/10-6/CKSTOP_IN 4-3/4-5LDP2LBC 數(shù)據(jù)奇偶校驗(yàn)2LBC1I/O 10-2/10-6/LCS4 10-2/10-6LDP3LBC 數(shù)據(jù)奇偶校驗(yàn)3LBC1I/O 10-2/10-6/LCS510-2/10-6LA27:31 LBC 端口地址LBC5O 10-2/10-6 /LCS0:3 LBC 片選03LBC4O10-2/10-6 LWE0:3 LBC 寫(xiě)允許/字節(jié)通道數(shù)據(jù)掩碼/字節(jié)選擇LBC4O10-2/10-6LSDDQM0:3/LBS0:33-4/3-19LBCTLLBC 數(shù)據(jù)緩沖控制LBC1O10-2/10-6 LALELBC 地址鎖存允許LBC1O10-2/10-6 LGPL0/LSDA10 SDRAM 地址10/ LBC UPM 通用線(xiàn)路0LBC1I/O 10-2/10-6cfg_reset_source 04-1/4-1LGPL1/LSDWE SDRAM 寫(xiě)允許/ LBC通用線(xiàn)路1LBC1I/O 10-2/10-6cfg_reset_source 14-1/4-1LGPL2/LSDRAS/LOE LBC 輸出允許/ SDRAM RAS/通用線(xiàn)路2LBC1O10-2/10-64-1/4-1LGPL3/LSDCASLBC 通用線(xiàn)路3/ SDRAM CASLBC1I/O I10-2/10-6cfg_reset_source 24-1/4-1LGPL4/LGTA/LUPWAIT/LPBSELBC 通用線(xiàn)路4/ GPCM終止訪(fǎng)問(wèn)/ UPM等待/奇偶校驗(yàn)字節(jié)選擇LBC1I/O 10-2/10-64-1/4-1LGPL5 LBC 通用線(xiàn)路5LBC1I/O 10-2/10-64-1/4-1LCKE LBC 時(shí)鐘允許LBC1O10-2/10-6 LCLK0:2 LBC 時(shí)鐘0-2LBC3O10-2/10-6 LSYNC_OUTLBC DLL同步輸出LBC2O 10-2/10-6 LSYNC_INLBC DLL同步輸入LBC2O10-2/10-6 MPH1_D0_ENABLEN USB 主機(jī)1 數(shù)據(jù)位 0USB端口11I/O 16-3/16-7DR_D0_ENABLEN16-4/16-9MPH1_D1_SER_TXD USB 主機(jī)1 數(shù)據(jù)位1USB端口11I/O 16-3/16-7DR_D1_SER_TXD16-4/16-9MPH1_D2_VMO_SE0 USB 主機(jī)1 數(shù)據(jù)位2USB端口11I/O 16-3/16-7DR_D2_VMO_SE016-4/16-9MPH1_D3_SPEED USB 主機(jī)1 數(shù)據(jù)位3USB端口11I/O 16-3/16-7DR_D3_SPEED16-4/16-9MPH1_D4_DP USB 主機(jī)1 數(shù)據(jù)位4USB端口11I/O 16-3/16-7DR_D4_DP16-4/16-9MPH1_D5_DM USB 主機(jī)1 數(shù)據(jù)位5USB端口11I/O 16-3/16-7DR_D5_DM16-4/16-9MPH1_D6_SER_RCV USB 主機(jī)1 數(shù)據(jù)位6USB端口11I/O 16-3/16-7DR_D6_SER_RCV16-4/16-9MPH1_D7_DRVVBUSUSB 主機(jī)1 數(shù)據(jù)位7USB端口11I/O 16-3/16-7DR_D7_DRVVBUS16-4/16-9MPH1_NXT USB 主機(jī)1 下一個(gè)數(shù)據(jù)USB端口11I 16-3/16-7DR_SESS_VLD_NXT16-4/16-9MPH1_DIR_DPPULLUPUSB 主機(jī)1 數(shù)據(jù)總線(xiàn)方向USB端口11I/O 16-3/16-7DR_XCVR_SEL_DPPULLUP16-4/16-9MPH1_STP_SUSPENDUSB 主機(jī)1 數(shù)據(jù)停止/掛起USB端口11O 16-3/16-7DR_STP_SUSPEND 16-4/16-9MPH1_PWRFAULT USB 主機(jī)1 電源故障輸入U(xiǎn)SB端口11I 16-3/16-7DR_RX_ERROR_PWRFAULT16-4/16-9MPH1_PCTL0 USB 主機(jī)1 端口控制 0USB端口11O 16-3/16-7DR_TX_VALID_PCTL016-4/16-9MPH1_PCTL1 USB 主機(jī)1 端口控制 1USB端口11O 16-3/16-7DR_TX_VALIDH_PCTL116-4/16-9MPH1_CLK USB 主機(jī)1 接口時(shí)鐘USB端口11I 16-3/16-7DR_CLK16-3/16-7MPH0_D0_ENABLEN USB 主機(jī)0 數(shù)據(jù)位0USB端口11I/O 16-3/16-7DR_D8_CHGVBUS 16-4/16-9MPH0_D1_SER_TXD USB 主機(jī)0 數(shù)據(jù)位1USB端口11I/O 16-3/16-7DR_D9_DCHGVBUS16-4/16-9MPH0_D2_VMO_SE0 USB 主機(jī)0 數(shù)據(jù)位2USB端口11I/O 16-3/16-7DR_D10_DPPD16-4/16-9MPH0_D3_SPEED USB 主機(jī)0 數(shù)據(jù)位3USB端口01I/O 16-3/16-7DR_D11_DMPD16-4/16-9MPH0_D4_DPUSB 主機(jī)0 數(shù)據(jù)位4USB端口01I/O 16-3/16-7DR_D12_VBUS_VLD16-4/16-9MPH0_D5_DM USB 主機(jī)0 數(shù)據(jù)位5USB端口01I/O 16-3/16-7DR_D13_SESS_END16-4/16-9MPH0_D6_SER_RCV USB 主機(jī)0 數(shù)據(jù)位6USB端口01I/O 16-3/16-7DR_D1416-4/16-9MPH0_D7_DRVVBUSUSB 主機(jī)0 數(shù)據(jù)位7USB端口01I/O 16-3/16-7DR_D15_IDPULLUP16-4/16-9MPH0_NXT USB 主機(jī)0 下一個(gè)數(shù)據(jù)USB端口01I16-3/16-7DR_RX_ACTIVE_ID 16-4/16-9MPH0_DIR_DPPULLUPUSB 主機(jī)0 數(shù)據(jù)總線(xiàn)方向USB端口01I/O16-3/16-7DR_RESET16-4/16-9MPH0_STP_SUSPENDUSB 主機(jī)0 數(shù)據(jù)停止/掛起USB端口01I/O16-3/16-7DR_TX_READY16-4/16-9MPH0_PWRFAULT USB 主機(jī)0 電源故障輸入U(xiǎn)SB端口01I16-3/16-7DR_RX_VALIDH16-4/16-9MPH0_PCTL0 USB 主機(jī)0 端口控制0USB端口01I/O16-3/16-7DR_LINE_STATE016-4/16-9MPH0_PCTL1 USB 主機(jī)0 端口控制1USB端口01I/O16-3/16-7DR_LINE_STATE116-4/16-9MPH0_CLK USB 主機(jī)0 接口時(shí)鐘USB端口01I16-3/16-7DR_RX_VALID16-4/16-9GTM1_TIN1/GTM2_TIN2定時(shí)器輸入1/2 全局定時(shí)器 1I/O5-53/5-60GPIO10/DMA_DREQ021-1/21-212-1/12-2/GTM1_TGATE1/GTM2_TGATE2定時(shí)器門(mén)控1/2全局定時(shí)器1I/O 5-53/5-60GPIO11/DMA_DACK021-1/21-212-1/12-2/GTM1_TOUT1 定時(shí)器輸出1全局定時(shí)器1I/O 5-53/5-60GPIO12/DMA_DDONE021-1/21-212-1/12-2GTM1_TIN2/GTM2_TIN1定時(shí)器輸入2/1全局定時(shí)器1I/O5-53/5-60GPIO13/DMA_DREQ121-1/21-212-1/12-2/GTM1_TGATE2/GTM2_TGATE1定時(shí)器門(mén)控2/1 全局定時(shí)器1I/O5-53/5-60GPIO14/DMA_DACK121-1/21-212-1/12-2/GTM1_TOUT2/GTM2_TOUT1定時(shí)器輸出2/1全局定時(shí)器1I/O5-53/5-60GPIO15/DMA_DDONE121-1/21-212-1/12-2GTM1_TIN3/GTM2_TIN4定時(shí)器輸入3/4 全局定時(shí)器1I/O5-53/5-60GPIO16/DMA_DREQ221-1/21-212-1/12-2/GTM1_TGATE3/GTM2_TGATE4定時(shí)器門(mén)控3/4 全局定時(shí)器1I/O5-53/5-60GPIO17/DMA_DACK221-1/21-212-1/12-2/GTM1_TOUT3 定時(shí)器輸出3全局定時(shí)器1I/O5-53/5-60GPIO18/DMA_DDONE221-1/21-212-1/12-2GTM1_TIN4/GTM2_TIN3定時(shí)器輸入4/3全局定時(shí)器1I/O5-53/5-60GPIO19/DMA_DREQ321-1/21-212-1/12-2/GTM1_TGATE4/GTM2_TGATE3定時(shí)器門(mén)控4/3 全局定時(shí)器1I/O5-53/5-60GPIO110/DMA_DACK321-1/21-212-1/12-2/GTM1_TOUT4/GTM2_TOUT3定時(shí)器輸出4/3全局定時(shí)器1I/O5-53/5-60GPIO111/DMA_DDONE321-1/21-212-1/12-2/MCP_OUT機(jī)器檢查中斷輸出IPIC1O 8-2/8-6/IRQ0/MCP_IN 外部中斷0IPIC1I/O8-2/8-6GPIO21221-1/21-2/IRQ1 外部中斷1IPIC1I/O8-2/8-6GPIO213/DDR_SR_REQ21-1/21-2/IRQ2:5 外部中斷25 IPIC4I/O8-2/8-6GPIO214:1721-1/21-2/IRQ6 外部中斷6IPIC1I/O8-2/8-6GPIO218/CKSTOP_OUT21-1/21-24-3/4-5/IRQ7 外部中斷7IPIC1I/O8-2/8-6GPIO219/CKSTOP_IN21-1/21-24-3/4-5TCK測(cè)試時(shí)鐘JTAG1I 20-2/20-2TDI 測(cè)試數(shù)據(jù)輸入JTAG1I 20-2/20-2TDO 測(cè)試數(shù)據(jù)輸出JTAG1O 20-2/20-2TMS 測(cè)試模式選擇JTAG1I 20-2/20-2/TRST 測(cè)試復(fù)位JTAG1I 20-2/20-2TEST1 測(cè)試模式TEST 1I20-2/20-2TEST_SEL2 測(cè)試選擇TEST 1I20-2/20-2/QUIESCE 靜默狀態(tài)PMC1O 5-6 4/5-74/PORESET上電復(fù)位系統(tǒng)控制1I4-1/4-1/HRESET硬復(fù)位系統(tǒng)控制1I/O4-1/4-1/SRESET 軟復(fù)位系統(tǒng)控制1I/O4-1/4-1PCI_CLK_OUT0:2 PCI 時(shí)鐘輸出02時(shí)鐘3O 4-2/4-3PCI_CLK_OUT3 PCI 時(shí)鐘輸出3時(shí)鐘1O4-2/4-3/LCS610-2/10-6PCI_CLK_OUT4 PCI 時(shí)鐘輸出4時(shí)鐘1O4-2/4-3/LCS710-2/10-6PCI_CLK_OUT5:7 PCI 時(shí)鐘輸出57時(shí)鐘3O4-2/4-3CLK_IN 時(shí)鐘輸入時(shí)鐘1I4-2/4-3PCI_CLOCK/PCI_SYNC_INPCI 時(shí)鐘/PCI 時(shí)鐘同步輸入時(shí)鐘1I4-2/4-3PCI_SYNC_OUT PCI 時(shí)鐘同步輸出時(shí)鐘1O4-2/4-3RTC/PIT_CLOCK 定時(shí)器時(shí)鐘/實(shí)時(shí)時(shí)鐘PIT/RTC1I4-2/4-31 /TEST的正確設(shè)置參見(jiàn)MPC8349E H/W規(guī)范2 TEST_SEL的正確設(shè)置參見(jiàn)MPC8349E H/W規(guī)范表3-2按字母排序列出了信號(hào)表3-2. MPC8349E按字母排序的信號(hào)參考名稱(chēng)說(shuō)明功能部件信號(hào)位數(shù)I/O表/頁(yè)備用功能表/頁(yè)CLK_IN 時(shí)鐘輸入時(shí)鐘1I4-2/4-3EC_GTX_CLK125 千兆位參考時(shí)鐘TSEC1/TSEC21IEC_MDC Ethernet 管理數(shù)據(jù)時(shí)鐘Ethernet 管理1OEC_MDIO Ethernet 管理數(shù)據(jù)輸入/輸出Ethernet 管理1I/O/GTM1_TGATE1/GTM2_TGATE2定時(shí)器門(mén)控1/2 全局定時(shí)器1I/O5-53/5-60GPIO11/DMA_DACK021-1/21-212-1/12-2/GTM1_TGATE2/GTM2_TGATE1定時(shí)器門(mén)控2/1 全局定時(shí)器1I/O5-53/5-60GPIO14/DMA_DACK121-1/21-212-1/12-2/GTM1_TGATE3/GTM2_TGATE4定時(shí)器門(mén)控3/4 全局定時(shí)器1I/O5-53/5-60GPIO17/DMA_DACK221-1/21-212-1/12-2/GTM1_TGATE4/GTM2_TGATE3定時(shí)器門(mén)控4/3全局定時(shí)器1I/O5-53/5-60GPIO110/DMA_DACK321-1/21-212-1/12-2GTM1_TIN1/GTM2_TIN2定時(shí)器輸入1/2全局定時(shí)器1I/O5-53/5-60GPIO10/DMA_DREQ021-1/21-212-1/12-2GTM1_TIN2/GTM2_TIN1定時(shí)器輸入2/1全局定時(shí)器1I/O5-53/5-60GPIO13/DMA_DREQ121-1/21-212-1/12-2GTM1_TIN3/GTM2_TIN4定時(shí)器輸入3/4全局定時(shí)器1I/O5-53/5-60GPIO16/DMA_DREQ221-1/21-212-1/12-2GTM1_TIN4/GTM2_TIN3定時(shí)器輸入4/3 全局定時(shí)器1I/O5-53/5-60GPIO19/DMA_DREQ321-1/21-212-1/12-2/GTM1_TOUT1 定時(shí)器輸出1全局定時(shí)器1I/O5-53/5-60GPIO12/DMA_DDONE021-1/21-212-1/12-2/GTM1_TOUT2/GTM2_TOUT1定時(shí)器輸出2/1全局定時(shí)器1I/O5-53/5-60GPIO15/DMA_DDONE121-1/21-212-1/12-2/GTM1_TOUT3 定時(shí)器輸出3 全局定時(shí)器1I/O5-53/5-60GPIO18/DMA_DDONE221-1/21-212-1/12-2/GTM1_TOUT4/GTM2_TOUT3定時(shí)器輸出4/3全局定時(shí)器1I/O5-53/5-60GPIO111/DMA_DDONE321-1/21-212-1/12-2/HRESET硬復(fù)位系統(tǒng)控制1I/O4-1/4-1IIC1_SDAI2C 串行數(shù)據(jù)I2C11I/O17-2/17-4IIC1_SCL I2C 串行時(shí)鐘I2C11I/O17-2/17-4IIC2_SDAI2C 串行數(shù)據(jù)I2C21I/O17-2/17-4IIC2_SCL I2C 串行時(shí)鐘I2C21I/O17-2/17-4/IRQ0/MCP_IN 外部中斷0IPIC1I/O8-2/8-6GPIO21221-1/21-2/IRQ1 外部中斷1IPIC1I/O8-2/8-6GPIO213/DDR_SR_REQ21-1/21-2/IRQ2:5 外部中斷25 IPIC4I/O8-2/8-6GPIO214:1721-1/21-2/IRQ6 外部中斷6IPIC1I/O8-2/8-6GPIO218/CKSTOP_OUT21-1/21-24-3/4-5/IRQ7 外部中斷7IPIC1I/O8-2/8-6GPIO219/CKSTOP_IN21-1/21-24-3/4-5LA27:31 LBC 端口地址LBC5O10-2/10-6 LAD0:31 LBC 地址/數(shù)據(jù)32I/O10-2/10-6LALELBC 地址鎖存允許LBC1O10-2/10-6 LBCTLLBC 數(shù)據(jù)緩沖控制LBC1O10-2/10-6 LCKE LBC 時(shí)鐘允許LBC1O10-2/10-6 LCLK0:2 LBC 時(shí)鐘0-2LBC3O10-2/10-6 /LCS0:3 LBC 片選03LBC4O10-2/10-6 LDP0 LBC 數(shù)據(jù)奇偶校驗(yàn)0LBC1I/O10-2/10-6/CKSTOP_OUT 4-3/4-5LDP1 LBC 數(shù)據(jù)奇偶校驗(yàn)1LBC1I/O10-2/10-6/CKSTOP_IN 4-3/4-5LDP2LBC 數(shù)據(jù)奇偶校驗(yàn)2LBC1I/O10-2/10-6/LCS4 10-2/10-6LDP3LBC 數(shù)據(jù)奇偶校驗(yàn)3LBC1I/O10-2/10-6/LCS510-2/10-6LGPL0/LSDA10 SDRAM地址位10/LBC UPM 通用線(xiàn)路0LBC1I/O10-2/10-6cfg_reset_sourc 04-1/4-1LGPL1/LSDWE SDRAM寫(xiě)允許/ LBC通用線(xiàn)路1LBC1I/O10-2/10-6cfg_reset_source14-1/4-1LGPL2/LSDRAS/LOE LBC輸出允許/ SDRAM RAS/通用線(xiàn)路2LBC1O10-2/10-64-1/4-1LGPL3/LSDCASLBC通用線(xiàn)路3/SDRAM CASLBC1I/O10-2/10-6cfg_reset_source24-1/4-1LGPL4/LGTA/LUPWAIT/LPBSELBC通用線(xiàn)路4/GPCM終止訪(fǎng)問(wèn)/UPM等待/奇偶校驗(yàn)字節(jié)選擇LBC1I/O10-2/10-64-1/4-1LGPL5 LBC通用線(xiàn)路5LBC1I/O10-2/10-64-1/4-1LSYNC_INLBC DLL同步輸入LBC2I10-2/10-6 LSYNC_OUTLBC DLL同步輸出LBC2O10-2/10-6 LWE0:3 LBC 寫(xiě)允許/字節(jié)通道數(shù)據(jù)掩碼/字節(jié)選擇LBC4O10-2/10-6LSDDQM0:3/LBS0:33-4/3-19M66EN PCI 66MHz定時(shí)開(kāi)/關(guān)PCI1/PCI21I13-3/13-6 MA0:14 DDR 地址DDR15O9-3/9-5MBA0:2 DDR 存貯體?bank選擇DDR3O9-3/9-5/MCASDDR 列地址選通DDR1O9-3/9-5MCK0:5, /MCK0:5W DDR 差分時(shí)鐘(3對(duì)/DIMM)DDR12O9-4/9-8MCKE0:1 DDR 時(shí)鐘允許DDR2O9-4/9-8/MCP_OUT機(jī)器檢查中斷輸出IPIC1O8-2/8-6/MCS0:3 DDR 片選 (2/DIMM)DDR4O9-3/9-5MDIC0:1 驅(qū)動(dòng)器阻抗校準(zhǔn)DDR2I/O9-3/9-5MDM0
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024維修電器合同
- 2025年度配電箱模塊化設(shè)計(jì)與制造合同4篇
- 二零二五年度內(nèi)墻裝飾工程碳排放管理合同
- 2025版手繪合同書(shū)定制與質(zhì)量檢測(cè)服務(wù)合同3篇
- 二零二五年度城市立體停車(chē)庫(kù)安全監(jiān)測(cè)與維護(hù)合同4篇
- 2025年度葡萄園智能化灌溉系統(tǒng)承包合同4篇
- 2025年度普法公益廣告投放與制作合同3篇
- 2025年度個(gè)人與個(gè)人教育貸款服務(wù)合同2篇
- 2025年度企業(yè)內(nèi)部培訓(xùn)需求調(diào)研協(xié)議3篇
- 2025年柴油銷(xiāo)售渠道拓展與市場(chǎng)推廣合同范本3篇
- 洗浴部前臺(tái)收銀員崗位職責(zé)
- 2024年輔警考試公基常識(shí)300題(附解析)
- GB/T 43650-2024野生動(dòng)物及其制品DNA物種鑒定技術(shù)規(guī)程
- 暴發(fā)性心肌炎查房
- 口腔醫(yī)學(xué)中的人工智能應(yīng)用培訓(xùn)課件
- 工程質(zhì)保金返還審批單
- 【可行性報(bào)告】2023年電動(dòng)自行車(chē)項(xiàng)目可行性研究分析報(bào)告
- 五月天歌詞全集
- 商品退換貨申請(qǐng)表模板
- 實(shí)習(xí)單位鑒定表(模板)
- 數(shù)字媒體應(yīng)用技術(shù)專(zhuān)業(yè)調(diào)研方案
評(píng)論
0/150
提交評(píng)論