已閱讀5頁(yè),還剩48頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
微機(jī)系統(tǒng)與接口 東南大學(xué)信息科學(xué)與工程學(xué)院余旭濤 前言 教學(xué)內(nèi)容和目標(biāo)教材與參考書教學(xué)安排 教學(xué)內(nèi)容和目標(biāo) 教學(xué)內(nèi)容以微型計(jì)算機(jī)的基本概念為基礎(chǔ) 掌握微處理器的結(jié)構(gòu) 工作原理 掌握基本接口以及接口芯片的結(jié)構(gòu)和工作原理 掌握匯編語(yǔ)言編程 教學(xué)目標(biāo)能力培養(yǎng)資料閱讀能力 分析軟 硬件能力 接口設(shè)計(jì) 系統(tǒng)擴(kuò)充能力 教材與參考資料 教材 李繼燦 新編16 32位微型計(jì)算機(jī)原理及應(yīng)用 第三版 清華大學(xué)出版社參考書 郁慧娣 微機(jī)系統(tǒng)及其接口技術(shù) 東南大學(xué)出版社楊素行 微型計(jì)算機(jī)系統(tǒng)原理及應(yīng)用 清華大學(xué)出版社戴梅蕚 微型計(jì)算機(jī)技術(shù)及應(yīng)用 清華大學(xué)出版社The8086FamilyUser sManualTomShanleyetc PentiumProcessorSystemArchitecture 微機(jī)系統(tǒng)與接口課程網(wǎng)站 教學(xué)安排 你對(duì)計(jì)算機(jī)了解多少 CPU 內(nèi)存 硬盤 揭開計(jì)算機(jī)內(nèi)部原理 第一章微機(jī)系統(tǒng)導(dǎo)論 1 1微型計(jì)算機(jī)系統(tǒng)1 2基于X86構(gòu)架的微機(jī)工作過程1 3微機(jī)系統(tǒng)主要性能指標(biāo) 1 1微型計(jì)算機(jī)系統(tǒng) 1 1 1三個(gè)基本概念 微處理器 微型計(jì)算機(jī) 微型計(jì)算機(jī)系統(tǒng)1 1 2微處理器的組成1 1 3微型計(jì)算機(jī)的組成1 1 4微型計(jì)算機(jī)系統(tǒng)的組成1 1 5存儲(chǔ)器 1 1 1三個(gè)基本概念 微處理器 微型計(jì)算機(jī) 微型計(jì)算機(jī)系統(tǒng) 1 1微型計(jì)算機(jī)系統(tǒng) 1 1 1三個(gè)基本概念 微處理器 微型計(jì)算機(jī) 微型計(jì)算機(jī)系統(tǒng)1 1 2微處理器的組成1 1 3微型計(jì)算機(jī)的組成1 1 4微型計(jì)算機(jī)系統(tǒng)的組成1 1 5存儲(chǔ)器 微處理器 微處理器簡(jiǎn)稱 P或MP Microprocessor 定義 是指由一片或幾片大規(guī)模集成電路組成的具有運(yùn)算和控制器功能的中央處理器部件 又稱為微處理機(jī) 它本身并不等于微型計(jì)算機(jī) 而只是其中央處理器CPU CentralProcessingUnit 有時(shí)為區(qū)別大 中 小型計(jì)算機(jī)與微型計(jì)算機(jī)的中央處理器 而稱后者為MPU MicroprocessingUnit 通常在微型計(jì)算機(jī)中直接用CPU表示微處理器 IntelDesktopCPURoadmap 1 1 2微處理器的組成 1 1 2微處理器的組成 微處理器算術(shù)邏輯單元 ALU 執(zhí)行算術(shù)運(yùn)算和邏輯操作 控制部件 產(chǎn)生一定的時(shí)序 控制指令所規(guī)定的操作的執(zhí)行 內(nèi)部寄存器 用于存放指令 操作數(shù)和中間結(jié)果等 1 1 2微處理器的組成 算術(shù)邏輯部件 ALU 執(zhí)行算術(shù)和邏輯操作以及循環(huán)移位等 參加運(yùn)算的兩個(gè)操作數(shù) 一般來自累加器A Accumulator 和內(nèi)部數(shù)據(jù)總線 可以是數(shù)據(jù)寄存器DR DataRegister 中的內(nèi)容 也可以是寄存器陣列RA中某個(gè)寄存器的內(nèi)容 運(yùn)算結(jié)果送回累加器A暫存 控制部件 產(chǎn)生一定的時(shí)序 控制指令所規(guī)定的操作的執(zhí)行 1 指令寄存器IR InstructionRegister 存放從存儲(chǔ)器取出的將要執(zhí)行的指令 2 指令譯碼器ID InstructionDecoder 對(duì)指令寄存器IR中的指令進(jìn)行譯碼 確定該指令應(yīng)執(zhí)行什么操作 3 可編程邏輯陣列PLA ProgrammableLogicArray 產(chǎn)生取指令和執(zhí)行指令所需的各種微操作控制信號(hào) 1 1 2微處理器的組成 內(nèi)部寄存器累加器A 累加器是用得最頻繁的一個(gè)寄存器 在進(jìn)行算術(shù)邏輯運(yùn)算時(shí) 具有雙重功能 運(yùn)算前 用來保存一個(gè)操作數(shù) 運(yùn)算后 用來保存結(jié)果 數(shù)據(jù)寄存器DR 數(shù)據(jù)寄存器DR用來暫存數(shù)據(jù)或指令 從存儲(chǔ)器讀出時(shí) 若讀出的是指令 經(jīng)DR暫存的指令通過內(nèi)部數(shù)據(jù)總線送到指令寄存器IR 若讀出的是數(shù)據(jù) 則通過內(nèi)部數(shù)據(jù)總線送到有關(guān)的寄存器或運(yùn)算器 向存儲(chǔ)器寫入數(shù)據(jù)時(shí) 數(shù)據(jù)是經(jīng)數(shù)據(jù)寄存器DR 再經(jīng)數(shù)據(jù)總線DB寫入存儲(chǔ)器的 程序計(jì)數(shù)器PC ProgramCounter 程序計(jì)數(shù)器PC中存放著正待取出的指令的地址 根據(jù)PC中的指令地址 準(zhǔn)備從存儲(chǔ)器中取出將要執(zhí)行的指令 通常 程序按順序逐條執(zhí)行 任何時(shí)刻 PC都指示微處理器要取的下一個(gè)字節(jié)或下一條指令 對(duì)單字節(jié)指令而言 所在的地址 因此 PC具有自動(dòng)加1的功能 1 1 2微處理器的組成 內(nèi)部寄存器地址寄存器AR AddressRegister 地址寄存器AR用來存放正要取出的指令的地址或操作數(shù)的地址 在取指令時(shí) 將PC中存放的指令地址送到AR 根據(jù)此地址從存儲(chǔ)器中取出指令 在取操作數(shù)時(shí) 將操作數(shù)地址通過內(nèi)部數(shù)據(jù)總線送到AR 再根據(jù)此地址從存儲(chǔ)器中取出操作數(shù) 在向存儲(chǔ)器存入數(shù)據(jù)時(shí) 也要先將待寫入數(shù)據(jù)的地址送到AR 再根據(jù)此地址向存儲(chǔ)器寫入數(shù)據(jù)標(biāo)志寄存器F FlagRegister 標(biāo)志寄存器F用來寄存執(zhí)行指令時(shí)所產(chǎn)生的結(jié)果或狀態(tài)的標(biāo)志信號(hào) 關(guān)于標(biāo)志位的具體設(shè)置與功能將視微處理器的型號(hào)而異 根據(jù)檢測(cè)有關(guān)的標(biāo)志位是0或1 可以按不同條件決定程序的流向 1 1微型計(jì)算機(jī)系統(tǒng) 1 1 1三個(gè)基本概念 微處理器 微型計(jì)算機(jī) 微型計(jì)算機(jī)系統(tǒng)1 1 2微處理器的組成1 1 3微型計(jì)算機(jī)的組成1 1 4微型計(jì)算機(jī)系統(tǒng)的組成1 1 5存儲(chǔ)器 1 1 3微型計(jì)算機(jī)的組成 微型計(jì)算機(jī) 是指以微處理器為核心 配上存儲(chǔ)器 輸入 輸出接口電路及系統(tǒng)總線所組成的計(jì)算機(jī) 又稱主機(jī)或微電腦 當(dāng)把微處理器 存儲(chǔ)器和輸入 輸出接口電路統(tǒng)一組裝在一塊或多塊電路板上或集成在單片芯片上 則分別稱之為單板機(jī) 多板機(jī)或單片微型計(jì)算機(jī) 1 1 3微型計(jì)算機(jī)的組成 微處理器 微計(jì)算機(jī)執(zhí)行指令的核心部件 主存儲(chǔ)器 存儲(chǔ)器是存儲(chǔ)信息的部件 用來存儲(chǔ)當(dāng)前正在使用的程序和數(shù)據(jù) I O接口 微計(jì)算機(jī)和外部設(shè)備之間的聯(lián)系是通過I O接口實(shí)現(xiàn)的 如顯示器的接口 外存儲(chǔ)器的接口等 系統(tǒng)總線 系統(tǒng)總線是連接微處理器和其他部件的鏈路 分為地址總線 數(shù)據(jù)總線和控制總線 分別用于傳輸?shù)刂?數(shù)據(jù)和控制信息 系統(tǒng)中各部件均掛在總線上 所以 有時(shí)也將這種系統(tǒng)結(jié)構(gòu)稱為面向系統(tǒng)的總線結(jié)構(gòu) 1 1 3微型計(jì)算機(jī)的組成 單總線結(jié)構(gòu)系統(tǒng)存儲(chǔ)器M和I O接口均使用同一組信息通路 因此 CPU對(duì)M的讀 寫和對(duì)I O接口的輸入 輸出操作只能分時(shí)進(jìn)行 雙總線結(jié)構(gòu)M和I O接口各具有一組連通CPU的總線 CPU可以分別在兩組總線上同時(shí)與M和I O交換信息 因而拓寬了總線帶寬 提高了總線的數(shù)據(jù)傳輸效率 根據(jù)總線結(jié)構(gòu)組織方式的不同 可以將總線結(jié)構(gòu)分為 單總線結(jié)構(gòu) 雙總線結(jié)構(gòu) 雙重總線結(jié)構(gòu) 1 1 3微型計(jì)算機(jī)的組成 雙重總線結(jié)構(gòu)局部總線與全局總線 CPU通過局部總線訪問局部M和局部I O時(shí) 工作方式與單總線相同 當(dāng)系統(tǒng)中某微處理器需要對(duì)全局M和全局I O訪問時(shí) 則必須由總線控制邏輯統(tǒng)一安排才能進(jìn)行 這時(shí)該微處理器就是系統(tǒng)的主控設(shè)備 這樣 整個(gè)系統(tǒng)便可在雙重總線上實(shí)現(xiàn)并行操作 從而提高了系統(tǒng)數(shù)據(jù)處理和數(shù)據(jù)傳輸?shù)男?1 1微型計(jì)算機(jī)系統(tǒng) 1 1 1三個(gè)基本概念 微處理器 微型計(jì)算機(jī) 微型計(jì)算機(jī)系統(tǒng)1 1 2微處理器的組成1 1 3微型計(jì)算機(jī)的組成1 1 4微型計(jì)算機(jī)系統(tǒng)的組成1 1 5存儲(chǔ)器 微型計(jì)算機(jī)系統(tǒng) 是指以微型計(jì)算機(jī)為中心 以相應(yīng)的外圍設(shè)備 電源和輔助電路 統(tǒng)稱硬件 以及指揮微型計(jì)算機(jī)工作的系統(tǒng)軟件所構(gòu)成的系統(tǒng) 1 1 4微型計(jì)算機(jī)系統(tǒng)的組成 1 1 4微型計(jì)算機(jī)系統(tǒng)的組成 硬件系統(tǒng)軟件系統(tǒng) 1 1 4微型計(jì)算機(jī)系統(tǒng)的組成 硬件系統(tǒng)微型計(jì)算機(jī) 微處理器主存儲(chǔ)器I O接口總線外設(shè) 硬盤 打印機(jī) 鼠標(biāo) 鍵盤 電源 微機(jī)系統(tǒng)硬件組成 1 1 4微型計(jì)算機(jī)系統(tǒng)的組成 軟件系統(tǒng)系統(tǒng)軟件 為計(jì)算機(jī)所配置的基礎(chǔ)性軟件 如操作系統(tǒng) 語(yǔ)言編譯器 I O驅(qū)動(dòng)程序 文件管理程序等用戶軟件 用戶根據(jù)自己需要編制的應(yīng)用程序 小結(jié) 三者之間的關(guān)系 1 1微型計(jì)算機(jī)系統(tǒng) 1 1 1三個(gè)基本定義1 1 2微處理器的組成1 1 3微型計(jì)算機(jī)的組成1 1 4微型計(jì)算機(jī)系統(tǒng)的組成1 1 5存儲(chǔ)器 1 1 5存儲(chǔ)器 定義存儲(chǔ)器 是微機(jī)中的存儲(chǔ)和記憶部件 用來存放用二進(jìn)制代碼形式表示的數(shù)據(jù)和程序 字節(jié) byte 通常將8位二進(jìn)制碼作為一個(gè)字節(jié) 字 word 通常將兩個(gè)字節(jié)也就是16位稱為一個(gè)字 字長(zhǎng) 表示計(jì)算機(jī)數(shù)據(jù)總線上一次能處理的信息的位數(shù)即位長(zhǎng) 并由此而定義是多少位的計(jì)算機(jī) 如1位機(jī) 4位機(jī) 8位機(jī) 16位機(jī) 32位機(jī)等 1 1 5存儲(chǔ)器 存儲(chǔ)器的組成 存儲(chǔ)體 地址譯碼器和控制電路組成 存儲(chǔ)體存儲(chǔ)數(shù)據(jù)和程序地址譯碼器接收從地址總線AB送來的地址碼 經(jīng)譯碼器譯碼選中相應(yīng)的某個(gè)存儲(chǔ)單元 以便從中讀出 取出 信息或?qū)懭?存入 信息控制電路接收來自cpu的信號(hào) 控制存儲(chǔ)器的讀 寫操作過程 第一章微機(jī)系統(tǒng)導(dǎo)論 1 1微型計(jì)算機(jī)系統(tǒng)1 2基于X86構(gòu)架的微機(jī)工作過程1 3微機(jī)系統(tǒng)主要性能指標(biāo) 1 2基于X86構(gòu)架的微機(jī)工作過程 1 2 1微機(jī)的工作原理1 2 2程序執(zhí)行過程 1 2 1微機(jī)的工作原理 遵循馮 諾依曼型數(shù)字計(jì)算機(jī)工作原理計(jì)算機(jī)系統(tǒng)由運(yùn)算器 控制器 存儲(chǔ)器 輸入和輸出設(shè)備組成 在計(jì)算機(jī)內(nèi)采用二進(jìn)制形式表示計(jì)算機(jī)中的指令和數(shù)據(jù) 程序和原始數(shù)據(jù)預(yù)先存入計(jì)算機(jī)主存儲(chǔ)器中保存 執(zhí)行程序時(shí) 控制器可以連續(xù) 自動(dòng) 高速的從存儲(chǔ)器中逐一取出指令并執(zhí)行 1 2基于X86構(gòu)架的微機(jī)工作過程 1 2 1微機(jī)的工作原理1 2 2程序執(zhí)行過程 1 2 2程序執(zhí)行過程 指令組成 操作碼 操作數(shù)操作碼 表示計(jì)算機(jī)執(zhí)行什么具體操作 操作數(shù) 表示參加操作的數(shù)的本身或操作數(shù)所在的地址 也稱之為地址碼 注意 在8位機(jī)中 由于1個(gè)存儲(chǔ)單元只能存放1個(gè)字節(jié) 而指令根據(jù)其所含內(nèi)容不同而有單字節(jié) 雙字節(jié) 3字節(jié)乃至最多4字節(jié)之分 因此在執(zhí)行1條指令時(shí) 就可能要處理1 4個(gè)不等字節(jié)數(shù)目的代碼信息 包括操作碼 操作數(shù)或操作數(shù)的地址 1 2 2程序執(zhí)行過程 續(xù) 取指執(zhí)行 1 假定程序已由輸入設(shè)備存放到內(nèi)存中 當(dāng)計(jì)算機(jī)從停機(jī)狀態(tài)進(jìn)入運(yùn)行狀態(tài)時(shí) 首先把第1條指令所在的地址賦給程序計(jì)數(shù)器PC 然后機(jī)器進(jìn)入取指階段 2 在取指階段 CPU從內(nèi)存中讀出的內(nèi)容必為指令 于是 數(shù)據(jù)寄存器DR便把它送至指令寄存器IR 3 指令譯碼器譯碼 控制器就發(fā)出相應(yīng)的控制信號(hào) CPU根據(jù)控制信號(hào)執(zhí)行相應(yīng)操作 4 取指階段結(jié)束后 機(jī)器就進(jìn)入執(zhí)指階段 CPU執(zhí)行指令所規(guī)定的具體操作 5 當(dāng)一條指令執(zhí)行完畢以后 就轉(zhuǎn)入了下一條指令的取指階段 這樣周而復(fù)始地循環(huán)一直進(jìn)行到程序中遇到暫停指令時(shí)方才結(jié)束 1 2 2程序執(zhí)行過程 例子MOVA 3MOVA 310110000 操作碼 MOVA n 00000011 操作數(shù) 3 注意 計(jì)算機(jī)并不認(rèn)識(shí)助記符和十進(jìn)制數(shù) 只認(rèn)識(shí)用二進(jìn)制數(shù)表示的操作碼和操作數(shù) 助記符編寫的程序必須以二進(jìn)制數(shù)的格式存放到存儲(chǔ)器中 即用對(duì)應(yīng)的二進(jìn)制操作碼代替每個(gè)助記符 用相應(yīng)的二進(jìn)制數(shù)代替每個(gè)十進(jìn)制數(shù) 1 2 2程序執(zhí)行過程 注意 該條指令共2個(gè)字節(jié) 由于微處理器和存儲(chǔ)器采用8位字或1個(gè)字節(jié)存放與處理信息 因此 當(dāng)把這段程序存入存儲(chǔ)器時(shí) 共需要占2個(gè)存儲(chǔ)單元 如圖中從00H至01H這2個(gè)單元 1 2 2程序執(zhí)行過程 操作過程 取指 把PC的內(nèi)容00H送到地址寄存器AR 一旦PC的內(nèi)容可靠地送入AR后 PC自動(dòng)加1 即由00H變?yōu)?1H 把地址寄存器AR的內(nèi)容00H放在地址總線上 并送至存儲(chǔ)器 經(jīng)地址譯碼器譯碼 選中相應(yīng)的00H單元 CPU發(fā)出讀命令 AD 1 2 2程序執(zhí)行過程 操作過程 取指 在讀命令控制下 把所選中的00H單元中的內(nèi)容即第1條指令的操作碼B0H讀到數(shù)據(jù)總線DB上 把讀出的內(nèi)容B0H經(jīng)數(shù)據(jù)總線送到數(shù)據(jù)寄存器DR 取指階段的最后一步是指令譯碼 因?yàn)槿〕龅氖侵噶畹牟僮鞔a 故數(shù)據(jù)寄存器DR把它送到指令寄存器IR 然后再送到指令譯碼器ID 經(jīng)過譯碼 CPU 識(shí)別 出這個(gè)操作碼B0H就是MOVA n指令 于是 它 通知 控制器發(fā)出執(zhí)行這條指令的各種控制命令 這就完成了第1條指令的取指階段 然后轉(zhuǎn)入執(zhí)行第1條指令的階段 AD 1 2 2程序執(zhí)行過程 操作過程 執(zhí)指 對(duì)操作碼B0H譯碼后 CPU 知道 這是一條把下一單元中的操作數(shù)取入累加器A的雙字節(jié)指令 MOVA n 所以 執(zhí)行第1條指令就必須把指令第2字節(jié)中的操作數(shù)03H取出來 取操作數(shù)過程 把PC的內(nèi)容01H送到地址寄存器AR 當(dāng)PC的內(nèi)容可靠地送到AR后 PC自動(dòng)加1 變?yōu)?2H 地址寄存器通過地址總線把地址01H送到存儲(chǔ)器的地址譯碼器 經(jīng)過譯碼選中相應(yīng)的01H單元 CPU發(fā)出讀命令 1 2 2程序執(zhí)行過程 在讀命令控制下 將選中的01H單元的內(nèi)容03H讀到數(shù)據(jù)總線DB上 通過DB把讀出的內(nèi)容送到數(shù)據(jù)寄存器DR 因CPU根據(jù)該條指令具有的字節(jié)數(shù)已知這時(shí)讀出的是操作數(shù) 且指令要求把它送到累加器A 故由數(shù)據(jù)寄存器DR取出的內(nèi)容就通過內(nèi)部數(shù)據(jù)總線送到累加器A 于是第1次執(zhí)指階段完畢 操作數(shù)03H被取入累加器A中 指令執(zhí)行結(jié)束 AD 操作過程 執(zhí)指 1 3微機(jī)系統(tǒng)主要性能指標(biāo) 1 3 1主板的性能指標(biāo)1 3 2微處理器的性能指標(biāo)1 3 3硬盤的性能指標(biāo)1 3 4總線的性能指標(biāo)1 3 5軟件 1 3 1主板的性能指標(biāo) 主板集中了微機(jī)的主要部件和接口電路 如CPU 內(nèi)存條和高速緩存 Cache 芯片 系統(tǒng)芯片組等都直接安裝在主板上 硬盤 軟驅(qū)和光驅(qū)都通過數(shù)據(jù)線與主板相連 鼠標(biāo) 鍵盤和各種擴(kuò)充卡等也都通過外設(shè)接口或擴(kuò)充槽安裝或接插在主板上 結(jié)構(gòu)主要有AT主板和ATX主板兩種基本類型 此外還有NLX 1 3 1主板的性能指標(biāo) 主板的主要性能指標(biāo)有以下幾項(xiàng) 1 微處理器支持的能力 包括CPU插槽類型 CPU種類 外頻范圍 2 系統(tǒng)芯片組的類型 3 是否集成顯卡 聲卡 調(diào)制解調(diào)器 Modem 網(wǎng)卡 4 支持內(nèi)存和高速緩存 Cache 的類型與容量 5 系統(tǒng)BIOS的版本 功能 是否支持即插即用 6 擴(kuò)充插槽及I O接口的數(shù)量 類型 Socket370 Pentium3 Socket940 Athlon64FX 1 3 2微處理器的性能指標(biāo) 微處理器是微機(jī)系統(tǒng)的核心部件 它的性能如何直接影響到整個(gè)系統(tǒng)的性能 1 字長(zhǎng)字長(zhǎng)是最重要的指標(biāo)之一 所謂字長(zhǎng)就是CPU內(nèi)部一次能同時(shí)處理的數(shù)據(jù)的位數(shù) 字長(zhǎng)標(biāo)志著計(jì)算精度 字長(zhǎng)越長(zhǎng) 它能表示的數(shù)值范圍越大 計(jì)算出的結(jié)果有效數(shù)的位數(shù)就越多 精度也就越高 2 內(nèi)存容量通常 內(nèi)存容量是以字節(jié)為單位計(jì)算的微機(jī)可尋址的內(nèi)存容量變化范圍較大 3 指令系統(tǒng)微機(jī)的核心部件微處理器都有各自的指令系統(tǒng) 一般來說 指令的條數(shù)愈多 其功能就愈強(qiáng) 1 3 2微處理器的性能指標(biāo) 4 運(yùn)算速度運(yùn)算速度是微機(jī)性能的綜合表現(xiàn) 它是指微處理器執(zhí)行指令的速率 計(jì)算速度的問題 目前有3種方法 一是根據(jù)不同類型指令在計(jì)算過程中出現(xiàn)的頻繁程度 乘上不同的系數(shù) 求得統(tǒng)計(jì)平均值 這時(shí)所指的是平均速度 二是以執(zhí)行時(shí)間最短的指令的標(biāo)準(zhǔn)來計(jì)算速度 三是直接給出每條指令的實(shí)際執(zhí)行時(shí)間和機(jī)器的主頻 5 iCOMPiCOMP IntelComparableMicroprocessorPerformance 是衡量Intel系列微處理器性能的綜合指數(shù) 根據(jù)Intel公司設(shè)計(jì)的公式計(jì)算出該值 6 SPECmarkSPECmark是SPECint 系統(tǒng)性能整數(shù)數(shù)值計(jì)算法 與SPECfp 系統(tǒng)性能浮點(diǎn)數(shù)值計(jì)算法 的合稱 1 3 3硬盤的性能指標(biāo) 硬盤的主要指標(biāo) 1 容量 2 速度 與主軸電機(jī)的轉(zhuǎn)速以及硬盤緩沖區(qū)有關(guān) 目前硬盤的轉(zhuǎn)速有5400 7200 10000 15000RPM 轉(zhuǎn) 分 等幾種 硬盤緩存是硬盤上集成的一顆內(nèi)存芯片 用于充當(dāng)硬盤與處理器之間的高速數(shù)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 二零二五版國(guó)家救災(zāi)帳篷設(shè)計(jì)與研發(fā)合作協(xié)議3篇
- 二零二五版跨國(guó)撫養(yǎng)權(quán)協(xié)議書范本3篇
- 二零二五版包裝印刷行業(yè)知識(shí)產(chǎn)權(quán)保護(hù)合同3篇
- 2025年度物業(yè)管理員工加班費(fèi)與休息休假制度合同3篇
- 2025版煤炭運(yùn)輸合同碳排放量監(jiān)測(cè)與報(bào)告要求4篇
- 中鐵2024年短期勞務(wù)派遣協(xié)議3篇
- 二零二五版離異父母子女共同財(cái)產(chǎn)分割及監(jiān)護(hù)權(quán)變更協(xié)議合同范本6篇
- 二零二五年度綠色建筑項(xiàng)目融資合同書3篇
- 2025年度落水管安裝與排水系統(tǒng)安全評(píng)估合同4篇
- 2025煤炭運(yùn)輸合同供應(yīng)鏈金融合作框架4篇
- 英語(yǔ)名著閱讀老人與海教學(xué)課件(the-old-man-and-the-sea-)
- 學(xué)校食品安全知識(shí)培訓(xùn)課件
- 全國(guó)醫(yī)學(xué)博士英語(yǔ)統(tǒng)一考試詞匯表(10000詞全) - 打印版
- 最新《會(huì)計(jì)職業(yè)道德》課件
- DB64∕T 1776-2021 水土保持生態(tài)監(jiān)測(cè)站點(diǎn)建設(shè)與監(jiān)測(cè)技術(shù)規(guī)范
- ?中醫(yī)院醫(yī)院等級(jí)復(fù)評(píng)實(shí)施方案
- 數(shù)學(xué)-九宮數(shù)獨(dú)100題(附答案)
- 理正深基坑之鋼板樁受力計(jì)算
- 學(xué)校年級(jí)組管理經(jīng)驗(yàn)
- 10KV高壓環(huán)網(wǎng)柜(交接)試驗(yàn)
- 未來水電工程建設(shè)抽水蓄能電站BIM項(xiàng)目解決方案
評(píng)論
0/150
提交評(píng)論