模數轉換器時鐘優(yōu)化_第1頁
模數轉換器時鐘優(yōu)化_第2頁
模數轉換器時鐘優(yōu)化_第3頁
模數轉換器時鐘優(yōu)化_第4頁
模數轉換器時鐘優(yōu)化_第5頁
已閱讀5頁,還剩12頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、模數轉換器時鐘優(yōu)化:測試工程觀點作者:Rob Reeder, Wayne Green, and Robert Shillito 系統時鐘優(yōu)化可以提升系統的性能,但也頗具挑戰(zhàn)性。為模數轉換器設計抖動為 350 飛秒(fs)的編碼電路是相對容易的,但這是否能夠滿足當今的高速需求?例如,測試 AD9446-1001(16 bit 100 MHz ADC)時,在 Nyquist 區(qū)使用 100 MHz 的采樣時鐘頻率,350 fs 的抖動將使信噪比(SNR)下降約 3 dB。如果在第三 Nyquist 域中使用 105 MHz 的模擬輸入信號測試相同的設備,SNR 下降可達 10 dB。為了將時鐘抖動

2、減少到 100 fs 或更少,設計者需要理解時鐘抖動來自哪里,以及 ADC 能夠允許多大的抖動。如果在電路設計完成后才發(fā)現時鐘電路性能受抖動的限制,并且在設計階段中本可以很容易地避免該問題發(fā)生,這時已經太晚了。在這里我們將討論相關的時鐘參數和方法以實現高速轉換器預期的性能,為此要用到一些技術訣竅和經驗。首先從典型的ADC 時鐘方案開始,如圖 1 中所示,我們將焦點放在信號鏈路中每一級的可用于優(yōu)化時鐘的技術,并且指明一些應避免使用的常用技術。轉換誤差等效于16 bit器件32 LSB的誤差。這意味著隨著ADC分辨率和模擬輸入頻率的增加,抖動變得更加引人注意。直觀上看,它們之間的關系是非常明顯的,

3、因此工程師可以通過分析 ADC 性能和編碼時鐘抖動之間的關系,最終確定可接受的抖動量。式 1 定義了理想 ADC(具有無窮大分辨率)SNR(dB)與頻率的關系,而式 2 定義了 N(10、12、14 或 16)bit 理想ADC 的 SNR(dB)。 (1)(參看圖 3 的斜線) (2)(參看圖 3 的水平線)圖 3 是由這兩個公式畫出的曲線圖。用戶可以在曲線交點處確定給定模擬輸入信號頻率時可容忍的總時鐘抖動量。在低頻下,精度受到轉換器分辨率的限制。然而,隨著輸入信號頻率的增加,在大于某個頻點之后,ADC 的性能將受控于系統的總時鐘抖動。位于該頻點左側的輸入信號頻率,無須考慮小抖動的問題。圖

4、1. 典型的時鐘信號鏈路什么是抖動?抖動是系統時鐘電路設計中最重要的參數,因此了解某些基礎知識并且理解術語的含義是十分重要的。許多技術文獻描述了關于抖動的十分精確的數學模型,但是設計性能優(yōu)良的轉換器并非全部取決于精確的抖動描述。設計人員必須理解抖動如何進入系統以及如何使抖動的影響最小。抖動是時鐘邊沿的位置變化,這將產生定時誤差,直接導致轉換幅度精度的誤差(圖 2a)。模擬輸入頻率的增加導致輸入信號的斜率增加,這將使轉換誤差放大(圖 2b)。應當注意,轉換誤差的度量是相對的,10 bit 器件 0.5 LSB(最低有效位)的圖 3. 理想 ADC 的 SNR vs. 模擬輸入信號頻率和抖動然而,

5、如果信號頻率在該頻點附近或者在其右側,則必須降低頻率或分辨率,或者必須提高抖動指標。因此,抖動越大,SNR性能受控于時鐘系統抖動的頻點就越低。例如,如果使用具有 350 fs 抖動的時鐘測試 14 bit ADC,為了避免性能下降,輸入信號頻率必須低于 35 MHz(14 bit 水平線與 350 fs 斜線的交點)。如果抖動為 100 fs,則輸入信號頻率可以達到 125 MHz。實際上,當模擬測試頻率接近交點時,使用該一階近似的簡化模型便喪失了有效性。為了全面地理解時鐘抖動對 ADC 性能的影響,除了分辨率以外,還要考慮量化噪聲和模擬輸入幅度(式 3,基于參考文獻 9)。 (3)圖 2.

6、轉換誤差是時鐘抖動和模擬輸入頻率的函數SOURCE DRIVER ADCDIGITALOUTPUTANALOGINPUTCONDITIONER TIMEVOLTAGEv = × tdVdttva) LOW FREQUENCYTIMEVOLTAGEtvb) HIGH FREQUENCY204570951201 10 100 1000 10000SNR (dBFS)INPUT FREQUENCY (MHz)16 BITS14 BITS12 BITS10 BITS8 BITS350fs JITTER100fs JITTERSAMPLE-CLOCKJITTERQUANTIZATIONNOIS

7、E, DNLEFFECTIVEINPUT NOISE基線 SNR vs. 頻率的關系,其中 AD9446 使用外部時鐘和線性電源。時鐘未以任何方式連接到評估板。紅色曲線給出了將相同的時鐘電路固定或焊接到評估板后出現的性能下降,其中時鐘電路由開關電源供電。綠色曲線給出了,如果對電源噪聲進行濾波,則可以顯著改善轉換器的性能。© 2008 Analog Devices, Inc. All Rights Reserved. 其中SNR =信噪比(dB) Fa =滿刻度正弦波的模擬輸入頻率tj rms =內部ADC抖動和外部時鐘抖動的組合rms抖動 =ADC 的平均差分非線性(DNL)(LSB

8、)N=ADC 的分辨率(bit) VNOISE rms =ADC的有效輸入噪聲如果tj rms=0,=0 并且VNOISE rms=0,則上面的公式變?yōu)槲覀兯煜さ腟NR=6.02N+1.76dB 例如,假設 ADC 具有 0.5 LSB 的量化噪聲,并且在測試時模擬輸入幅度比滿刻度低 0.5 dB。圖 4 結合了式 2 和式 3,相比于簡化模型,編碼時鐘抖動將在更低的頻率處影響 SNR 性能。圖 5. 轉換器性能 vs. 振蕩器電源配置和頻率由開關電流或者不適當的接地引起的地彈也可能帶來抖動。當許多門電路同時切換時,開關電流會變大。這可能在電源平面和地平面上產生電流尖峰,使時鐘電路的閾值電壓

9、或模擬輸入信號的電平移位。例如:考慮 PCB 走線和接收門電路的輸入端,門電路輸出會具有 10 pF 的負載。當門電路切換時,10 mA 的動態(tài)電流流入或流出每個輸出端。10 mA 得自 10 pF×1 V/ns,即CMOS 門電路的典型擺率(I=C dV/dt)。 因此,如果 12個門電路同時切換,則動態(tài)電流可能累積達到 120 mA。這將需要電源引腳提供很大的電流尖峰,而其中一個引腳是接地的。由引線電阻引起的瞬時壓降(跳動)將影響所有以該引線作為參考地的電路。為了減少這些源引起的抖動,應使用良好的布線和適當的電路布局。重要的一點是將模擬電路和數字電路限制在其各自的區(qū)域中。為確保良

10、好的隔離,每個電路層都應遵循以免受到這些電路和走線的影響。該原則。理解回流如何相對于源來流動以及如何避免模擬和數字電路之間的越界或交叉是十分重要的??偠灾?,必須使敏感的模擬輸入和時鐘走線遠離其他電路和走線,改善抖動意味著改善擺率前面已討論了抖動的基礎知識及其可能帶來的影響,現在的問題是:如何改進系統時鐘或時鐘電路以減少抖動?回顧之前的討論,當抖動出現在轉換過程或者時鐘的閾值周期中時,抖動或噪聲僅能破壞 ADC 的時序,如圖 6 中所示。通過增加擺率使該邊沿(并且因此使閾值周期)更快,將會使閾值周期中可能出現噪聲的時間量變小,并使引入系統中的 rms(均方根)抖動量變小。圖 4. SNR 是模

11、擬輸入頻率、時鐘抖動和量化噪聲的函數前面的示例中,模擬輸入信號頻率接近 35 MHz 時,具有 350 fs抖動的時鐘不會影響 14 bit ADC 的 SNR。但是在考慮量化噪聲、輸入信號頻率和輸入幅度的影響后,10 MHz 的信號頻率就應被注意。同樣地,抖動為 100 fs 的時鐘會在低于 100 MHz的頻率下引起 SNR 的下降。消除抖動在回顧有關抖動的基礎知識之后,我們將考慮抖動的源。能夠使得 ADC 時鐘沿變換的任何因素都將引入或影響抖動。這些因素包括串擾、EMI(電磁干擾)、地效應和電源噪聲。串擾引起的抖動可以出現在任意兩條相鄰的走線上。如果一條走線承載信號,而附近的平行走線承載

12、變化的電流,則信號走線中會感生電壓。如果該信號是時鐘信號,則時鐘邊沿發(fā)生點的時刻將發(fā)生變化。EMI 輻射引發(fā)敏感信號走線上的抖動。EMI 由開關電源、高壓輸電線、RF 信號和其他類似的源產生。與串擾類似,EMI 通過電磁耦合調整了信號或時鐘的時序。圖 5 說明了電磁干擾對 SNR 的影響。藍色曲線表示 AD9446 6065707580850 10080604020 120 140 160 180SNRFS (dBFS)FREQUENCY (MHz)BASELINEOSCILLATOR OFF BOARDOSCILLATOR ON BOARDOSCILLATOR ON BOARDCHOKED2

13、04570951201 10 100 1000 10000SNR (dBFS)INPUT FREQUENCY (MHz)16 BITS14 BITS12 BITS10 BITS8 BITS350fs JITTERNOISE = 0.5 LSBLEVEL = 0.5dBCLOSER TO 10MHz典型地,通用高性能時鐘振蕩器用于評估 Analog Devices ADC實現的基線性能(藍色線)。并非所有該高速轉換器的用戶均能夠承受高性能溫控低抖動振蕩器所需的成本和空間,但是有些低成本振蕩器即使在較高的模擬輸入頻率下也能夠獲得可接受的性能。圖 8 示出了一些成本可接受的器件的性能。重要的是,由于

14、振蕩器的銷售商不會使用相同的方法描述或測量抖動,因此在選擇商用振蕩器時應格外注意。確定哪種振蕩器最適用于具體應用的實用方法是,直接在系統中使用數種振蕩器并對其進行測試。這可以對性能進行預測(假設振蕩器銷售商保持合理的質量控制標準)。更好的方法是聯系振蕩器的制造商以獲得抖動或相位噪聲數據,并且獲得有關如何最佳地連接該器件的建議。不正確地連接振蕩器可能會使轉換器的無雜散動態(tài)范圍(SFDR)惡化。進一步的改進如果價格和性能雙優(yōu)的振蕩器仍不足以滿足要求,可以考慮使用分頻和/或濾波。式 4 描述了正弦波振蕩器的輸出:圖 6. 差分時鐘的閾值/轉換區(qū)域的放大示圖© 2008 Analog Dev

15、ices, Inc. All Rights Reserved. 應當注意,擺率的增加不會影響原始信號質量,僅會影響通過閾值區(qū)域的轉換時間。為了證實這一點,參考圖 2b。應當注意,信號擺動越快,在轉換區(qū)域中花費的時間就越少。圖 7 說明了抖動和擺率之間成反比。與前面的示例結合考慮,對于 12 bit ADC,輸入信號為 70 MHz 時抖動最少為 100 fs rms,對應擺率為 1V/ns。 (4)兩個參數將影響擺率,即信號頻率(f)和幅度(A)。任一參數的增加都將使擺率增加并且將系統時鐘抖動減少到更加理想的數值。通常增加時鐘頻率更加容易,我們可以使用時鐘分配電路產生所需的轉換器時鐘速率,并且

16、將其饋送到系統時鐘樹的其他部分。分頻器在電路元件和電源需求方面將增加成本,并且還將增加抖動。添加到時鐘信號鏈路的每個有源元件都將增加總抖動。 (5)在使用分頻器時,必須考慮所有相關的參數。ADI的典型分頻器產品是AD951x2系列,僅使抖動增加約 250 fs。除了內建的分頻功能以外,AD951x還擁有諸如時鐘分配和占空比控制的功能。值得注意的是,盡管時鐘分頻器增加了總的抖動,但是由于其使頻率降低,因此它們的輸出抖動在輸出周期中僅占很少的部分,并且引入更小的誤差。例如,如果鏈路中 100 MHz 的時鐘源和其他部件貢獻了 800 fs 的抖動(約為 10 ns 周期的 12.5%),如果時鐘分

17、頻器將頻率降低到 10 MHz,此時分頻器引入 250 fs的抖動,所得到的總抖動為 840 fs,小于 100 ns 輸出周期的 1%。由式 5 可看出,最大的抖動貢獻者確定總抖動,因此時鐘源的最大抖動不應超過最大抖動貢獻者的三分之一,但是沒有必要比其少很多。實際的選擇取決于應用的性能要求,諸如給定頻率范圍上的 SNR、所使用的系統元件的特性以及尺寸和成本的限制。減少相位噪聲如式 5 指出的,總抖動是來自時鐘電路的抖動以及時鐘源和其他插入元件抖動的平方和的平方根(RSS)。因此,如果分頻器圖 7. RMS 抖動 vs. 擺率因此,使抖動最小意味著提高時鐘邊沿的擺率。一種實現方法是改進時鐘源。

18、圖 8 在模擬輸入頻率范圍上比較了用作 ADI最高性能ADC(16 bit 80 MSPS AD9446)時鐘源的多個不同的商用振蕩器。圖 8. 振蕩器的選擇影響 AD9446-80 的性能0200150100500 2 4 6RMS JITTER (fs)INPUT SLEW RATE (V/ns)558580757065600 10080604020 120 140 160 180SNRFS (dBFS)FREQUENCY (MHz)BASELINEVENDOR 3VENDOR 1VENDOR 4VENDOR 2器電路由噪聲特別大的時鐘源驅動,由于式 5 主要由最大的抖動項確定,因此分頻器

19、電路的作用不會體現出來。在該情況下,可以考慮在時鐘源和分頻電路之間使用無源窄帶濾波器。為了說明濾波的優(yōu)點,考慮具有 800 fs 抖動的時鐘源。如果時鐘分頻電路放置在時鐘源和轉換器之間,即使分頻電路性能很好,抖動也僅能減少到約 500 fs。但如果在時鐘源和分頻電路之間放置 5% LC 帶通濾波器,就可以將抖動減少到 250 fs(參看圖 9)。 圖 11a. 800 fs 時鐘源的相位噪聲圖線圖 9. 利用時鐘分頻和濾波減少抖動© 2008 Analog Devices, Inc. All Rights Reserved. 為了理解濾波器如何改善正弦時鐘源的抖動,可以在頻域中來探討

20、抖動并利用相位噪聲圖估計抖動值。盡管計算過程是簡單的,并且提供了很好的比較方法,但是其并未考慮諸如擺率的非線性因素。因此,該模型所預測的抖動常常比實際抖動大。如圖 10 所示,將相位噪聲圖劃分為數個頻率區(qū)域,并且對每個區(qū)域的噪聲功率進行積分。這可以確定每個區(qū)域貢獻的抖動以及時鐘源的總抖動(通過RSS求和)。這些公式中,f0是載波頻率。由于圖 10 中的相噪圖為兩個邊帶之一,因此總體相位噪聲應乘以 2 。圖 11b. 使用具有 5%通帶的帶通 LC 多極點濾波器的 800 fs 時鐘源的相位噪聲應當注意,抖動性能從 800 fs 改善為小于 300 fs。這對應于超過 12 dB SNR 的改善

21、。5% LCBP 濾波器是易于實現的,但是體積較大并且比較昂貴。替代方案是使用晶體型濾波器。圖 12 示出了相位噪聲從 800 fs改善為小于 100 fs。與 5% LCBP 濾波器 12dB SNR 的改善相比,又增加了 3dB,達到了 15dB。圖 10. 利用相位噪聲計算抖動考慮具有 800 fs 抖動的時鐘源。繪制該時鐘源的相位噪聲圖(圖11),這樣可以容易地確定大的抖動來自頻域中哪個位置。在800 fs 抖動的時鐘源的情況中,可以看到頻譜中抖動的主要部分位于寬帶。因此,采樣系統中減少寬帶噪聲是極為重要的。在時鐘源的輸出端處使用簡單的具有 5%通帶(5% LCBP)的帶通 LC 多極

22、點濾波器,可以極大地改善性能,如圖 11b 中所示。圖 12. 使用晶體濾波器的 800 fs 時鐘源的相位噪聲0900800700600500400300200100JITTER (fs)SMGUSOURCEONLYWITHDIVIDERWITH DIVIDERAND FILTERNOISY SOURCELIMITS PERFORMANCEMATCHES THEDATA SHEET1801001101201301401501601700.001 0.1 1 10038fs 46fs 85fs 787fs0.01 10(dBc)PERCENT OF FUNDAMENTAL FREQUENCY1

23、801001101201301401501601700.001 0.1 1 10038fs 46fs 85fs 241fs0.01 10(dBc)PERCENT OF FUNDAMENTAL FREQUENCY10k 100k 1M 10MA1A2A3A4100M 1GINTEGRATE TO 2fo = 200MHzA = AREA = INTEGRATED PHASE NOISE POWER (dBc)A = 10log10 (A1+ A2 + A3 + A4)fo = OSCILLATOR FREQUENCY (100MHz)RMS PHASE JITTER (RADIANS) 2 &#

24、242; 10A/10RMS JITTER (SECONDS) 2 ò 10A/102ÃfoFREQUENCY OFFSET (Hz)1801001101201301401501601700.001 0.1 1 10038fs 16fs4fs 44fs0.01 10(dBc)PERCENT OF FUNDAMENTAL FREQUENCY式 4 中的 A 項(幅度)。最后,變壓器自身可提供通帶濾波。具有增益(阻抗比為 1:2 或 1:4)的變壓器有較窄的帶寬,提供了更好的時鐘信號濾波。變壓器還可以將該單端信號轉換為差分信號,這在目前的 ADC 時鐘輸入接口中是常見的,也是強

25、力推薦的。應當注意,并非所有的二極管都能發(fā)揮良好的作用(圖 14)。在相同的條件下進行測量,其中基線是相對于所有其他二極管的性能最好的二極管的 SNR 曲線。應當仔細閱讀說明書并且特別注意動態(tài)電阻和電容的參數。具有低 R 和 C 值的二極管可以加快箝位速度。為了證實將晶體濾波器與噪聲源級聯的效果,進行一個實驗,使用 benchtop 脈沖發(fā)生器為 16 bit 100 MHz ADC AD9446-100提供時鐘。在未進行濾波的情況下,發(fā)生器呈現出大于 4 ps 的抖動,導致 SNR 下降超過 30 dB。在使用晶體濾波器的情況下,得到的抖動接近 50 fs,改善后的 SNR 接近于技術資料中

26、的SNR 典型值。圖 13. 晶體濾波器是有幫助的-即使存在噪聲源© 2008 Analog Devices, Inc. All Rights Reserved. 晶體濾波器利用其非常窄的通帶區(qū)域(通常小于 1%)可以將來自許多源的抖動減少到小于 100 fs,但是它們也增加了成本,而其體積也大于有源濾波器。還應當注意,晶體濾波器具有 5 dBm10dBm 的有限的輸入/輸出范圍。超過該范圍將導致失真,可能使 ADC 的 SFDR 下降。最后,某些晶體濾波器可能需要外部元件用于阻抗匹配。濾波器確實可以發(fā)揮作用,但是它們需要額外的元件、嚴格的匹配和額外的成本。表 1 中概述了用于改善擺

27、率的分頻器和濾波器解決方案。使用背對背 Schottky 二極管在信號進入 ADC 時鐘輸入端時將信號箝位是明智的。這使得源幅度增加,因此增加了擺率,同時使得時鐘幅度與轉換器時鐘輸入電平兼容。如果是小時鐘系統或者最后的電路級具有短的走線,可以結合箝位二極管使用變壓器。變壓器是無源的,不會將抖動添加到整體時鐘信號中。變壓器還可以為振蕩器信號提供增益,增加圖 14. 箝位 Schottky 二極管的選擇影響AD9446-80 的性能這里將 16 bit 80 MSPS ADC AD9446 用作測試平臺;其中增加了時鐘源中的背對背二極管。圖 15 中示出了用于進行評估的電路。圖 15. 測量圖 1

28、4 中數據的 AD9446 時鐘電路表 1. 分頻器和濾波器的 trade-off 概述分頻器 5% LCBP 濾波器 晶體濾波器優(yōu)點·低成本($5$20)·低頻下的高擺率·可以改變占空比·時鐘分配芯片=可以獲得更多輸出·對于適當的時鐘源,可以實現小于 100 fs 的抖動·較短的前置時間·較高的最大輸入功率·對于所有時鐘源均可實現超低抖動·非常小(50 匹配)缺點·最佳情況抖動200 fs250 fs ·編碼限制在通帶頻率內·占空比限制于 50% ·比分頻器昂貴(

29、約$300)·編碼限制在通帶頻率內·占空比限制于 50% ·成本比 LCBP 增加 50% 注意·為了獲得最佳性能,將帶通濾波器放置在分頻器前面·分頻器可能使情況變壞·最大輸出功率受到濾波器插入損耗和最大輸入功率的限制·最大輸出功率受到濾波器插入損耗和最大輸入功率的限制·在定制濾波器時要求很高的最大功率1400204060801001200 45403547dBFS SNR78dBFS SNR30252015105POWER (dBc)FREQUENCY (MHz)LECROY UNFILTEREDLECROY C

30、RYSTAL FILTERED76.582.582.081.581.080.580.079.579.078.578.077.577.00 10080604020 120 140 160 180SNR (dBFS)ANALOG INPUT FREQUENCY (MHz)BASELINE VENDOR 1VENDOR 4 VENDOR 3NO DIODE VENDOR 20.1¿F0.1¿F0.1¿F 0.1¿FSCHOTTKYDIODES:HSM2812CLK+50±100±Mini-Circuits®ADT1-1WT, 1:

31、1ZXFMRADCAD9446ANALOGINPUTDIGITALOUTPUTCLK+ CLK© 2008 Analog Devices, Inc. All Rights Reserved. 在時鐘硬件接口中減少抖動在與 ADC 的時鐘輸入引腳連接時,可以使用許多電路和解決方案。然而,式 5 另一種常見方法,即使用 FPGA,并不能實現技術資料上的性能。FPGA(其常具有提供分頻的數字時鐘管理器(DCM))可以用作一個靈活的門驅動器。然而,如圖 18 所示,使用AD9446-80(80 MSPS ADC)進行測試,該方法導致 SNR 顯著下降;例如,能夠實現 13 bit 的 ENO

32、B。紅色曲線為使用高性能振蕩器時的基線 SNR,綠色曲線示出了在相同的時鐘下,使用FPGA作為高性能振蕩器和轉換器之間的門驅動器時獲得的性能與基線性能之間的差異。在 40 MHz 下,FPGA 將 SNR 減少到 52 dB(8.7 bit 性能),而 DCM 貢獻了額外 8 dB(1.3 bit)的 SNR 下降。SNR 下降 29 dB 的性能差異是非常令人擔憂的,在使用式 1 計算時,意味著 FPGA 驅動器門自身即可帶來約 10 ps 的抖動。提醒我們,信號鏈路中的每個有源元件(振蕩源、驅動器或扇出門、分頻器等)將增加 ADC 的時鐘輸入引腳處的總抖動量。圖 16 示出,增加兩個門(每

33、個門貢獻 700 fs 的抖動)到具有300 fs 抖動的時鐘源中,在 140 MHz 頻率下會使分辨率從約 12 bit 下降到小于 10 bit。圖 16. 多個驅動器門增加抖動并且減小 SNR 因此,使時鐘信號鏈路中的元件數目最小有助于降低總的 RSS抖動。還應當注意所選擇的時鐘門的類型。如果希望在較高的模擬輸入頻率下獲得較好的性能,則簡單的邏輯門可能不是最佳選擇。最好仔細閱讀候選器件的技術資料并理解相關的參數,如抖動和偏移。當這些器件與抖動特別低的時鐘源一起工作時,這是非常重要的。例如,在圖 17 中,時鐘源 A 具有 800 fs 的抖動,時鐘源B 具有 125 fs 的抖動。使用晶

34、體濾波器可以將其抖動分別減少到175 fs 和 60 fs。然而,分頻器(或者具有類似抖動參數的門電路)可能使抖動均增加到 200 fs 以上。這再次說明了在時鐘信號鏈路中正確選擇和放置時鐘驅動器的重要性。圖 18. FPGA 門驅動電路影響 AD9446-80 的性能選擇最佳的時鐘驅動器是困難的。表 2 給出了市售的多個驅動器門所增加抖動的大致比較結果。表格下方給出的建議有助于獲得優(yōu)良的 ADC 性能。表 2. 時鐘驅動器門及其增加的抖動邏輯系列 注釋FPGA 33 ps50 ps(僅包括驅動器門,未包括 DLL/PLL 內部的門)1 74LS00 4.94 ps274HCT00 2.2 p

35、s274ACT00 0.99 ps2MC100EL16 PECL 0.7 ps2AD951x 系列 0.22 ps2NBSG16,ECL 擺 幅 減 少(0.4V)0.2 ps2 ADCLK9xx,ECL 時鐘驅動器系列0.1 ps2 1 制造商的說明書2 基于 ADC SNR 的下降換算的值結論圖 17. 門電路將增加抖動 為了實現轉換器的最佳性能,應當理解整個時鐘系統。對于具有SOURCE0.3ps rmsDRIVER0.7ps rmsSOURCE0.3ps rmsDRIVER0.7ps rmsDRIVER0.7ps rmsSOURCE0.7ps rmsDRIVER0.3ps rmsOUT

36、PUT = (0.32 + 0.72) = 0.76ps rmsOUTPUT = (0.32 + 0.72) = 0.76ps rmsOUTPUT = (0.32 + 0.72 + 0.72) = 1.03ps rmsSNR = 63.5dBSNR = 63.5dBSNR = 60.9dB9.8 BITS!SNR = 20 × log for fsignal = 140MHz12Ãfsignaltjitter1090807060504030200 10080604020 120 140 160 180SNR (dBFS)FREQUENCY (MHz)BASELINE OSC

37、ILLATORBASELINE OSCILLATOR THROUGH FPGABASELINE OSCILLATOR THROUGH FPGA WITH DCMVENDOR 1 BASELINEVENDOR 1 THROUGH FPGAVENDOR 1 THROUGH FPGA WITH DCM0800700600500400300200100JITTER (fs)SINE SOURCE A SINE SOURCE BRAW SOURCEFILTER ONLYDIVIDER/FILTER© 2008 Analog Devices, Inc. All Rights Reserved.

38、有非常高分辨率有抖動限制的 ADC 或者“完美的”N bit ADC而言,圖 3 以及式 1 和 2 是分析其時鐘要求時非常有用的工具。如果模擬輸入頻率比圖 3 中的交點高,則必須考慮使用具有更少抖動的時鐘源和相關電路??梢酝ㄟ^許多方式降低系統時鐘電路的抖動,包括改進時鐘源、濾波和/或分頻,以及適當地選擇時鐘電路硬件。應當注意時鐘的擺率。這將確定在轉換過程中可能惡化轉換器性能的噪聲量。使該轉換時間最小可以改善轉換器的性能。由于信號鏈路中的每個元件將增加總體抖動,因此應僅使用必要的電路驅動和時鐘分配。最后,不要使用“廉價的”門,它們的性能可能是令人失望的。就象不可能指望價值$70000 的汽車在使用$20 的輪胎時獲得出眾的性能一樣。進一步閱讀1. AD6645 技術資料2. AD9446 技術資料3. Barrow, Jeff. 減小 DC/DC 轉換器中的地彈一些接地要點. Analog Dialogue, 第 41 卷, 第 2 期(2007). pp. 37. 4. Brannon, Brad. 應用筆記 AN-756, 采樣系統和時鐘相位噪聲和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論