![VHDL 在高速圖像采集系統(tǒng)中的應用設計_第1頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/12/e66a2db0-f254-4b38-807f-2fb55d650bab/e66a2db0-f254-4b38-807f-2fb55d650bab1.gif)
![VHDL 在高速圖像采集系統(tǒng)中的應用設計_第2頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/12/e66a2db0-f254-4b38-807f-2fb55d650bab/e66a2db0-f254-4b38-807f-2fb55d650bab2.gif)
![VHDL 在高速圖像采集系統(tǒng)中的應用設計_第3頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/12/e66a2db0-f254-4b38-807f-2fb55d650bab/e66a2db0-f254-4b38-807f-2fb55d650bab3.gif)
![VHDL 在高速圖像采集系統(tǒng)中的應用設計_第4頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/12/e66a2db0-f254-4b38-807f-2fb55d650bab/e66a2db0-f254-4b38-807f-2fb55d650bab4.gif)
![VHDL 在高速圖像采集系統(tǒng)中的應用設計_第5頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/12/e66a2db0-f254-4b38-807f-2fb55d650bab/e66a2db0-f254-4b38-807f-2fb55d650bab5.gif)
下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、VHDL在高速圖像采集系統(tǒng)中的應用設計摘要:介紹高速圖像采集系統(tǒng)的硬件結構及工作原理,講述FPGA在圖像采集與數(shù)據(jù)存儲部分的VHDL模塊設計,給出采集同步模塊的VHDL源程序。關鍵詞:圖像采集 FPGA VHDL PCI現(xiàn)代化生產(chǎn)和科學研究對圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構建了高速圖像采集系統(tǒng)。它主要包括圖像采集模塊、圖像低級處理模塊以及總線接口模塊等。這些模塊是在FPGA中利用VHDL編程實現(xiàn)的。高速圖像采集系統(tǒng)主要用于視覺檢測。視覺檢測中圖像處理的特點是:底層圖像處理數(shù)據(jù)量大,算法簡單;高層圖像處理算法復雜,數(shù)據(jù)量大,算
2、法簡單;高層圖像處理算法復雜,數(shù)據(jù)量小。對于圖像底層處理,我們在高速圖像采集系統(tǒng)中用FPGA實現(xiàn),采用VHDL編寫圖像處理算法;對于圖像高層處理,由計算機軟件實現(xiàn)。由于VHDL設計靈活、編程方便,易于在FPGA中實現(xiàn)并行運算和流水線結構;所以,高速圖像采集系統(tǒng)的速度快、適應性好。1 系統(tǒng)結構及工作原理1.1 系統(tǒng)結構設計高速圖像采集系統(tǒng)結構模型如圖1所示。它的輸入為標準的模擬視頻信號,用可編程視頻輸入處理器SAA7111進行視頻信號處理。SAA7111內(nèi)部集成了強大的圖像色度、亮度處理功能以及多種輸出模式;有32個工作寄存器,在系統(tǒng)復位時,必須通過FPGA1的IC2總線模塊對其進行初始化。SA
3、A7111輸出的圖像數(shù)據(jù)通過FPGA芯片進行采集與處理,采用Xilinx公司的XC2S150芯片。XC2S150是Spartan II系列產(chǎn)品。它基于Virtex系列的結構,支持所有相關的特性,具有很高的性能價格比;采集與處理的圖像數(shù)據(jù)在傳送到計算機之前,存儲在高速SRAM CY7C1049V33中,SRAM的容量為512K×8bit。與計算機通常采用PCI總線,由S5933來實現(xiàn)。S5933是一種功能強大的PCI控制器,符合PCI2.1規(guī)范。1.2 工作原理系統(tǒng)復位完成FPGA程序加載后,先由FPGA1的I2C總線模塊對SAA7111初始化,初始化結束后等待采集圖像的命令。初始化成
4、功后,SAA7111實時處理模擬視頻信號,輸出亮度和色度信號,同時輸出點時鐘信號,行、場同步信號,行、場參考信號,奇偶場標志信號等。本系統(tǒng)使用灰度圖像,沒有使用色度信號,所以數(shù)據(jù)線為8位。系統(tǒng)采集圖像的命令由計算機發(fā)出。采集命令通過PCI總線傳輸?shù)紽PGA1,啟動FPGA1的采集同步模塊。采集同步模塊發(fā)出采集標志信號,采集一幀圖像,通過寫數(shù)據(jù)模塊產(chǎn)生寫地址和寫信號將數(shù)據(jù)存儲到SRAM1中。采集結束時,采集標志信號撤消,采集同步模塊復位,等待下一次采集命令。采集標志信號撤消時,F(xiàn)PGA1開始讀取SRAM1中的圖像信息,這是通過讀數(shù)據(jù)模塊生產(chǎn)讀地址和讀信號來實現(xiàn)的。FPGA1將1幀圖像數(shù)據(jù)進行噪聲
5、去除后,存儲到SRAM2中,并發(fā)信號給FPGA2。FPGA2通過FPGA1讀取SRAM2中數(shù)據(jù),經(jīng)過邊緣檢測處理后存儲到SRAM3中。FPGA2處理完1幀圖像數(shù)據(jù)后,將SRAM3中的圖像信息讀出傳送給S5933,然后通過PCI總線傳送到計算機中。在圖像采集過程中,我們使用的是512×512的圖像,即一幀圖像采集512行,奇數(shù)場和偶數(shù)場各采集256行,每一行采集512個像素。因此,需要通過行延時模塊進行行選擇,濾掉無效行,通過像素延時模塊進行像素選擇,以選擇需要的像素。2 圖像采集與數(shù)據(jù)存儲部分的VHDL設計系統(tǒng)中FPGA的設計是用VHDL編程實現(xiàn)的。VHDL是一種應用非常廣泛的硬件描
6、述語言,它的語言覆蓋面廣,描述能力強;可以描述最抽象的系統(tǒng)級,也可以描述最精確的邏輯級、門級。本系統(tǒng)是采用結構化VHDL進行設計的,整個圖像采集部分是一個VHDL語言文件,包括幾個BLOCK語句。2片F(xiàn)PGA芯片個有不同的程序,其中FPGA1既包括圖像采集部分,又包括圖像處理與數(shù)據(jù)存儲部分;FPGA2為圖像處理與數(shù)據(jù)存儲部分以及PCI接口控制部分。2片F(xiàn)PGA時程序加載采用串行主/從模式。FPGA1采用串行主模式,F(xiàn)PGA2采用串行從模式,由FPGA1從SPROM中讀取配置數(shù)據(jù),完成自身配置,并完成對FPGA2的配置。圖像采集與數(shù)據(jù)傳送部分的VHDL模塊主要包括Set_sample.vhd、W
7、r.vhd、Rd.vhd、Delay.vhd、Bus_assign.vhd等,各模塊之間通過信號相互聯(lián)系。下面分別介紹各模塊實現(xiàn)的功能。(限于篇幅,僅給出采集同步模塊的程序。)(1)Set_sample.vhd采集同步模塊它是圖像采集部分的一個塊語句,輸入輸出信號為:pcicon0-IN,啟動采集圖像信號;vref-IN,場參考信號;rts0-IN,奇偶場標志信號;sig_frame-OUT,采集同步輸出信號,高電平有效,用于圖像采集和總線管理模塊;sig_field-OUT,采集同步場參考信號,采集1幀圖像的場參考信號。源程序如下:set_sample:blocksignal flagct:
8、std_logic_vector(2 downto 0);beginprocess(pcicon0,vref)beginif(pcicon0='O')thenflagct<="01"elsif(vref 'event and vref='J')thenif(flagct="001"and rts0='1')thenflagct<="010"elsif(flagct="010")thenflagct<="011"elsif(
9、flagct="011")thenflagct<="100"end if;end if;end process;process(flagct)beginif(flagct="010" or flagct="011")thensig_frame<='1'elsesig_frame<='0'end if;end process;sig_field<=sig_frame and vref;end block;當pcicon0引腳再現(xiàn)大于等于場周期(20ms)的低電平
10、信號時,可以確保該模塊處于觸發(fā)狀態(tài),在下一個奇數(shù)場出現(xiàn)時,(rts0=1),根據(jù)SAA7111的場參考信號產(chǎn)生具有兩場時寬的采集同步信號(sig_frame)。該信號有效時為圖像采集階段,對SRAM1寫入數(shù)據(jù);該信號撤消時采集同步模塊自動復位,等待下一次采集命令,同時FPGA1開始讀取SRAM1中數(shù)據(jù)進行處理。采集同步信號有效的同時輸出采集同步場參考信號,用于采集圖像數(shù)據(jù)。(2)Delay.vhd延時模塊包括行延時和像素延時。當采集信號有效時,在每一場產(chǎn)生行延時,濾掉無效行,每一場采集256行;當采集信號有效且行延時結束時,在每一行產(chǎn)生像素延時,去掉不需要的像素,只采其中的512個像素。(3)
11、Wr.vhd寫數(shù)據(jù)模塊在圖像采集階段,收到行延時結束信號和像素延時結束信號時,按照SAA7111的參考信號的輸出時序,產(chǎn)生相應的寫地址,并根據(jù)SRAM的寫時序產(chǎn)生寫信號,此時與SRAM接口的FPGA的I/O口為輸出狀態(tài)。在圖像處理階段向SRAM寫數(shù)據(jù)時,寫地址的產(chǎn)生不考慮行延時和像素延時。(4)Rd.vhd讀數(shù)據(jù)模塊在讀SRAM時,依據(jù)SRAM的讀時序,產(chǎn)生讀地址和讀信號。此時與SRAM接口的FPGA的I/O口為輸入狀態(tài)。(5)Bus_assign.vhd總線管理模塊總線管理模塊主要負責FPGA與SRAM的地址總線切換、數(shù)據(jù)總線切換,以及在系統(tǒng)中不同芯片之間建立數(shù)據(jù)通路等。FPGA中包括寫數(shù)據(jù)地址模塊和讀數(shù)據(jù)地址模塊,與SRAM地址總線接口時必須進行總線切換:寫數(shù)據(jù)時,寫地址線接通SRAM的地址線;讀數(shù)據(jù)時,讀地址線接通SRAM的地址線。FPGA與SRAM數(shù)據(jù)線的接口為雙向口,在寫數(shù)據(jù)時是輸出口,讀數(shù)據(jù)時是輸入口,需要設置三態(tài)控制。在系統(tǒng)中其它芯片之間也有這種情況。進行VHDL設計時,最好各模塊單獨進行并及時仿真驗證,以便盡早發(fā)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 學校營養(yǎng)餐供應合同
- 技術轉移合同
- 棉被購銷合同正規(guī)范本年
- 橋梁模板運輸合同
- 第三章遺傳算法
- 控制系統(tǒng)剩余壽命預測與自主維護研究綜述
- 并聯(lián)式液壓制動能量回收系統(tǒng)研究
- 2025年南京貨運資格證答題竅門
- W波段光電融合毫米波寬帶跳頻通信技術研究
- 2025年新科版九年級歷史下冊階段測試試卷含答案
- 2024年大學本科課程教育心理學教案(全冊完整版)
- 主題二任務二 《探究身邊信息技術的奧秘》 教學設計 2023-2024學年桂科版初中信息技術七年級上冊
- 人教八年級上冊英語第一單元《Section A (1a-2d)》教學課件
- 中國血管通路專家共識解讀
- 開學前幼兒園安全培訓
- 《裝配式蒸壓加氣混凝土外墻板保溫系統(tǒng)構造》中
- 中國紅十字會救護員培訓理論考試試題及答案
- 《建設工程監(jiān)理》課件
- 2019版新人教版高中英語必修+選擇性必修共7冊詞匯表匯總(帶音標)
- 中層領導的高績效管理
- 小小銀行家-兒童銀行知識、理財知識培訓
評論
0/150
提交評論