![基于EP9312的銀稅類嵌入式系統(tǒng)硬件設計方案_第1頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/24/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f1.gif)
![基于EP9312的銀稅類嵌入式系統(tǒng)硬件設計方案_第2頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/24/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f2.gif)
![基于EP9312的銀稅類嵌入式系統(tǒng)硬件設計方案_第3頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/24/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f3.gif)
![基于EP9312的銀稅類嵌入式系統(tǒng)硬件設計方案_第4頁](http://file3.renrendoc.com/fileroot_temp3/2022-1/24/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f/8a763b1f-fa5d-4080-a7a7-96ceb1f2820f4.gif)
下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、 基于EP9312的銀稅類嵌入式系統(tǒng)硬件設計方案摘要:闡述了采用EP9312來構造銀行稅務類嵌入式系統(tǒng)的理由,將EP9312與其它嵌入式處理器進行了比較。根據(jù)EP9312的特點和系統(tǒng)需求,提出了一種基于EP9312的嵌入式系統(tǒng)硬件設計方案。介紹了系統(tǒng)的技術指標及其所使用的SuperI/O、PHY、接口電平轉換器、Flash、SDRAM、Boot-loader等各組成部分。該系統(tǒng)主要應用于高端打印機、計算機終端和高端收款機等產(chǎn)品。關鍵詞:銀稅;EP9312;硬件設計;嵌入式系統(tǒng)1嵌入式系統(tǒng)的概念與特點嵌入式摘要:闡述了采用EP9312來構造銀行稅務類
2、嵌入式系統(tǒng)的理由,將EP9312與其它嵌入式處理器進行了比較。根據(jù)EP9312的特點和系統(tǒng)需求,提出了一種基于EP9312的嵌入式系統(tǒng)硬件設計方案。介紹了系統(tǒng)的技術指標及其所使用的Super I/O、PHY、接口電平轉換器、Flash、SDRAM、Boot-loader等各組成部分。該系統(tǒng)主要應用于高端打印機、計算機終端和高端收款機等產(chǎn)品。關鍵詞:銀稅;EP9312;硬件設計;嵌入式系統(tǒng)1 嵌入式系統(tǒng)的概念與特點 嵌入式系統(tǒng)結合微處理器或微控制器的系統(tǒng)電路與其專屬軟件,達到系統(tǒng)操作效率的最高比。這里把嵌入式系統(tǒng)定義為一個體積較小的計算機系統(tǒng)(與PC機相比),
3、由于其體積較小,因此軟硬件結構和應用范圍與PC機相比有較大的不同。其特性可歸納為下列四項: (1)通常執(zhí)行特定功能; (2)以微電腦與外圍構成核心; (3)嚴格的時序與穩(wěn)定性要求; (4)全自動操作循環(huán)。 嵌入式系統(tǒng)具有目的性或針對性,其開發(fā)是圍繞著產(chǎn)品和產(chǎn)品的特定功能來進行的。它必須最大限度地在硬件和軟件上“量身定做”以提高效率。本文設計的嵌入式系統(tǒng)主要用于金融和稅務類產(chǎn)品。CPU的選擇
4、160; 本文采用的是Cirrus Logic公司的嵌入式處理器EP9312。 EP9312是一款ARM9系列的處理器,ARM9系列是高性能和低功耗特性方面最佳的硬宏單元。它具有五級流水線,并提供1.1 MI/s/MHz的哈佛結構。而其前代產(chǎn)品ARM7系列處理器則具有嵌入式ICE-RT邏輯,功耗非常低,并提供0.9MI/s/MHz的三級流水線和馮·諾依曼結構。因為本系統(tǒng)主要用于開發(fā)先進的計算機終端、機頂盒、高端打印機等產(chǎn)品,所以需要較快的運算速度,而ARM7主要用于對價位和功耗敏感的消費類產(chǎn)品,并且其運算速度相對較慢,所以本設計系統(tǒng)選擇AR
5、M9系列。在ARM9系列CPU中還有EP9307和EP9315。EP9307與EP9312的功能構造基本相同,只少了1個IDE接口,但多了圖形加速的功能。由于金融稅務類產(chǎn)品大多需要較多的GPIO,而與EP9307相比,EP9312可以很容易地設計出較多的GPIO。EP9315在EP9312擁有的功能上再增加了PCMCIA接口和圖形加速功能,但這并不是金融稅務類產(chǎn)品所必需的功能。綜合考慮之后,本系統(tǒng)選擇了EP9312。2.2 技術指標 經(jīng)過系統(tǒng)調(diào)研并基于產(chǎn)品成本考慮,嵌入式系統(tǒng)的技術指標如下所述: Cirrus Logic公
6、司的EP9312作為主處理器; 32MB Flash使用NOR Flash; 64 MB SDRAM; 顯示格式:西文:24x12點陣,中文:24x24點陣,26行,80列。或者西文:16x8點陣,中文:16x16點陣,26行,80列; 800x600x16bpp、1024x768x16bpp多種TFT顯示模式,支持單掃描或雙掃描; 1個并口; 5個串口; &
7、#160; 2個PS/2端口; 1個1/10/100Mb/s的以太網(wǎng)接口。支持TCP/IP協(xié)議; 1個USBHost和1個USB Slave接口。2.3 系統(tǒng)組成 EP9312已經(jīng)集成了嵌入式系統(tǒng)所需的許多功能,為了使本設計滿足金融稅務類產(chǎn)品的要求,還增加了如下硬件:SuperI/0器件(包含2個UART、1個并口、2個PS/2接口控制器)、網(wǎng)絡PHY接口器件、接口電平轉換器、Flash、SDRAM等。PCB板采用4層板,表層為信號層,其中的電源線路層和地線層深埋在主板的內(nèi)層,不易受到電
8、源雜波的干擾,尤其是高頻電路,可以獲得較好的抗干擾能力。系統(tǒng)的基本結構如圖l所示。3模塊功能描述3.1 CPU EP9312的內(nèi)核是ARM920T,其主頻為200MHz,100 MHz內(nèi)部總線。有16 KB的指令Cache和16 KB的數(shù)據(jù)Cache,內(nèi)部集成了很多功能模塊,其中主要包括:LCD控制器、3個USB Host控制器、3個串口控制器、EthernetMAC、EIDE、AC97接口等。EP9312內(nèi)含MMU,支持TCP/IP協(xié)議,也為開發(fā)各種字符圖形功能提供了快捷的方法。本設計充分利用了這些內(nèi)部集成的功能,減少了外圍元件。3.2 RESET模塊
9、160; 系統(tǒng)的RESET模塊為系統(tǒng)提供啟動及復位信號,是系統(tǒng)運行的開端。 本系統(tǒng)采用MAX708CSA作為復位器件,設計成用戶重啟的按鈕控制。發(fā)出RESET信號送給CPU的RSTOn引腳、Flash模塊、JATG模塊等。另采用一片MAX708CSA作為系統(tǒng)上電的按鈕控制。發(fā)出POR信號送給CPU的PRSTn引腳,如圖2所示。3.3 系統(tǒng)時鐘模塊 系統(tǒng)時鐘模塊的作用是產(chǎn)生20個獨立的時鐘頻率來滿足EP9312不同獨立邏輯部分的要求,所有這些時鐘頻率都來源于外部的一個低頻晶體振蕩器。這樣處理器速率、總
10、線速率、視頻速率就可以不同而且互不影響。 EP9312提供兩個接口接外部晶體振蕩器,其頻率分別為32 kHz(實時時鐘)和14.7456 MHz。 為了獲得足夠高的時鐘頻率,EP9312同時提供兩個PLL,將32 kHz和14.7456MHz頻率提升到足夠高(14.7456 MHz,最大頻率可為400MHz)。3.4 調(diào)試端口(JATG)模塊 EP9312提供了JTAG調(diào)試接口,它有6條測試掃描鏈。這個接口通過5個外部控制信號實現(xiàn)調(diào)試功能: TDO-測
11、試數(shù)據(jù)輸出;TDI-測試數(shù)據(jù)輸入; TMS-測試模式選擇;TCK-測試時鐘;nTRST-測試復位。 由于EP9312集成了這些JTAG信號,因此引出這些信號線在板上擴展出JTAG口,即可與JTAG調(diào)試器進行通信。3.5 存儲器 EP9312內(nèi)含SDRAM控制器,它提供一個高速存儲接口給多種存儲裝置,包括SDRAM,Synchronous Flash和Synchronous ROM等。 CPU中已有SDRAM控制器,因此系統(tǒng)不需外加SDRAM控制器,只要
12、采用合適的SDRAM存儲器,與EP9312的專用SDRAM信號線相連接即可。 本系統(tǒng)采用2片IS4216400B的16位數(shù)據(jù)總線SDRAM器件組合構成了一個32位數(shù)據(jù)總線的16 MB存儲系統(tǒng)。今后如有需要,只需用16 MB器件代替8 MB的器件,即可方便地擴容至32 MBSDRAM的系統(tǒng)。 本系統(tǒng)所用的Flash器件是Intel公司的TE28F320J3D-75。該器件采用56引腳TSOP封裝,32 MB的存儲空間由32個128KB的擦除塊組成。該Flash采用25根地址線和16位數(shù)據(jù)線,可以通過BYTE信號來選擇是8位還
13、是16位方式訪問。本系統(tǒng)采用16位方式訪問,因此該信號線接高電平,同時,AO地址線接地。OE/WE是讀寫信號,由EP9312的讀寫控制線直接控制。系統(tǒng)中將Flash的片選信號CE2、CEl信號接地,CEO由EP9312的兩根片選信號CSO和CS6通過跳線來控制,如圖3所示。 本系統(tǒng)的Flash需要設計成2 MB、4 MB、8 MB均支持的電路,只需要焊接不同容量的器件即可。這樣做可以滿足不同用戶的需求,如:使用CF卡的用戶只要2 MB Flash即可。此時,需要對Flash和SDRAM的型號進行細致的選擇,并對地址總線和數(shù)據(jù)總線進行相應的設計。3.6 PS/
14、2、串口和并口 通過Super-I/O進行擴展,如圖1所示。Super-I/O選擇Winbond公司的W83977ATF。該器件提供兩個串口、一個并口、PS/2鍵盤鼠標接口和23個GPIO,通過EP9312的WAITn延時等待信號來匹配ISA總線與存儲總線的速度問題。連同CPU提供的3個串口控制器,系統(tǒng)總共具有5個串口。3.7 網(wǎng)絡 EP9312內(nèi)部含有一個Ethernet的MAC,只需要一個PHY并通過VT6103L即可實現(xiàn)。3.8 顯示電路 要根據(jù)不同的顯示屏來決定顯示電路設計,本系
15、統(tǒng)設計成共支持五種屏幕,包括TFT、CSTN、DSTN、LVDS、VGA。EP9312輸出的是數(shù)字信號,分別為18位數(shù)據(jù)、場頻、行頻、時鐘、亮度控制幾類信號。對于TFT、CSTN,可以直接與EP9312的內(nèi)置接口相連,但要注意CSTN在初始化彩色查找表時,將R,B色碼互換。接TFT屏要加電平轉換器。對于DSTN來說,本系統(tǒng)選用的屏幕為夏普公司的LMl21VBlT02,該屏為單色屏,上下每時鐘周期4個像素,每個信號對應一個像素點。查閱EP9312的輸出像素轉換表后發(fā)現(xiàn),雙掃描每時鐘周期4個像素的模式并不適用于該屏,所以本系統(tǒng)在設計中選用了雙掃描每時鐘周期8個像素的模式,并從中挑選出合適的信號來驅
16、動該屏,同時也要加電平轉換器。在目前的市場上TFT接口的屏并不是主流,相對來說LVDS接口的屏使用更廣,對LNDS接口的設計,本系統(tǒng)采用DS90C383MTD轉換器來構建。對于彩色CRT要加三個D/A轉換器和電平轉換器,單色CRT只要一個D/A轉換器和電平轉換器,接VGA屏要加專用器件,如ADV7123。顯示電路模塊圖如圖4所示。3.9 電源 EP9312需要4個不同的電源:RVDD(3.3 V)、CVDD(1.8 V)、VDD_PLL(1.8 V)和VDD_ADC(3.3V)。板上其他元件除了3.3 V供電的以外,還有5V供電的,整個系統(tǒng)的輸入電壓為12
17、V,通過變壓器件變成5 V,再通過LTl76ET-3.3轉換器件把+5 V轉變?yōu)?.3 V的系統(tǒng)電壓,通過LT176ET-1.8轉換器件把+3.3V轉變?yōu)?.8V的EP9312內(nèi)核電壓。3.10 GPIO分配 EP9312有16個具有中斷能力的增強型通用I/0,由于金融稅務類嵌入式系統(tǒng)的產(chǎn)品通常不需要IDE接口,因此把IDE接口的I/O設計成GPIO,連同其他一些設計,總共增加了49個可選通用I/O。3.11 Bootloader Bootloader是系統(tǒng)加電啟動運行的第一段軟件代碼。整個系統(tǒng)的加載啟動任務就完全由Boo
18、tloader來完成。簡單地說,Bootloader就是在操作系統(tǒng)內(nèi)核或用戶應用程序運行之前運行的一段小程序。通過這段小程序,可以初始化硬件設備、建立內(nèi)存空間的映射圖,從而將系統(tǒng)的軟硬件環(huán)境帶到一個合適的狀態(tài),以便為最終調(diào)用操作系統(tǒng)內(nèi)核或用戶應用程序準備好正確的環(huán)境。EP9312提供了20種Boot-loader的方式,分別經(jīng)過EECLK、EEDAT、LBOOTI、LBOOTO、ASDO、CSn7:6的跳線組合來選擇。 本系統(tǒng)在調(diào)試和生產(chǎn)時,采用16-bit serial boot的啟動方式。對應的EECLK、EEDAT、LBOOTI、LBOOTO、ASDO、CSn7:6選擇方式分別為:l、1、0、X、0、1。此時,CPU通過片內(nèi)已經(jīng)固化的4 KB程序進行啟動,初始化CPU和串口,并通過串口把用戶程序下載到Flash中。當系統(tǒng)正常工作時,則直接通過Flash啟動。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 8 沏茶問題(說課稿)-2024-2025學年四年級上冊數(shù)學人教版001
- Unit 8 I can do this for you?(說課稿)-2024-2025學年譯林版(三起)(2024)英語三年級上冊
- Review Module Unit 1(說課稿)-2023-2024學年外研版(三起)英語五年級下冊
- 2024-2025學年新教材高中生物 第5章 基因突變及其他變異 微專題六 遺傳變異相關的解題方法說課稿 新人教版必修第二冊
- 2025合同樣例舞臺燈光音響租賃合同范本
- 2024春八年級語文下冊 第1單元 2回延安說課稿 新人教版
- 5草船借箭說課稿-2023-2024學年五年級下冊語文統(tǒng)編版
- Unit1 Making friends(說課稿)-2024-2025學年人教PEP版(2024)英語三年級上冊
- 2024-2025學年高中化學 第一章 物質結構元素周期律 第一節(jié) 元素周期表第3課時說課稿3 新人教版必修2
- 陽光板雨棚施工方案
- 云南省曲靖市羅平縣2024-2025學年高二上學期期末地理試題( 含答案)
- 中國糖尿病防治指南(2024版)要點解讀
- Unit 1 Nice boys and girls【知識精研】-一年級英語下學期(人教PEP版一起)
- 《口腔科學緒論》課件
- 2024年高考數(shù)學(理)試卷(全國甲卷)(空白卷)
- 2024版CSCO胰腺癌診療指南解讀課件
- 《應急管理行政執(zhí)法人員依法履職管理規(guī)定》知識培訓
- 《醫(yī)療機構環(huán)境表面清潔與消毒管理規(guī)范》-華西醫(yī)院案例
- 2024年黑龍江農(nóng)業(yè)工程職業(yè)學院單招職業(yè)適應性測試題庫
- 合同簽訂執(zhí)行風險管控培訓
- DB43-T 3022-2024黃柏栽培技術規(guī)程
評論
0/150
提交評論