數(shù)字電子技術(shù)基礎(chǔ)期末考試試卷及答案_第1頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試試卷及答案_第2頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試試卷及答案_第3頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)期末考試試卷及答案_第4頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、.數(shù)字電子技術(shù)基礎(chǔ)試題(一)一、填空題 :(每空 1 分,共 10 分)1(30.25)10=()2=()16。2 .邏輯函數(shù) L =+A+B+C+D= 1。3 .三態(tài)門輸出的三種狀態(tài)分別為:、和。4 .主從型 JK 觸發(fā)器的特性方程=。5 .用 4 個(gè)觸發(fā)器可以存儲(chǔ)位二進(jìn)制數(shù)。6 .存儲(chǔ)容量為 4K×8位的 RAM存儲(chǔ)器,其地址線為12條、數(shù)據(jù)線為8條。二、選擇題: ( 選擇一個(gè)正確的答案填入括號(hào)內(nèi),每題3 分,共 30 分 )1. 設(shè)下圖中所有觸發(fā)器的初始狀態(tài)皆為 0,找出圖中觸發(fā)器在時(shí)鐘信號(hào)作用下 , 輸出電壓波形恒為 0 的是:( C )圖。2. 下列幾種 TTL 電路中,輸

2、出端可實(shí)現(xiàn)線與功能的電路是( D )。A、或非門B 、與非門C 、異或門D 、OC門3. 對(duì) CMOS與非門電路,其多余輸入端正確的處理方法是(D )。.A、通過大電阻接地( >1.5K) B 、懸空 C、通過小電阻接地( <1K)B、 D 、通過電阻接 V CC4. 圖 2 所示電路為由 555 定時(shí)器構(gòu)成的( A )。A、施密特觸發(fā)器B 、多諧振蕩器C 、單穩(wěn)態(tài)觸發(fā)器D 、T 觸發(fā)器5.請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路(C )。A、計(jì)數(shù)器 B 、寄存器 C、譯碼器 D 、觸發(fā)器6下列幾種 A/D 轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是(A )。A、并行 A/D 轉(zhuǎn)換器 B 、計(jì)數(shù)型 A/

3、D 轉(zhuǎn)換器 C、逐次漸進(jìn)型 A/D 轉(zhuǎn)換器B、 D 、雙積分 A/D 轉(zhuǎn)換器7某電路的輸入波形u I和輸出波形 u O如下圖所示,則該電路為(C)。A、施密特觸發(fā)器B 、反相器 C 、單穩(wěn)態(tài)觸發(fā)器D、JK 觸發(fā)器8要將方波脈沖的周期擴(kuò)展10 倍,可采用( C )。A、10 級(jí)施密特觸發(fā)器 B 、 10 位二進(jìn)制計(jì)數(shù)器 C 、十進(jìn)制計(jì)數(shù)器B、D、10 位 D/A 轉(zhuǎn)換器9、已知邏輯函數(shù)與其相等的函數(shù)為(D)。A、B、C、D、10、一個(gè)數(shù)據(jù)選擇器的地址輸入端有3 個(gè)時(shí),最多可以有( C)個(gè)數(shù)據(jù)信號(hào)輸出。A、4 B、6 C、8 D、16三、邏輯函數(shù)化簡(jiǎn)(每題 5 分,共 10 分)1、用代數(shù)法化簡(jiǎn)為

4、最簡(jiǎn)與或式.Y=A+2、用卡諾圖法化簡(jiǎn)為最簡(jiǎn)或與式Y(jié)=+C+AD,約束條件: AC+ ACD+AB=0四、分析下列電路。(每題 6 分,共 12 分)1、寫出如圖 1 所示電路的真值表及最簡(jiǎn)邏輯表達(dá)式。圖 12、寫出如圖 2 所示電路的最簡(jiǎn)邏輯表達(dá)式。圖 2.五、判斷如圖 3 所示電路的邏輯功能。若已知 u B =-20V,設(shè)二極管為理想二極管,試根據(jù) u A 輸入波形,畫出 u 0 的輸出波形 (8 分)t圖 3六、用如圖 4 所示的 8 選 1 數(shù)據(jù)選擇器 CT74LS151實(shí)現(xiàn)下列函數(shù)。( 8 分)Y(A,B,C,D )=m(1,5,6,7,9,11,12,13,14).圖 4七、用 4

5、 位二進(jìn)制計(jì)數(shù)集成芯片 CT74LS161采用兩種方法實(shí)現(xiàn)模值為 10 的計(jì)數(shù)器,要求畫出接線圖和全狀態(tài)轉(zhuǎn)換圖。( CT74LS161如圖 5 所示,其 LD端為同步置數(shù)端, CR為異步復(fù)位端)。( 10 分)圖 5八、電路如圖 6 所示,試寫出電路的激勵(lì)方程, 狀態(tài)轉(zhuǎn)移方程, 求出 Z 1 、Z 2 、 Z 3 的輸出邏輯表達(dá)式,并畫出在 CP脈沖作用下, Q 0 、 Q 1 、Z 1 、Z 2 、Z3 的輸出波形。(設(shè) Q 0、Q 1 的初態(tài)為 0。) (12 分)數(shù)字電子技術(shù)基礎(chǔ)試題(一)參考答案一、填空題 :1 (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16。2.1。3 .高電平、低電平和高阻態(tài)。.4 .。5.四。6.12 、8二、選擇題:1.C 2.D 3.D 4.A 5.C 6.A 7.C 8.C 9.D 10.C三、邏輯函數(shù)化簡(jiǎn)1、Y=A+B2、用卡諾圖圈 0 的方法可得: Y=(+D)( A+)(+)四、 1 、該電路為三變量判一致電路,當(dāng)三個(gè)變量都相同時(shí)輸出為 1,否則輸出為 0。2、B=1,Y=A,B =0 Y 呈高阻態(tài)。五、 u 0= u A · u B , 輸出波形 u 0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論