




版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、精選文檔數(shù)字電子技術(shù)基礎(chǔ)答案第1章自測(cè)題1.1填空題1. 100011.11 00110101.01110101 11110.01 1E.42. 4 3. 4. 規(guī)律代數(shù) 卡諾圖5. 6.7. 代數(shù)法 卡諾圖 8. 11.2推斷題1. 2. 3. 1.3選擇題1.B 2.C 3.C1.4 1.5A BL0 010 101 001 111.6 1.7 習(xí)題1.1 當(dāng),到有1個(gè)不為0時(shí),就可以被十進(jìn)制8整除1.2 (a) (b) (c) 1.3略1.4 (1) (2) (3) (4) 1.5 1.6 (1) (2) (3) (4) (5) 1.7 1.8(1) (2) (3) (有多個(gè)答案) (4
2、) (5) (6) 1.9 (1) (2) (3) (4) 1.10 (1) (2) (3) (4) 1.11 1.12 (1) (多種答案) (2) (3) (4) (5) (6) (多種答案) (7) (多種答案)(8) (多種答案) (9) 1.13 略第2章自測(cè)題2.1 推斷題1. 2. 3. 4. 5. 6. 7. 8. 9. 102.2 選擇題1A B 2C D 3A 4B 5B 6A B D 7C 8A C D 9A C D 10.B 習(xí)題2.1解:2.2解:(a) 三極管處于放大狀態(tài),。(b) 三極管處于飽和狀態(tài),(c) 三極管處于截止?fàn)顟B(tài),2.3解: ,取。2.4解: 取。2
3、.5解:均為1.4V。2.6解: 2.7解:,可以在此范圍內(nèi)選取某一標(biāo)稱(chēng)阻值,如選或。2.8解:(1):1.4V :0.3V (2) :1.4V :0.3V(3) :0.3V :3.6V2.9解:(1) :3.6V, (2) :1.4V, (3) :0V, (4) :1.4V, 2.10解:(a) (b) (c) (d) 2.11解:2.12 略2.13 略第3章自測(cè)題3.1推斷題1 2. 3. 4. 5. 6. 7. 83.2 選擇題1CD 2B 3C 4D 5ACD 6A 7E 8D 9C 10CD11C 12D 13AB 14A 15AB3.3 填空題1 低2 修改規(guī)律設(shè)計(jì) 接入濾波電容
4、 加選通脈沖習(xí)題3.1 當(dāng)A、B、C三個(gè)變量不全都時(shí),電路輸出為“1”,所以這個(gè)電路,稱(chēng)為“不全都電路”。3.2 該電路是函數(shù)發(fā)生器。3.3 (a)規(guī)律功能:完成異或運(yùn)算的規(guī)律功能。(b)它的功能為:完成二選一數(shù)據(jù)選擇器。3.4 3.5 (1) Y3= Y2= Y1=0 Y0=B(2) Y4= Y3=A Y2=0 Y1= Y0=B3.63.7 (1) (2)3.8 (1)D0=D3=D5=D6=0;D1=D2=D4=D7=1。(2) (3) 3.9:(1)(2) 3.103.11(1)寫(xiě)出最簡(jiǎn)表達(dá)式:(2)寫(xiě)出最小項(xiàng)的表達(dá)式:Y=m3+m5+m6+m7=3.12(1)利用卡諾圖化簡(jiǎn),寫(xiě)出輸出的
5、最簡(jiǎn)表達(dá)式: (2)可用74283表示減法運(yùn)算,Y3Y2Y1Y0=DCBA-0011= DCBA+1100+1。3.13 3.14、3.15圖略3.16該電路完成兩個(gè)3位二進(jìn)制數(shù)是否相同比較功能的電路。3.17 該電路實(shí)現(xiàn)1位十進(jìn)制加法器,數(shù)碼管可以顯示相加結(jié)果。當(dāng)相加的結(jié)果大于1001時(shí),數(shù)碼管不顯示。3.18 該電路是一個(gè)檢測(cè)8421BCD碼并將其進(jìn)行四舍五入的電路。3.19 3.21 得到74151各個(gè)數(shù)據(jù)輸入端的值為:D0=0,D1=ABC=,D2=A+B+C=,D3=,D4=, D5=,D6= AB+AC+BC=,D7=1。3.22 (1) 存在負(fù)向尖峰脈沖。 (2)無(wú)冒險(xiǎn);(3)無(wú)
6、冒險(xiǎn);(4)存在正向尖峰脈沖。(5)存在正向尖峰脈沖。第4章自測(cè)題4.1 推斷題1.2.3.4.5.6. 7.8.9.10.4.2 選擇題1 A 2C 3B 4 B 5 B 6 A 7 B 8 BC 9 C 10 D 11B,C 12C 13 C 14D 15B 16B 17 ABC 18 ABD 19 BCD 4.3 填空題1. RS、D、JK、T、T 2. 基本、同步、主從、邊沿 3. 特性表、狀態(tài)轉(zhuǎn)換圖、特性方程、波形圖 4. 、5. 2、Q=1、Q=0,Q 6. 空翻、邊沿觸發(fā)器7. 0、1 8. 保持 9.主從、邊沿 10. 把握電路11.高 12. 、置0、置1、保持、翻轉(zhuǎn).習(xí)題4
7、.14.24.34.44.54.6(b)4.7略4.84.9解:,4.10解:,4.11解:寫(xiě)出電路的輸出方程 列狀態(tài)轉(zhuǎn)換表如下XZ00000100101111114.12 畫(huà)出此觸發(fā)器的狀態(tài)轉(zhuǎn)換圖。第5章自測(cè)題5.1 選擇題1A,2D,3C,4D,5B,6A,7B,8B,9B,10D,11D,12A,13B,14B,15A,16C5.2 推斷題,5.3 填空題 1 數(shù)碼,移位 2 組合,時(shí)序 3 4個(gè) 4 同步,異步習(xí)題5.1 (1)需要四個(gè)移位脈沖(2)此移位寄存器為右移寄存器(3),完成該操作需要204=800us的時(shí)間。5.2 此電路為能自啟動(dòng)的異步五進(jìn)制計(jì)數(shù)器。5.3 此電路為能自啟
8、動(dòng)同步五進(jìn)制計(jì)數(shù)器。5.4 (1)計(jì)數(shù)器最高位觸發(fā)器的輸出脈沖頻率為(2)需要用10個(gè)觸發(fā)器構(gòu)成。5.5 此電路為一能自啟動(dòng)的同步五進(jìn)制計(jì)數(shù)器。5.6 計(jì)數(shù)器有六個(gè)獨(dú)立狀態(tài),狀態(tài)轉(zhuǎn)換圖如圖P5-6所示。圖P5-65.7可以用下降沿觸發(fā)的JK觸發(fā)器構(gòu)成的一個(gè)三進(jìn)制計(jì)數(shù)器來(lái)實(shí)現(xiàn)。輸出方程和驅(qū)動(dòng)方程為 能自啟動(dòng)。規(guī)律圖略5.8 輸出方程及驅(qū)動(dòng)方程。 , , , 能夠自啟動(dòng)。電路圖略5.9輸出方程,驅(qū)動(dòng)方程 , , ,電路能夠自啟動(dòng)。規(guī)律圖略。5.10 (1)依據(jù)給定的狀態(tài)轉(zhuǎn)換圖畫(huà)出次態(tài)卡諾圖如圖T5-10(a)所示,求出、狀態(tài)方程,選用D觸發(fā)器,即得到驅(qū)動(dòng)方程。(a)圖P5-10(a)、的卡諾圖分別
9、如圖P5-10(b)(c)(d)所示。(b)(c)(d)圖P5-10(b)(c)(d)合并1得到(2)檢查自啟動(dòng)力量將M=0時(shí),=000、111代入狀態(tài)方程,得到=111、000。將M=1時(shí),=000、111代入狀態(tài)方程,得到=111、000。因此電路不能自啟動(dòng)。(3)改圈的卡諾圖即可使電路由不能自啟動(dòng)變?yōu)樽詥?dòng),的卡諾圖如圖T5-10(e)。圖P5-10(e)得到(4)畫(huà)出電路圖電路圖略。5.11 (1)狀態(tài)轉(zhuǎn)換如圖P5-11(a)所示:圖P5-11(a)(2)選下降沿觸發(fā)的JK觸發(fā)器。求出輸出方程和驅(qū)動(dòng)方程圖P5-11(b)(3)檢查自啟動(dòng) 能自啟動(dòng)(4)畫(huà)出規(guī)律圖5.12 (a)八進(jìn)制計(jì)
10、數(shù)器(b)七進(jìn)制計(jì)數(shù)器5.13 CT74290()為三進(jìn)制計(jì)數(shù)器,CT74290()為六進(jìn)制計(jì)數(shù)器,因此電路為3*6=18進(jìn)制計(jì)數(shù)器。5.14 該圖為六進(jìn)制計(jì)數(shù)器。5.15 解法一:;40=10*4 電路如圖P5-15(a)所示。圖P5-15(a)解法二:40=5*8 電路如圖T5-15(b)所示。 圖P5-15(b)5.16解:用CT74290構(gòu)成8421BCD碼的24進(jìn)制計(jì)數(shù)器如圖T5-16所示。 圖P5-165.17 方案一:電路如圖T5-17(a)所示。圖P5-17(a)方案二:電路如圖T5-17(b)所示。圖P5-17(b)5.18 CT74160為帶同步預(yù)置端的十進(jìn)制加法計(jì)數(shù)器,由
11、圖可知,當(dāng)CO=1時(shí),;而T1147為二十進(jìn)制優(yōu)先權(quán)編碼器,當(dāng)時(shí),同時(shí)其余輸入端為1時(shí),此時(shí)CT160為九進(jìn)制計(jì)數(shù)器,其狀態(tài)轉(zhuǎn)換圖如圖P5-18所示. 圖P5-18Z的頻率fz是CP頻率fcp的1/9。用此方法分析可得下表:接低電平的輸入端000100100011010001010110011110001001fzfcp1/91/81/71/61/51/41/31/20fz0.111f00.125f00.143f00.167f00.2f00.25f00.333f00.5f00f05-19 波形圖如圖P5-19所示。圖P5-195.20 CT161()為九進(jìn)制計(jì)數(shù)器,CT74161()為四進(jìn)制計(jì)
12、數(shù)器Z與CP頻率比為1:36 5.21 可接受多種方法構(gòu)成圖P5-21(3) (4). 圖T5-215.22 方案一,接受反饋歸零法,(100)D=(11000100)B,如圖P5-22(a)所示。圖P5-22(a)方案二,接受級(jí)連法100=1010,如圖P5-22(b)圖P5-22(b)5.23 96KHz60=1600=161010其中方案之一如圖P5-23所示。.圖P5-235.24 (1)CT4194清零后,S1S0=01,處于右移工作狀態(tài),為五進(jìn)制計(jì)數(shù)器,圖b為七進(jìn)制計(jì)數(shù)器。(2) T4194構(gòu)成扭環(huán)形計(jì)數(shù)器時(shí),從 、 、取反饋分別構(gòu)成2、4、6、8分頻(即M=2n)。假如將兩個(gè)相鄰
13、觸發(fā)器輸出端加到與非門(mén)輸入端共同作為反饋信號(hào)來(lái)說(shuō),就可使計(jì)數(shù)器的模M由2n變?yōu)?n-1.5-25 (1) 該計(jì)數(shù)器為六進(jìn)制計(jì)數(shù)器。狀態(tài)轉(zhuǎn)換圖如圖P5-25a所示。圖P5-24a(2)由狀態(tài)轉(zhuǎn)換圖可以得到次態(tài)卡諾圖如圖P5-24b。圖P5-25b(3)選用JK觸發(fā)器,由次態(tài)卡諾圖得到電路的狀態(tài)方程和驅(qū)動(dòng)方程。(4)檢查自啟動(dòng)力量將110和111代入電路的狀態(tài)方程得到次態(tài)分別為011和001,因此電路能自啟動(dòng)。(5)依據(jù)驅(qū)動(dòng)方程畫(huà)出電路圖。電路圖略。5-26 X=0時(shí)為 五進(jìn)制計(jì)數(shù)器,X=1時(shí)為六進(jìn)制計(jì)數(shù)器。5.27 連接如圖P5.27。從 到輸出圖P5.275.28 由表P5-28可知,此電路每
14、隔八個(gè)CP脈沖循環(huán)一次,所以應(yīng)設(shè)計(jì)一個(gè)八進(jìn)制計(jì)數(shù)器。用CT74290利用反饋歸零法實(shí)現(xiàn)八進(jìn)制計(jì)數(shù)器 ,然后再對(duì)計(jì)數(shù)器的輸出進(jìn)行譯碼,從而實(shí)現(xiàn)需要的輸出。(1)譯碼真值表如表P5-28b。表P5-28b 00000001001000110100010101100111000100010001111001010100(2)寫(xiě)出規(guī)律函數(shù)表達(dá)式由真值表可得輸出表達(dá)式:A(紅)=B(綠)=C(黃)=(3)化簡(jiǎn)利用約束項(xiàng)并用卡諾圖化簡(jiǎn)得:A(紅)=B(綠)=C(黃)=(4)電路圖略 第6章自測(cè)題6.1推斷題1.,2.,3.,4.,5.,6.,7.,8. 6.2 選擇題1.BC 2.B 3.C 4.A 5.
15、B 6.B 7.B 8.D 9.C 10.D 11.B 12.D6.3填空題 1.TTL、COMS 2.滯后,回差、輸出脈沖寬度 3.多諧振蕩器,施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器 4 石英晶體振蕩器、暫穩(wěn)態(tài)習(xí)題6.1 略6.2 略6.36.46.5 略6.6解:(1)555組成的單穩(wěn)態(tài)觸發(fā)器。(2)uI、uO波形如圖所示。輸出脈沖寬度由下式求得:TW=RCln3=1001033.310-61.1=363(ms)6.7此電路屬于施密特觸發(fā)器形式。正常工作時(shí),光電管導(dǎo)通,施密特觸發(fā)器輸入為高電平,OUT=“0”。一但消滅斷線(xiàn)故障,光電管截止,施密特觸發(fā)器輸入變?yōu)榈碗娖?,OUT=“1”,繼電器使開(kāi)關(guān)閉合,
16、DL報(bào)警。6.8解(1)( 2 )增大 R 3( 3 )電路中電容 C2 起濾波作用,電容 C3 起隔直、通溝通的作用。6.9解:(1)多諧振蕩器(2)當(dāng)細(xì)銅絲不斷時(shí),555 定時(shí)器的RD 置成低電平,使Q 輸出始終為低電平,喇叭不響。當(dāng)細(xì)銅絲拉斷時(shí),555 定時(shí)器的RD 置成高電平,Q輸出方波信號(hào),喇叭發(fā)出報(bào)警聲。6.10解:(1)計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖為:為三進(jìn)制計(jì)數(shù)器。(2)TW=0.7RextCext=0.7501030.0210-6=0.7ms(3)第7章自測(cè)題7.1 推斷題1. 2. 3. 4. 5. 6. 7. 8. 9. 10.7.2 選擇題1.D 2.D 3.C 4.C 5.C
17、6 .A 7.D 8.B 9.A 10.D 11.C 12.A 13ACD 14.B7.3 填空題1. 存儲(chǔ)容量 存取時(shí)間 2電容,臨時(shí)存儲(chǔ)信息,地址譯碼器,讀/寫(xiě)把握,存儲(chǔ)矩陣3掩膜ROM、可編程ROM、可擦除可編程ROM習(xí)題7.1:7.2解:把上述式子轉(zhuǎn)化成最小項(xiàng)的形式:7.3 需用4片RAM芯片,接線(xiàn)圖為:I/O0I/O10241R/W CS A9A0I/O1I/O10241R/W CS A9A0I/O2I/O10241R/W CS A9A0I/O3I/O10241R/W CS A9A0A0R/W A9CS7.47.5圖略第8章自 測(cè) 題8.1 解:可編程規(guī)律器件主要有:PROM、PLA
18、、PAL、GAL、CPLD、FPGA??删幊桃?guī)律器件是可由用戶(hù)編程、配置的一類(lèi)規(guī)律器件的泛稱(chēng)??删幊桃?guī)律器件實(shí)際上是一種將不具有特定規(guī)律功能的基本規(guī)律單元集成的通用大規(guī)模集成電路,用戶(hù)可以依據(jù)需要對(duì)其編程,進(jìn)而實(shí)現(xiàn)所需的規(guī)律功能。8.2 解:PAL相對(duì)于PROM而言,使用更機(jī)敏,且易于完成多種規(guī)律功能,同時(shí)又比PLA工藝簡(jiǎn)潔,易于實(shí)現(xiàn)。它接受雙極型工藝制作,熔絲編程方式,工作速度較高。它由可編程的與規(guī)律陣列、固定的或規(guī)律陣列和輸出電路三部分組成。通過(guò)對(duì)與規(guī)律陣列編程,可以獲得不同形式的組合規(guī)律函數(shù)。另外,在有些型號(hào)的PAL器件中,輸出電路中設(shè)置有觸發(fā)器和從觸發(fā)器輸出到與規(guī)律陣列的反饋線(xiàn),利用這
19、種PAL器件還可以很便利地構(gòu)成各種時(shí)序規(guī)律電路。PAL器件的輸出電路結(jié)構(gòu)有:專(zhuān)用輸出結(jié)構(gòu)、可編程輸入/輸出結(jié)構(gòu)、寄存器輸出結(jié)構(gòu)、異或輸出結(jié)構(gòu)、運(yùn)算選通反饋結(jié)構(gòu)等五種類(lèi)型。8.3 解:PAL接受雙極型工藝制作,熔絲編程方式,工作速度較高。它由可編程的與規(guī)律陣列、固定的或規(guī)律陣列和輸出電路三部分組成。通過(guò)對(duì)與規(guī)律陣列編程,可以獲得不同形式的組合規(guī)律函數(shù)。另外,在有些型號(hào)的PAL器件中,輸出電路中設(shè)置有觸發(fā)器和從觸發(fā)器輸出到與規(guī)律陣列的反饋線(xiàn),利用這種PAL器件還可以很便利地構(gòu)成各種時(shí)序規(guī)律電路。GAL是在PAL的基礎(chǔ)上進(jìn)展起來(lái)的,它繼承了PAL的與-或陣列結(jié)構(gòu),不同的是它接受了電擦除可編程的E2C
20、MOS工藝制作,有電擦寫(xiě)反復(fù)編程的特性。GAL器件具有機(jī)敏的輸出結(jié)構(gòu),它的輸出端設(shè)置了可編程的輸出規(guī)律宏單元(OLMC, Output Logic Macro Cell),通過(guò)編程可以將OLMC設(shè)置成不同的輸出方式,具有很強(qiáng)的通用性。8.4 解:GAL接受了電擦除可編程的E2CMOS工藝制作,有電擦寫(xiě)反復(fù)編程的特性。GAL的輸出規(guī)律宏單元能實(shí)現(xiàn)專(zhuān)用輸入、專(zhuān)用組合、輸出反饋組合、輸出時(shí)序電路組合輸出、寄存器輸出等規(guī)律功能。8.5 解: 結(jié)構(gòu)差異。CPLD大多是基于乘積項(xiàng)(Product-Term)技術(shù)和E2PROM(或Flash)工藝的;FPGA一般是基于查找表(LUT)技術(shù)和SRAM工藝的。
21、延遲可猜測(cè)力量。CPLD的布線(xiàn)結(jié)構(gòu)打算了它的時(shí)序延遲是均勻的和可猜測(cè)的;FPGA的布線(xiàn)結(jié)構(gòu)導(dǎo)致了傳輸延遲是不相等的、不行猜測(cè)的,這會(huì)給設(shè)計(jì)工作帶來(lái)麻煩,也限制了器件的工作速度。 適合場(chǎng)所。雖然CPLD和FPGA的集成度都可達(dá)到數(shù)十萬(wàn)門(mén),但相比較而言,CPLD更適合于完成各類(lèi)算法和組合規(guī)律;而FPGA則更適合于完成時(shí)序較多的規(guī)律電路。換句話(huà)說(shuō),F(xiàn)PGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項(xiàng)豐富的結(jié)構(gòu)。 CPLD比FPGA使用起來(lái)更便利。CPLD的編程接受E2PROM或Flash技術(shù),無(wú)需外部存儲(chǔ)器芯片,使用簡(jiǎn)潔;而FPGA的編程信息需存放在外部存儲(chǔ)器上,使用方法簡(jiǎn)單,且F
22、PGA的編程數(shù)據(jù)存放在EPROM中,讀出并送到FPGA的SRAM中,不利于保密?;赟RAM編程的FPGA在系統(tǒng)斷電時(shí)編程信息會(huì)隨之丟失,因此每次開(kāi)頭工作時(shí)都要重新裝載編程數(shù)據(jù)。 在編程上,F(xiàn)PGA比CPLD具有更大的機(jī)敏性。CPLD通過(guò)修改具有固定內(nèi)連電路的規(guī)律功能來(lái)編程;FPGA主要通過(guò)轉(zhuǎn)變內(nèi)部連線(xiàn)的布線(xiàn)來(lái)編程。FPGA在規(guī)律門(mén)下編程;而CPLD在規(guī)律塊下編程。 一般狀況下,CPLD的功耗要比FPGA的大,且集成度越高越明顯。習(xí) 題8.1 解:可編程規(guī)律器件的進(jìn)展經(jīng)受了以下過(guò)程:PROMPLAPALGALCPLDFPGA。第7章敘述的PROM就是一種PLD器件,PROM之后產(chǎn)生了可編程規(guī)律
23、陣列(PLA, Programmable Logic Array)、可編程陣列規(guī)律(PAL, Programmable Array Logic)、通用陣列規(guī)律(GAL, Generic Array Logic)、簡(jiǎn)單可編程規(guī)律器件(CPLD, Complex Programmable Logic Device)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA, Field Programmable Gate Array)等幾種類(lèi)型。8.2 解:8.3 解:在結(jié)構(gòu)上,它包括宏單元(Macrocell)、規(guī)律陣列塊(LAB, Logic Array Block)、擴(kuò)展乘積項(xiàng)(EPT, Expender Product Term)、可編程連線(xiàn)陣列(PIA, Programmable Interconnect Array)和I/O把握塊(I/O Control Block)等幾部分。宏單元是CPLD的基本結(jié)構(gòu),由它來(lái)實(shí)現(xiàn)基本的規(guī)律功能。每個(gè)LAB中包含16個(gè)宏單元,其中每個(gè)宏單元有一個(gè)可編程的與陣列、一個(gè)固定的或陣列以及一個(gè)可編程的寄存器。各規(guī)律陣列塊LAB之間通過(guò)可編程連線(xiàn)陣列PIA連接進(jìn)行信號(hào)傳遞。I/O把握塊負(fù)責(zé)輸入、輸出的電氣特性
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年拉薩貨運(yùn)從業(yè)資格證考試試題及答案解析
- 保障性合同范本
- 區(qū)域總經(jīng)理合同范本
- 醫(yī)療就業(yè)合同范本
- 包食堂合同范本
- 促銷(xiāo)活動(dòng)場(chǎng)地出租合同范本
- 農(nóng)村電商合同范本
- 利用合同范本
- 前廳接待勞務(wù)合同范本
- 5人合作合同范本
- 高職應(yīng)用語(yǔ)文教程(第二版)教案 3管晏列傳
- 供應(yīng)鏈協(xié)作和合作方案
- 高中教師職業(yè)發(fā)展規(guī)劃及目標(biāo)
- 140m集裝箱船船體說(shuō)明書(shū)
- 找人辦事協(xié)議
- 高等教育學(xué)課件-
- 廚房油水分離器施工方案
- 禽類(lèi)、水產(chǎn)品配送服務(wù)投標(biāo)方案(技術(shù)標(biāo))
- (醫(yī)學(xué)課件)青蛙解剖
- 論述小學(xué)數(shù)學(xué)教學(xué)中的五育融合
- 第3章 環(huán)境感知技術(shù)
評(píng)論
0/150
提交評(píng)論