USB芯片CYC使用_第1頁(yè)
USB芯片CYC使用_第2頁(yè)
USB芯片CYC使用_第3頁(yè)
USB芯片CYC使用_第4頁(yè)
USB芯片CYC使用_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、CY7c68013芯片使用圖一CY7c68013內(nèi)部構(gòu)造CY7c6801刑點(diǎn):支持USB2.Q內(nèi)部包括USB2.0收發(fā)器、串行接口引擎(SIE)以及增強(qiáng)型51內(nèi)核;靈活配置,可“軟配置”RAM,取代了傳統(tǒng)51的RAM和ROM,程序可以通過(guò)以下方式下載:通過(guò)USB口下載;通過(guò)外部E2PROM裝載;外界存儲(chǔ)設(shè)備(僅128引腳支持)模式靈活,可設(shè)置為主從模式,主模式下可對(duì)外部FIFO、存儲(chǔ)器、ATAn接口設(shè)備進(jìn)行高速讀寫(xiě)操作,從模式下外部主控器(例如DSP、MCU)可把GPIF端口當(dāng)作FIFO進(jìn)行高速讀寫(xiě)操作。支持與外設(shè)通過(guò)并行8位或者16位總線傳輸硬件連接方式在SlaveFIFO方式下,外部邏輯與

2、FX2的連接信號(hào)圖如下:圖一從模式下的硬件連接IFCLK:FX2輸出的時(shí)鐘,可做為通訊的同步時(shí)鐘;FLAGA,FLAGB,FLAGC,FLAGD:FX2輸出的FIFO狀態(tài)信息,如滿,空等;SLCSFIFO的片選信號(hào),外部邏輯控制,當(dāng)SLCS輸出高時(shí),不可進(jìn)行數(shù)據(jù)傳輸;SLOE:FIFO輸出使能,外部邏輯控制,當(dāng)SLOE無(wú)效時(shí),數(shù)據(jù)線不輸出有效數(shù)據(jù);SLRD:FIFO讀信號(hào),外部邏輯控制,同步讀時(shí),F(xiàn)IFO指針在SLRD有效時(shí)的每個(gè)IFCLK的上升沿遞增,異步讀時(shí),F(xiàn)IFO讀指針在SLRD效每個(gè)有效一無(wú)效的跳變沿時(shí)遞增;SLWR:FIFO寫(xiě)信號(hào),外部邏輯控制,同步寫(xiě)時(shí),在SLWR有效時(shí)的每個(gè)IF

3、CLK的上升沿時(shí)數(shù)據(jù)被寫(xiě)入,F(xiàn)IFO指針遞增,異步寫(xiě)時(shí),在SLWR效每個(gè)有效一無(wú)效的跳變沿時(shí)數(shù)據(jù)被寫(xiě)入,F(xiàn)IFO寫(xiě)指針遞增;PKTEND:包結(jié)束信號(hào),外部邏輯控制,在正常情況下,外部邏輯向FX2的FIFO中寫(xiě)數(shù),當(dāng)寫(xiě)入FIFO端點(diǎn)的字節(jié)數(shù)等于FX2固件設(shè)定的包大小時(shí),數(shù)據(jù)將自動(dòng)被打成一包進(jìn)行傳輸,但有時(shí)外部邏輯可能需要傳輸一個(gè)字節(jié)數(shù)小于FX2固件設(shè)定的包大小的包,這時(shí),它只需在寫(xiě)入一定數(shù)目的字節(jié)后,聲明此信號(hào),此時(shí)FX2硬件不管外部邏輯寫(xiě)入了多少字節(jié),都自動(dòng)將之打成一包進(jìn)行傳輸;FD15:0:數(shù)據(jù)線;FIFOADR1:0:選擇四個(gè)FIFO端點(diǎn)的地址線,外部邏輯控制。相應(yīng)的讀寫(xiě)時(shí)序:同步Slav

4、eFIFO寫(xiě)同步SlaveFIFO寫(xiě)的標(biāo)準(zhǔn)連接圖如下:IDLE:當(dāng)寫(xiě)事件發(fā)生時(shí),進(jìn)狀態(tài)1;狀態(tài)1:使FIFOADR1:0指向INFIFO,進(jìn)狀態(tài)2;狀態(tài)2:如FIFO滿,在本狀態(tài)等待,否則進(jìn)狀態(tài)3;狀態(tài)3:驅(qū)動(dòng)數(shù)據(jù)到數(shù)據(jù)線上,使SLWR有效,持續(xù)一個(gè)IFCLK周期,進(jìn)狀態(tài)4;狀態(tài)4:如需傳輸更多的數(shù),進(jìn)狀態(tài)2,否則進(jìn)狀態(tài)IDLE。狀態(tài)跳轉(zhuǎn)示意圖如下:幾種情況的時(shí)序圖示意如下(FULL,EMPTY,SLWR,PKTEND均假定低有效):圖示FIFO中本來(lái)沒(méi)有數(shù)據(jù),外部邏輯寫(xiě)入第一個(gè)數(shù)據(jù)時(shí)的情況。圖示假定FX2設(shè)定色大小為512字節(jié),外部邏輯向FIFO端點(diǎn)中寫(xiě)入的數(shù)據(jù)達(dá)512字節(jié)時(shí)的情況。此時(shí)FX

5、2硬件自動(dòng)將已寫(xiě)入的512字節(jié)打成一包準(zhǔn)備進(jìn)行傳輸,這個(gè)動(dòng)作就和在普通傳輸中,F(xiàn)X2固件向FIFO端點(diǎn)中寫(xiě)入512字節(jié)后,把512這個(gè)數(shù)寫(xiě)入EPxBC中一樣,只不過(guò)這個(gè)過(guò)程是由硬件自動(dòng)完成的。在這里可以看出“FX2固件不參與數(shù)據(jù)傳輸過(guò)程”的含義了。外部邏輯只須按上面的時(shí)序圖所示的時(shí)序向FIFO端點(diǎn)中一個(gè)一個(gè)字節(jié)(或字)地寫(xiě)數(shù),寫(xiě)到一定數(shù)量,F(xiàn)X2硬件自動(dòng)將數(shù)據(jù)打包傳輸,這一切均不需固件的參與,由此實(shí)現(xiàn)高速數(shù)據(jù)傳輸。圖示的是FIFO端點(diǎn)被寫(xiě)滿時(shí)的情況。下圖是同步SlaveFIFO寫(xiě)入時(shí)序:邏輯時(shí)序設(shè)計(jì)中,數(shù)據(jù)應(yīng)該在IFCLK上升沿寫(xiě)入。同時(shí)注意SLWRDATA之間的時(shí)序關(guān)系。同步SlaveFIF

6、O讀:同步SlaveFIFO讀的標(biāo)準(zhǔn)連接圖如下:同步SlaveFIFO讀的標(biāo)準(zhǔn)時(shí)序如下:IDLE:當(dāng)讀事件發(fā)生時(shí),進(jìn)狀態(tài)1;狀態(tài)1:使FIFOADR1:0指向OUTFIFO,進(jìn)狀態(tài)2;狀態(tài)2:使SLOE有效,如FIFO空,在本狀態(tài)等待,否則進(jìn)狀態(tài)3;狀態(tài)3:從數(shù)據(jù)線上讀數(shù),使SLRD有效,持續(xù)一個(gè)IFCLK周期,以遞增FIFO讀指針,進(jìn)狀態(tài)4;狀態(tài)4:如需傳輸更多的數(shù),進(jìn)狀態(tài)2,否則進(jìn)狀態(tài)IDLE0狀態(tài)跳轉(zhuǎn)示意圖如下:?jiǎn)蝹€(gè)和突發(fā)讀取時(shí)序:SLAVEFIFO同步讀取序列和時(shí)序圖SlaveFIFO同步事件序列圖從上圖所示,F(xiàn)PGA應(yīng)該在IFCLK上升沿處采集數(shù)據(jù)異步SlaveFIFO寫(xiě):異步Sla

7、veFIFO寫(xiě)的標(biāo)準(zhǔn)連接圖如下:異步SlaveFIFO寫(xiě)的標(biāo)準(zhǔn)時(shí)序如下:IDLE:當(dāng)寫(xiě)事件發(fā)生時(shí),進(jìn)狀態(tài)1;狀態(tài)1:使FIFOADR1:0指向INFIFO,進(jìn)狀態(tài)2;狀態(tài)2:如FIFO滿,在本狀態(tài)等待,否則進(jìn)狀態(tài)3;狀態(tài)3:驅(qū)動(dòng)數(shù)據(jù)到數(shù)據(jù)線上,使SLWR有效,再無(wú)效,以使FIFO寫(xiě)指針遞增,進(jìn)狀態(tài)4;狀態(tài)4:如需傳輸更多的數(shù),進(jìn)狀態(tài)2,否則進(jìn)狀態(tài)IDLE0狀態(tài)跳轉(zhuǎn)示意圖如下:幾種情況的時(shí)序圖示意如下(FULL,EMPTY,SLWR,PKTEND均假定低有效):圖示FIFO中本來(lái)沒(méi)有數(shù)據(jù),外部邏輯寫(xiě)入第一個(gè)數(shù)據(jù)時(shí)的情況。SlaveFIFO異步寫(xiě)時(shí)序數(shù)據(jù)必須在SLWR解除沿前Tsfd出現(xiàn)在總線上,

8、當(dāng)SLWR上升沿時(shí),數(shù)據(jù)將被寫(xiě)進(jìn)FIFO中,同時(shí)更新FIFO的指針異步SlaveFIFO讀:異步SlaveFIFO讀的標(biāo)準(zhǔn)連接圖如下:異步SlaveFIFO讀的標(biāo)準(zhǔn)時(shí)序如下:IDLE:當(dāng)讀事件發(fā)生時(shí),進(jìn)狀態(tài)1;狀態(tài)1:使FIFOADR1:0指向OUTFIFO,進(jìn)狀態(tài)2;狀態(tài)2:如FIFO空,在本狀態(tài)等待,否則進(jìn)狀態(tài)3;狀態(tài)3:使SLOE有效,使SLRD有效,從數(shù)據(jù)線上讀數(shù),再使SLRD無(wú)效,以遞增FIFO讀指針,再使SLOE無(wú)效,進(jìn)狀態(tài)4;狀態(tài)4:如需傳輸更多的數(shù),進(jìn)狀態(tài)2,否則進(jìn)狀態(tài)IDLE0狀態(tài)跳轉(zhuǎn)示意圖如下:幾種情況的時(shí)序圖示意如下(FULL,EMPTY,SLRD,SLOE均假定低有效):圖示正常情況時(shí)的時(shí)序。SlaveFIFO異步讀時(shí)序Data總線在SLRD下降沿時(shí)被觸發(fā)更新,有一定時(shí)間的延遲,所以采用異步讀取的方式,應(yīng)該在SLRD上升沿處采集數(shù)據(jù)同步與異步讀寫(xiě)的引腳差異:同步讀異步讀同步寫(xiě)已止一開(kāi)少與IFCLKIFCLKFI

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論