EDA技術(shù)實(shí)用教程—VerilogHDL版(第四版)-教學(xué)課件-第8章-有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)_第1頁
EDA技術(shù)實(shí)用教程—VerilogHDL版(第四版)-教學(xué)課件-第8章-有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)_第2頁
EDA技術(shù)實(shí)用教程—VerilogHDL版(第四版)-教學(xué)課件-第8章-有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)_第3頁
EDA技術(shù)實(shí)用教程—VerilogHDL版(第四版)-教學(xué)課件-第8章-有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)_第4頁
EDA技術(shù)實(shí)用教程—VerilogHDL版(第四版)-教學(xué)課件-第8章-有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)_第5頁
已閱讀5頁,還剩64頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、在線教務(wù)輔導(dǎo)網(wǎng):在線教務(wù)輔導(dǎo)網(wǎng):http:/教材其余課件及動(dòng)畫素材請查閱在線教務(wù)輔導(dǎo)網(wǎng)教材其余課件及動(dòng)畫素材請查閱在線教務(wù)輔導(dǎo)網(wǎng)QQ:349134187 或者直接輸入下面地址:或者直接輸入下面地址:http:/第第8章章有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)有限狀態(tài)機(jī)設(shè)計(jì)技術(shù) 8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.1 狀態(tài)機(jī)的特點(diǎn)與優(yōu)勢狀態(tài)機(jī)的特點(diǎn)與優(yōu)勢 (1)高效的順序控制模型。)高效的順序控制模型。(2)容易利用現(xiàn)成的)容易利用現(xiàn)成的EDA工具進(jìn)行優(yōu)化設(shè)計(jì)。工具進(jìn)行優(yōu)化設(shè)計(jì)。(3)系統(tǒng)性能穩(wěn)定。)系統(tǒng)性能穩(wěn)定。(4)設(shè)計(jì)實(shí)現(xiàn)效率高。)設(shè)計(jì)實(shí)現(xiàn)效率高。(5)高速性能。)高速性能。(6)

2、高可靠性能。)高可靠性能。8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.2 狀態(tài)機(jī)的一般結(jié)構(gòu)狀態(tài)機(jī)的一般結(jié)構(gòu) 1. 說明部分說明部分 8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.2 狀態(tài)機(jī)的一般結(jié)構(gòu)狀態(tài)機(jī)的一般結(jié)構(gòu) 2. 主控時(shí)序過程主控時(shí)序過程 3. 主控組合過程主控組合過程 8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.2 狀態(tài)機(jī)的一般結(jié)構(gòu)狀態(tài)機(jī)的一般結(jié)構(gòu) 4. 輔助過程輔助過程 接下頁接下頁8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 接上頁接上頁8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.2 狀態(tài)機(jī)的

3、一般結(jié)構(gòu)狀態(tài)機(jī)的一般結(jié)構(gòu) 4. 輔助過程輔助過程 8.1 Verilog狀態(tài)機(jī)的一般形式狀態(tài)機(jī)的一般形式 8.1.3 初始控制與表述初始控制與表述 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 接下頁接下頁8.2 Moore型狀態(tài)機(jī)及其設(shè)

4、計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 接上頁接上頁8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.1 多過程結(jié)構(gòu)型狀態(tài)機(jī)多過程結(jié)構(gòu)型狀態(tài)機(jī) 8.2.2 序列檢測器及其狀態(tài)機(jī)設(shè)計(jì)序列檢測器及其狀態(tài)機(jī)設(shè)計(jì) 8.2 Moore型狀態(tài)機(jī)及其設(shè)計(jì)型狀態(tài)機(jī)及其設(shè)計(jì) 8.2.2 序列檢測器及其狀態(tài)機(jī)設(shè)計(jì)序列檢測器及其狀態(tài)機(jī)設(shè)計(jì) 8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 接下頁接下頁8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 接上頁接上頁8.3 Mealy型狀態(tài)機(jī)

5、設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 接下頁接下頁8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 接上頁接上頁8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 8.3 Mealy型狀態(tài)機(jī)設(shè)計(jì)型狀態(tài)機(jī)設(shè)計(jì) 8.4 SystemVerilog的枚舉類型應(yīng)用的枚舉類型應(yīng)用 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì)

6、8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.5 狀態(tài)機(jī)圖形編輯設(shè)計(jì)狀態(tài)機(jī)圖形編輯設(shè)計(jì) 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.1 直接輸出型編碼直接輸出型編碼 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.1 直接輸出型編碼直接輸出型編碼 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.1 直接輸出型編碼直接輸出型編碼 接下頁接下頁8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.1 直接輸出型編碼直接輸出型編碼 接上頁接上頁8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.1 直接輸出型編碼直接輸出型編碼

7、 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 接下頁接下頁8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 接上頁接上頁8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.3 宏定義命令語句宏定義命令語句 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.4 順序編碼順序編碼 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 8.6.5 一位熱碼編碼一位熱碼編碼 8

8、.6.6 狀態(tài)編碼設(shè)置狀態(tài)編碼設(shè)置 1. 用戶自定義方式用戶自定義方式 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 2. 用屬性定義語句設(shè)置用屬性定義語句設(shè)置 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 2. 用屬性定義語句設(shè)置用屬性定義語句設(shè)置 8.6 不同編碼類型狀態(tài)機(jī)不同編碼類型狀態(tài)機(jī) 3. 直接設(shè)置方法直接設(shè)置方法 8.7 安全狀態(tài)機(jī)設(shè)計(jì)安全狀態(tài)機(jī)設(shè)計(jì) 8.7 安全狀態(tài)機(jī)設(shè)計(jì)安全狀態(tài)機(jī)設(shè)計(jì) 8.7.1 狀態(tài)導(dǎo)引法狀態(tài)導(dǎo)引法 8.7 安全狀態(tài)機(jī)設(shè)計(jì)安全狀態(tài)機(jī)設(shè)計(jì) 8.7.2 狀態(tài)編碼監(jiān)測法狀態(tài)編碼監(jiān)測法 8.7.3 借助借助EDA工具自動(dòng)生成安全狀態(tài)機(jī)工具自動(dòng)生成安全狀態(tài)機(jī) 8.8

9、硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.1 延時(shí)方式去毛刺延時(shí)方式去毛刺 8.8 硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.1 延時(shí)方式去毛刺延時(shí)方式去毛刺 8.8 硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.2 邏輯方式去毛刺邏輯方式去毛刺 8.8 硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.2 邏輯方式去毛刺邏輯方式去毛刺 8.8 硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.3 定時(shí)方式去毛刺定時(shí)方式去毛刺 8.8 硬件數(shù)字技術(shù)排除毛刺硬件數(shù)字技術(shù)排除毛刺 8.8.3 定時(shí)方式去毛刺定時(shí)方式去毛刺 習(xí)習(xí) 題題實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-1 序列檢測器設(shè)計(jì)序

10、列檢測器設(shè)計(jì) 8-2 ADC采樣控制電路設(shè)計(jì)采樣控制電路設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-3 數(shù)據(jù)采集模塊設(shè)計(jì)數(shù)據(jù)采集模塊設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-4 五功能智能邏輯筆設(shè)計(jì)五功能智能邏輯筆設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-5 比較器加比較器加DAC器件實(shí)現(xiàn)器件實(shí)現(xiàn)ADC轉(zhuǎn)換功能電路設(shè)計(jì)轉(zhuǎn)換功能電路設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-6 通用異步收發(fā)器通用異步收發(fā)器UART設(shè)計(jì)設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-6 通用異步收發(fā)器通用異步收發(fā)器UART設(shè)計(jì)設(shè)計(jì) 實(shí)驗(yàn)與設(shè)計(jì)實(shí)驗(yàn)與設(shè)計(jì) 8-7 點(diǎn)陣型與字符型液晶顯示器驅(qū)動(dòng)控制電路設(shè)計(jì)點(diǎn)陣型與字符型液晶顯示器驅(qū)動(dòng)控制電路設(shè)計(jì) 8-8 串行串行ADC/DAC控制電路設(shè)計(jì)控制電路設(shè)計(jì) 8-9 硬

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論