版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、4.1.2全加器全加器4.1.3編碼器編碼器4.1.4譯碼器譯碼器4.1.5數(shù)值比較器數(shù)值比較器4.1.6數(shù)據(jù)選擇器數(shù)據(jù)選擇器4.1.7奇偶產(chǎn)生奇偶產(chǎn)生/校驗電路校驗電路4.1組合邏輯電路分析4.1.1組合邏輯電路分析方法組合邏輯電路分析方法4.1.1組合邏輯電路分析方法分析:分析:根據(jù)給定的邏輯電路圖,歸納出該邏輯電路的邏輯根據(jù)給定的邏輯電路圖,歸納出該邏輯電路的邏輯功能。功能。組合邏輯電路的分析通常采用組合邏輯電路的分析通常采用代數(shù)法代數(shù)法,一般按照以下,一般按照以下步驟步驟進行:進行:(1) 根據(jù)給定組合邏輯電路的邏輯圖,從輸入端開始,逐級根據(jù)給定組合邏輯電路的邏輯圖,從輸入端開始,逐級
2、推導(dǎo)出輸出端的邏輯函數(shù)表達式;推導(dǎo)出輸出端的邏輯函數(shù)表達式;(2) 由輸出函數(shù)表達式,列出它的真值表;由輸出函數(shù)表達式,列出它的真值表;(3) 從邏輯函數(shù)表達式或真值表,概括出給定組合邏輯電路從邏輯函數(shù)表達式或真值表,概括出給定組合邏輯電路的邏輯功能。的邏輯功能。&ABF圖4- -1- -1 異或電路邏輯圖例例4- -1分析圖分析圖4- -1- -1所示的組合邏輯電路。所示的組合邏輯電路。解解第一步:第一步:根據(jù)根據(jù)與非與非門的邏輯關(guān)門的邏輯關(guān)系,寫出各輸出端表達式。系,寫出各輸出端表達式。BABAABBAFABABBBBAABAAAB 011101110000FBA表4- -1- -
3、1 例4- -1真值表第二步:第二步:列真值表。列真值表。第三步:第三步:歸納邏輯功能。歸納邏輯功能。該電路為該電路為異或異或邏輯電路。邏輯電路。4.1.2 全加器&ABCO圖4- -1- -2 1位全加器=1=1FCI位全加器位全加器 ABCIBACIBAABCIBACOCIBACIBACIABCIBACIBACIFABCIBACIBA 根據(jù)根據(jù)F及及CO的表達式,列出真值表。的表達式,列出真值表。按照組合邏輯電路的分析步按照組合邏輯電路的分析步驟,首先寫出各級邏輯門的輸出驟,首先寫出各級邏輯門的輸出表達式:表達式:表4-1-2 全加器真值表111110101101101100010
4、1110100101010000000FCOBACICOCI 圖4-1-3 1位全加器邏輯符號由真值表可見,若由真值表可見,若A、B為為兩個輸入的兩個輸入的1位二進制數(shù),位二進制數(shù),CI為為低位二進制數(shù)相加的進位輸出到低位二進制數(shù)相加的進位輸出到本位的輸入,則本位的輸入,則F為三者之和,為三者之和,CO為三者相加向高位的進位輸為三者相加向高位的進位輸出。出。因此,該電路可完成因此,該電路可完成1位二位二進制數(shù)全加的功能,稱為進制數(shù)全加的功能,稱為全加器全加器。全加器是常用的算術(shù)運算電全加器是常用的算術(shù)運算電路,圖路,圖4- -1- -3為全加器的邏輯符為全加器的邏輯符號。號。串行進位加法器串行
5、進位加法器COCOB3A3CI 圖4- -1- -4 4位逐位進位加法器 由于每一位相加結(jié)果,必須等到低一位的進位產(chǎn)生以由于每一位相加結(jié)果,必須等到低一位的進位產(chǎn)生以后才能建立,因此這種結(jié)構(gòu)也叫做后才能建立,因此這種結(jié)構(gòu)也叫做逐位進位加法器逐位進位加法器。串行進位加法器的特點是串行進位加法器的特點是結(jié)構(gòu)簡單結(jié)構(gòu)簡單,最大缺點是,最大缺點是運算速度運算速度慢慢。為了提高運算速度,必須減小或消除由于進位信號逐位傳。為了提高運算速度,必須減小或消除由于進位信號逐位傳遞所消耗的時間,采用遞所消耗的時間,采用超前進位加法器超前進位加法器。B2A2B1A1B0A0COCI COCI COCI F3F2F1
6、F0在位全加器的基礎(chǔ)上,可以構(gòu)成多位加法電路。在位全加器的基礎(chǔ)上,可以構(gòu)成多位加法電路。超前進位加法器超前進位加法器邏輯圖邏輯圖由位超前進位全加器邏輯電路可知,各位進位信號由位超前進位全加器邏輯電路可知,各位進位信號Y2、Y3、Y4只與兩個加數(shù)有關(guān),只與兩個加數(shù)有關(guān),是并行產(chǎn)生的是并行產(chǎn)生的,都只需要經(jīng)歷一級,都只需要經(jīng)歷一級與非與非門和一級門和一級與或非與或非門的延遲時間。超前進位加法器大大提高門的延遲時間。超前進位加法器大大提高了運算速度。了運算速度。COCI 3 0 Q 3 0 P 3 0 圖4-1-6 4位全加器邏輯符號位超前進位全加器集成位超前進位全加器集成電路有:電路有:CT54
7、283/CT74 283、CT54 S 283/CT74 S 283、CT54 LS 283/ CT74 LS 283、CC4008等。等。4.1.3 編碼器編碼編碼:就是在選定的一系列二進制數(shù)碼中,賦予每個二進:就是在選定的一系列二進制數(shù)碼中,賦予每個二進制數(shù)碼以某一固定含義。能完成編碼功能的電路稱為制數(shù)碼以某一固定含義。能完成編碼功能的電路稱為編碼器編碼器。X/Y圖4- -1- -7 編碼器通用邏輯符號在電子設(shè)備中將字符變換成二進制數(shù),在電子設(shè)備中將字符變換成二進制數(shù),叫做叫做字符編碼字符編碼。用二進制數(shù)碼表示十進制數(shù),叫做用二進制數(shù)碼表示十進制數(shù),叫做二二十進制編碼十進制編碼。能識別輸入
8、(請求編碼)信號的優(yōu)先級別,并進行編碼的能識別輸入(請求編碼)信號的優(yōu)先級別,并進行編碼的邏輯部件稱為邏輯部件稱為優(yōu)先編碼器優(yōu)先編碼器。根據(jù)編碼的概念,編碼器的輸入端子數(shù)根據(jù)編碼的概念,編碼器的輸入端子數(shù)N和輸出端子數(shù)和輸出端子數(shù)n應(yīng)該滿足關(guān)系式:應(yīng)該滿足關(guān)系式:N2n。概念概念優(yōu)先編碼器優(yōu)先編碼器邏輯圖邏輯圖若不考慮附加電路若不考慮附加電路ST、YS、YEX,則電路輸出方程為:,則電路輸出方程為: 12463465670245345671456745672ININININININININININYININININININININYININININININININY 根據(jù)輸出方程列寫真值表。根
9、據(jù)輸出方程列寫真值表。真值表真值表由真值表可見,若由真值表可見,若IN7=0,無論其他輸入端數(shù)據(jù)為,無論其他輸入端數(shù)據(jù)為0或或1,輸,輸出出Y2Y1Y0=000,用二進制的反碼形式表示數(shù),用二進制的反碼形式表示數(shù)“”。這說明。這說明IN7的優(yōu)先級別最高,的優(yōu)先級別最高,IN6次之,依此類推。次之,依此類推。IN0IN1IN2IN3IN4IN5IN6IN7ST0/Z101/Z112/Z123/Z134/Z145/Z156/Z167/Z171011121314151617HPRI/BIN1aENaY0Y1Y22a4aaYEXYS181圖4- -1- -9 8線-3-3線線優(yōu)先編碼器CT54148/
10、CT74148邏輯符號常用中規(guī)模優(yōu)先編碼器常用中規(guī)模優(yōu)先編碼器8線線- -3線優(yōu)先編碼器:線優(yōu)先編碼器:CT54148/CT74148CT54LS148/CT74LS148CC453210線線- -4線優(yōu)先編碼器:線優(yōu)先編碼器:CT54147/CT74147CT54LS147/CT74LS147CC40147鍵控鍵控8421BCD碼編碼器碼編碼器0 1 2 3 4 5 6 7 ENHPRI/BIN低位片低位片STYSY0Y1Y2YEX0 1 2 3 4 5 6 7 ENHPRI/BIN高位片高位片STYSY0Y1Y2YEX&Y0Y1Y2Y3&YEX0 1 2 3 4 5 6 7
11、8 9 101112131415圖4- -1- -10 8線- -3線擴展為線擴展為16線-4-4線線優(yōu)先編碼器編碼器的功能擴展編碼器的功能擴展用兩片用兩片8線線- -3線優(yōu)先編碼器擴展成為線優(yōu)先編碼器擴展成為16線線- -4線優(yōu)先編碼器。線優(yōu)先編碼器。若高位片的輸入中有低電平,則由于對應(yīng)的若高位片的輸入中有低電平,則由于對應(yīng)的YS=1,使得低,使得低位片輸出被封鎖,結(jié)果取決于高位片的輸出。反之則取決于低位片輸出被封鎖,結(jié)果取決于高位片的輸出。反之則取決于低位片的輸出。位片的輸出。4.1.4 譯碼器概念概念:譯碼譯碼是編碼的逆過程,將輸入的每個二進制代碼賦是編碼的逆過程,將輸入的每個二進制代碼
12、賦予的含義予的含義“翻譯翻譯”過來,并給出相應(yīng)的輸出信號。具有譯碼功過來,并給出相應(yīng)的輸出信號。具有譯碼功能的邏輯部件稱為能的邏輯部件稱為譯碼器譯碼器。2線線- -4線譯碼器線譯碼器根據(jù)譯碼的概念,譯碼器的輸出端子數(shù)根據(jù)譯碼的概念,譯碼器的輸出端子數(shù)N和輸入端子數(shù)和輸入端子數(shù)n之之間應(yīng)該滿足關(guān)系式:間應(yīng)該滿足關(guān)系式:N2n。&11111.Y0STY1Y2Y3A0A1圖4- -1- -11 譯碼器邏輯圖STAAYSTAAYSTAAYSTAAY 010011012013寫輸出表達式:寫輸出表達式:演示演示STA1A0Y3Y2Y1Y011111000111000111010101011011
13、0111表4- -1- -4 2線-4線譯碼器真值表BIN/OCTY0STY1Y2Y3A0A112EN0123圖4- -1- -12 2線-4線譯碼器邏輯符號由輸出表達式列真值表。由輸出表達式列真值表。1高電平,高電平,0低電平,低電平,任意,低電平有效。任意,低電平有效。由真值表可見,在選通由真值表可見,在選通端端ST(低電平有效)為(低電平有效)為0時,時,對應(yīng)譯碼地址輸入端對應(yīng)譯碼地址輸入端A1、A0的每一組代碼輸入,都能譯的每一組代碼輸入,都能譯成在對應(yīng)輸出端輸出低電平成在對應(yīng)輸出端輸出低電平0。在譯碼的過程中,任何在譯碼的過程中,任何時刻只有一個輸出端為有效時刻只有一個輸出端為有效電
14、平,且其余輸出端都為相電平,且其余輸出端都為相反的電平。反的電平。3線線- -8線譯碼器線譯碼器BIN/OCTY0STBY1Y2Y3A0A112EN0123圖4- -1- -14 3線-8線譯碼器邏輯符號4567Y4Y5Y6Y7STCSTAA24&STASTB+STCA2A1A0Y0Y1Y2Y3Y4Y5Y6Y71 111111110 1111111110000011111111000110111111100101101111110011111011111010011110111101011111101110110111111011011111111110表4- -1- -6 3線-8線
15、譯碼器真值表的最小項。的最小項。、為輸入變量為輸入變量,)(012CBAAAAmmSTSTSTYiii 選通信號,高電平有效。選通信號,高電平有效。選通信號,低電平有效。選通信號,低電平有效。4線線- -10線譯碼器(二十進制譯碼器)線譯碼器(二十進制譯碼器)BCD/DECY0Y1Y2Y3A0A1120123圖4- -1- -15 4線-10線譯碼器邏輯符號4567Y4Y5Y6Y7A24A3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7Y8Y900000111111111000110111111110010110111111100111110111111010011110111110101111
16、110111101101111110111011111111110111000111111110110011111111110101011111111111011111111111111001111111111110111111111111110111111111111111111111111表4- -1- -7 4線-10線譯碼器真值表A3889Y8Y9無效輸入狀態(tài)。無效輸入狀態(tài)。演示演示譯碼器的功能擴展譯碼器的功能擴展STBIN/OCT12EN圖4- -1- -13 2線-4線譯碼器擴展成3線-8線譯碼器A03210Y4Y5Y6Y7Y0Y1Y2Y3BIN/OCT12EN32101A1A2S
17、T1111111011111111101011111110111011111011100111101111110110111110101011111110001111111000Y0Y1Y2Y3Y4Y5Y6Y7A0A1A2表4- -1- -5 圖4- -1- -13所示電路功能表 注意:注意:新增的輸入端一般作為最高位輸入端,這樣可以使新增的輸入端一般作為最高位輸入端,這樣可以使得輸出端排列有序。得輸出端排列有序。用用2線線-4線譯碼器擴展成線譯碼器擴展成3線線-8線譯碼器。線譯碼器。用用2線線-4線和線和4線線-10線譯碼器擴展成線譯碼器擴展成5線線-32線譯碼器。線譯碼器。DBIN/OCT
18、12 EN圖4- -1- -16 利用BIN/OCT和和BCD/DEC構(gòu)成5線-32線譯碼器0123BCD/DECA10 12 3A0A3A245 67 8 9Y0Y7BCD/DECA10 12 3A0A3A245 67 8 9Y8Y15BCD/DECA10 12 3A0A3A245 67 8 9Y16Y23BCD/DECA10 12 3A0A3A245 67 8 9Y24Y31A1A0A3A2A4片片產(chǎn)生產(chǎn)生4個片選通信號,每次選中一片個片選通信號,每次選中一片4線線-10線譯碼器,線譯碼器,從從8個輸出端中輸出一個有效信號,其余各片輸出均為個輸出端中輸出一個有效信號,其余各片輸出均為1。譯
19、碼器用作數(shù)據(jù)分配器譯碼器用作數(shù)據(jù)分配器DMUX01ENG030123Y0Y1Y2Y3A0A1D圖4- -1- -17 數(shù)據(jù)分配器邏輯符號;則則,若若,則有:,則有:若若DYAAAADYDSTAASTY 001010010 00 根據(jù)譯碼器的輸出表達式有:根據(jù)譯碼器的輸出表達式有:這說明,通過改變地址碼輸入端的二進制代碼,可以將選這說明,通過改變地址碼輸入端的二進制代碼,可以將選通輸入端的數(shù)據(jù)分配到不同的輸出端,從而實現(xiàn)數(shù)據(jù)分配的邏通輸入端的數(shù)據(jù)分配到不同的輸出端,從而實現(xiàn)數(shù)據(jù)分配的邏輯功能。輯功能。若采用若采用CT74S138,從,從STA端輸入數(shù)據(jù)(其它選通輸入端接端輸入數(shù)據(jù)(其它選通輸入端
20、接有效電平),可將數(shù)據(jù)以有效電平),可將數(shù)據(jù)以相反極性相反極性分配到輸出端。分配到輸出端。abcdefgA0A1A2A3BIN/7.SEG&1abcdefgLTBI/RBORBI圖4- -1- -19 七段顯示譯碼器邏輯符號七段顯示譯碼器七段顯示譯碼器圖4- -1- -18 七段字形功能:功能:將輸入的二十進制將輸入的二十進制代碼轉(zhuǎn)換成十進制數(shù)碼對應(yīng)各段代碼轉(zhuǎn)換成十進制數(shù)碼對應(yīng)各段的驅(qū)動信號。的驅(qū)動信號。LT為燈測試輸入,低電平有為燈測試輸入,低電平有效。效。BI/RBO為消隱(熄滅狀態(tài))為消隱(熄滅狀態(tài))輸入和滅零輸出端口,低電平有輸入和滅零輸出端口,低電平有效。效。RBI為滅零輸入
21、,低電平有為滅零輸入,低電平有效,使得顯示器只顯示非零的數(shù)效,使得顯示器只顯示非零的數(shù)據(jù)。據(jù)。將將BI/RBO與與RBI配合使用,可實現(xiàn)多位數(shù)碼顯示的滅零控配合使用,可實現(xiàn)多位數(shù)碼顯示的滅零控制和數(shù)碼的閃爍效果。制和數(shù)碼的閃爍效果。十進制十進制或功能或功能輸入輸入 BIRBO輸出輸出字形字形LT RBI A3A2A1A0YaYbYcYdYeYfYg01100001111111011000110110000 151111110000000消隱消隱 00000000脈沖消脈沖消隱隱10000000000000燈測試燈測試0 11111111表4- -1- -8 七段顯示譯碼器功能表概念概念:能完成
22、比較兩個數(shù)字的大小或是否相等的各種邏輯:能完成比較兩個數(shù)字的大小或是否相等的各種邏輯功能電路統(tǒng)稱為數(shù)值比較器。功能電路統(tǒng)稱為數(shù)值比較器。4.1.5 數(shù)值比較器位數(shù)值比較器位數(shù)值比較器COMP圖4- -1- -22 數(shù)值比較器通用邏輯符號圖4- -1- -23 1位數(shù)值比較器&A&1&BFABFA BFA B&BAABBFBAABBAABBABAFBAABAF BABABA 根據(jù)電路寫表達式:根據(jù)電路寫表達式:根據(jù)表達式列寫數(shù)值比較根據(jù)表達式列寫數(shù)值比較器的真值表:器的真值表:表4-1-9 圖4-1-23所示電路真值表輸輸 入入輸輸 出出ABFABFA=BFAB0
23、0010010011010011010集成位數(shù)值比較器集成位數(shù)值比較器多位數(shù)值比較器是由高位開始比較,逐位進行。對于集成多位數(shù)值比較器是由高位開始比較,逐位進行。對于集成數(shù)值比較器,設(shè)置有級聯(lián)信號輸入端,接收來自低位比較器的數(shù)值比較器,設(shè)置有級聯(lián)信號輸入端,接收來自低位比較器的輸出結(jié)果。若比較器的各位比較結(jié)果都相等,最終結(jié)果取決于輸出結(jié)果。若比較器的各位比較結(jié)果都相等,最終結(jié)果取決于級聯(lián)信號輸入。級聯(lián)信號輸入。圖4- -1- -25 4位數(shù)值比較器邏輯符號COMPA0A1A2ABABAB03PFABFABA3B0B1B203QB3PQPQPQFAB來自低位片的比較結(jié)果。來自低位片的比較結(jié)果。在
24、單獨使用或作為最低位片使用時,為了不影響比較結(jié)果,在單獨使用或作為最低位片使用時,為了不影響比較結(jié)果,低位片級聯(lián)輸入低位片級聯(lián)輸入AB、ABABFAB3 100A3 B2 100A3=B3A2 B1 100A3=B3A2=B2A1 B0100A3=B3A2=B2A1=B1A0 B0010A3=B3A2=B2A1=B1A0=B0100100A3=B3A2=B2A1=B1A0=B0010010A3=B3A2=B2A1=B1A0=B0001001表4- -1- -10 4位數(shù)值比較器真值表FABFABFABCOMP 高位片高位片A4A5A603PA7QPQPQPQ03B4B5B6B7COMP 低位片
25、低位片A0A1A203PA3QPQPQPQ03B0B1B2B31圖4- -1- -26 4位數(shù)值比較器擴展成8位數(shù)值比較器數(shù)值比較器的位數(shù)擴展數(shù)值比較器的位數(shù)擴展(1) 級聯(lián)擴展級聯(lián)擴展由圖可見,低位的比較結(jié)果作為高位的條件。級聯(lián)擴由圖可見,低位的比較結(jié)果作為高位的條件。級聯(lián)擴展法結(jié)構(gòu)簡單,但運算速度低。展法結(jié)構(gòu)簡單,但運算速度低。(2) (2) 并聯(lián)擴展并聯(lián)擴展COMP 003PQPQPQ03COMP 4A3PQPQB3001A2B2A1B1A0B0PQCOMP 103PQPQPQ03COMP 203PQPQPQ03COMP 303PQPQPQ03A0A3B0B3A4A7B4B7A8A11B
26、8B11A12A15B12B15001001001001圖4- -1- -26補 并聯(lián)方式擴展數(shù)值比較器的位數(shù)并聯(lián)擴展采用兩級比較法,各組的比較是并行進行的,因并聯(lián)擴展采用兩級比較法,各組的比較是并行進行的,因此運算速度比級聯(lián)擴展快。此運算速度比級聯(lián)擴展快。功能描述功能描述:選擇多個輸入通道中的任意一路信號傳送到輸:選擇多個輸入通道中的任意一路信號傳送到輸出端,作為輸出信號。出端,作為輸出信號。特點特點:在某一時刻,:在某一時刻,N 個輸入端中個輸入端中只允許有個輸入信號被選擇作為輸出只允許有個輸入信號被選擇作為輸出信號;輸入信號的選擇是通過信號;輸入信號的選擇是通過數(shù)據(jù)選擇數(shù)據(jù)選擇端端(地址
27、端)的二進制代碼來進行的。(地址端)的二進制代碼來進行的。顯然,數(shù)據(jù)選擇端子的數(shù)目顯然,數(shù)據(jù)選擇端子的數(shù)目 n 應(yīng)該滿足應(yīng)該滿足N2n的關(guān)系。的關(guān)系。4.1.6 數(shù)據(jù)選擇器MUX圖4- -1- -27 數(shù)據(jù)選擇器通用邏輯符號回顧與聯(lián)系回顧與聯(lián)系:數(shù)據(jù)選擇器與前面介紹的數(shù)據(jù)分配器相比較,:數(shù)據(jù)選擇器與前面介紹的數(shù)據(jù)分配器相比較,在對數(shù)據(jù)的處理方面具有相反的作用。在對數(shù)據(jù)的處理方面具有相反的作用。雙雙4選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器邏輯圖邏輯圖根據(jù)邏輯圖及傳輸門的工作特點,寫出函數(shù)表達式:根據(jù)邏輯圖及傳輸門的工作特點,寫出函數(shù)表達式:2301220121012001213011201110110011
28、DAADAADAADAAYDAADAADAADAAY 可見,通過可見,通過A1A0的種組合,可以從的種組合,可以從D3D0路輸入數(shù)據(jù)路輸入數(shù)據(jù)中選擇路送到輸出端,從而實現(xiàn)了數(shù)據(jù)選擇的功能。中選擇路送到輸出端,從而實現(xiàn)了數(shù)據(jù)選擇的功能。D23D13110D22D12010D21D11100D20D10000001Y0Y1A0A1ST1(ST2)表4- -1- -11 雙4選1數(shù)據(jù)選擇器真值表8選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器CT54S151/CT74S151MUXSTA0A1A2D0D1D2D3D4D5D6D70201234567G07YW圖4- -1- -30 8選1數(shù)據(jù)選擇器邏輯符號ENSTA2A
29、1A0YW1010000D0D00001D1D10010D2D20011D3D30100D4D40101D5D50110D6D60111D7D7表4- -1- -12 8選1數(shù)據(jù)選擇器真值表的最小項。的最小項。為數(shù)據(jù)選擇端為數(shù)據(jù)選擇端,其中,其中0270AAmDmYiiii CT54S151/CT74S151是互補輸出的是互補輸出的8選選1數(shù)據(jù)選擇器。數(shù)據(jù)選擇器。演示演示MUXA0A1D0D1D2D3010123G030123ENEND4D5D6D7A21Y1數(shù)據(jù)選擇器的功能擴展數(shù)據(jù)選擇器的功能擴展圖4-1-31補 由CT74153雙4選1數(shù)據(jù)選擇器組成8選1數(shù)據(jù)選擇器(1) 雙雙4選選1數(shù)據(jù)
30、選擇器擴展為數(shù)據(jù)選擇器擴展為8選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器合理地利用數(shù)據(jù)選擇器的選通端,可以實現(xiàn)功能擴展。合理地利用數(shù)據(jù)選擇器的選通端,可以實現(xiàn)功能擴展。EN0 1 2 31G03MUXY0Y(2) 8選選1數(shù)據(jù)選擇器擴展為數(shù)據(jù)選擇器擴展為32選選1數(shù)據(jù)選擇器數(shù)據(jù)選擇器EN0 72G07MUXY0A0A1A2A3A4EN0 72G07MUXY0EN0 72G07MUXY0EN0 7D0 D7D8 D15D16 D23D24 D312G07MUXY0圖4-1-31 8選1擴展成32選1的一種結(jié)構(gòu)32選選44 選選 112EN0 1 2 3BIN/OCTA0A1A2A3A4EN0 720G07MUX
31、YD0 D7D8 D15D16 D23D24 D321YEN0 720G07MUXYEN0 720G07MUXYEN0 720G07MUXY圖4-1-31補 8選1擴展成32選1的一種結(jié)構(gòu)4片選片選18 選選 1奇偶校驗奇偶校驗:在信息碼之后,加一位校驗碼位,使碼組中:在信息碼之后,加一位校驗碼位,使碼組中1 1的的碼元個數(shù)為奇數(shù)或偶數(shù)。若有一位由變?yōu)榛蛴勺優(yōu)?,則碼元個數(shù)為奇數(shù)或偶數(shù)。若有一位由變?yōu)榛蛴勺優(yōu)椋瑒t碼組中的碼元數(shù)的奇偶性不符原先約定,因而能檢測出有碼組中的碼元數(shù)的奇偶性不符原先約定,因而能檢測出有一位一位差錯。差錯。有奇偶校驗?zāi)芰澳墚a(chǎn)生校驗奇偶碼的電路稱為有奇偶校驗?zāi)芰澳墚a(chǎn)生校驗奇偶碼的電路稱為奇偶檢驗奇偶檢驗/ /產(chǎn)生電路產(chǎn)生電路。4.1.7奇偶產(chǎn)生/校驗電路2k+12k(a) 奇校驗單元奇校驗單元(b) 偶校驗單元偶校驗單元圖4-1-32 奇偶校驗單元邏輯符號概念概念表4- -1- -13 9位奇偶產(chǎn)生器/校驗器真值表FEVFODG3 (EVEN)G4 (ODD)EVENODDABCDEFGH2k=若輸入中的個數(shù)為偶數(shù),則若輸入中的個數(shù)為偶數(shù),則EVENFODDF ODEV,ODDFEVENF ODEV,若輸入中的個數(shù)為奇數(shù),則若輸入中的個數(shù)為奇數(shù),則4334輸輸 入入輸輸 出出AH中中1的數(shù)目的數(shù)目EVENODDFEVFOD偶數(shù)偶
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年江西現(xiàn)代職業(yè)技術(shù)學(xué)院高職單招職業(yè)技能測試近5年??及鎱⒖碱}庫含答案解析
- 2025年梅河口康美職業(yè)技術(shù)學(xué)院高職單招高職單招英語2016-2024歷年頻考點試題含答案解析
- 2025年昆明衛(wèi)生職業(yè)學(xué)院高職單招語文2018-2024歷年參考題庫頻考點含答案解析
- 2025年注冊城鄉(xiāng)規(guī)劃師《城鄉(xiāng)規(guī)劃原理》真題及答案
- 幼兒園祖國主題活動策劃方案模板五篇
- 零件買賣合同協(xié)議書
- 未來養(yǎng)老行業(yè)面臨的挑戰(zhàn)與機遇
- 全球民用航空運輸市場現(xiàn)狀分析
- 物品運輸合同協(xié)議書
- 建設(shè)工程基本建設(shè)貸款合同
- 2025福建新華發(fā)行(集團)限責(zé)任公司校園招聘30人高頻重點提升(共500題)附帶答案詳解
- 山東鐵投集團招聘筆試沖刺題2025
- 圖像敘事的跨學(xué)科視野-洞察分析
- 2025年中考英語總復(fù)習(xí):閱讀理解練習(xí)題30篇(含答案解析)
- 陜西省英語中考試卷與參考答案(2024年)
- 施工現(xiàn)場揚塵污染治理巡查記錄
- 2024年列車員技能競賽理論考試題庫500題(含答案)
- 《無人機測繪技術(shù)》項目3任務(wù)2無人機正射影像數(shù)據(jù)處理
- 《ISO 55013-2024 資產(chǎn)管理-數(shù)據(jù)資產(chǎn)管理指南》專業(yè)解讀和應(yīng)用指導(dǎo)材料(雷澤佳編制-2024B0)-121-240
- 小兒腹瀉課件
- 北京市通州區(qū)市級名校2025屆高一數(shù)學(xué)第一學(xué)期期末考試試題含解析
評論
0/150
提交評論