華北電力大學(xué)數(shù)字電子鐘設(shè)計EDA電子電工實習(xí)報告_第1頁
華北電力大學(xué)數(shù)字電子鐘設(shè)計EDA電子電工實習(xí)報告_第2頁
華北電力大學(xué)數(shù)字電子鐘設(shè)計EDA電子電工實習(xí)報告_第3頁
華北電力大學(xué)數(shù)字電子鐘設(shè)計EDA電子電工實習(xí)報告_第4頁
華北電力大學(xué)數(shù)字電子鐘設(shè)計EDA電子電工實習(xí)報告_第5頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、華北電力大學(xué)實 驗 報 告 實驗名稱 數(shù)字電子鐘設(shè)計 課程名稱 電工電子實習(xí) 專業(yè)班級: 學(xué)生姓名: 學(xué) 號: 成 績:指導(dǎo)教師: 實驗日期: 實驗?zāi)康模?、掌握多位計數(shù)器相連的設(shè)計方法。2、掌握十進制、六十進制和二十四進制計數(shù)器的設(shè)計方法。3、穩(wěn)固數(shù)碼管的驅(qū)動原理及編程方法。實驗要求:根本要求:具有時、分、秒計數(shù)顯示功能,以二十四小時循環(huán)計時。擴展要求:具有調(diào)整時間的功能以及整點報時功能。采用可編程邏輯器件進展設(shè)計,在微機上進展原理圖或程序的輸入、編譯和軟件仿真,滿足設(shè)計要求后,再進展下載和硬件實驗。如硬件實驗結(jié)果不滿足要求,需要反復(fù)修改設(shè)計,直到滿足要求。實驗原理:簡述74LS163圖1

2、74LS163芯片使能清零脈沖4位二進制輸出 通過分析實驗要求:通過選用74LS163芯片6片,采用同步計數(shù)的方法來設(shè)計相關(guān)計時器同一源輸入脈沖接至CLK,控制ENT使能端實現(xiàn)計數(shù),秒位計時器與分位計時器均為60進制,時位計時器為24進制。1、秒位計時器60進制 秒低位計數(shù)用十進制計數(shù)器74163改裝計數(shù),由脈沖信號觸發(fā)計數(shù),9秒時,秒個位清零;秒高位計數(shù)用六進制計數(shù)器74163改裝計數(shù),9秒時,秒高位芯片ENT輸入高電平,由此觸發(fā)計數(shù),59秒秒低位輸出1001B,秒高位輸出0101B時,秒高位清零,并向分進位。2、分位計時電路設(shè)計60進制分位計時電路與秒針計時電路設(shè)計原理相似。分低位計數(shù)用十

3、進制計數(shù)器74163改裝計數(shù),由脈沖信號觸發(fā)計數(shù),59秒時,分個位清零;分高位計數(shù)用六進制計數(shù)器74163改裝計數(shù),9分時,分高位芯片ENT輸入高電平,由此觸發(fā)計數(shù),59分分低位輸出1001B,分高位輸出0101B時,分高位清零,并向時個位進位。3、時分位計時電路設(shè)計24進制時低位計數(shù)用十或四進制計數(shù)器74163改裝計數(shù),59分59秒時觸發(fā)計數(shù),9時59分59秒時低位輸出為1001B,分高位輸出為0101B,分低位輸出為1001B,秒高位輸出0101B,秒低位輸出1001B,或者23時59分59秒時高位輸出為0010B,時低位輸出為0011B,分高位輸出為0101B,分低位輸出為1001B,秒

4、高位輸出0101B,秒低位輸出1001B時,時低位清零;時高位計數(shù)用三進制計數(shù)器74163改裝計數(shù),9時59分59秒時,時高位芯片ENT輸入高電平,由此觸發(fā)計數(shù),23時59分59秒時,時高位清零。選作局部:電子鐘實現(xiàn)校時、清零和整點報時功能。校時電路 利用與門、或門和非門的根本特性,通過分析實驗要求得出:控制數(shù)字電子鐘分低位與時低位的使能端ENT輸入將使能端的輸入分兩局部,一種是自然輸入,一種是輸入相應(yīng)電平信號手動控制使能信號實現(xiàn)校時。如下列圖6所示:圖5 分校對電路圖6 時校對電路清零電路控制數(shù)字電子鐘各個位的清零端CLRN輸入清零端的輸入分兩局部,一種為自然輸入,一種是輸入相應(yīng)電平信號手動控制清零實現(xiàn)清零。如下列圖7所示圖7中只展示了秒低位的清零,其他接于其后,原理一樣,不做贅述:圖7 清零電路整點報時電路控制驗證當(dāng)數(shù)字電子鐘的輸出為59分50秒時,與一個本電路所用的源輸入脈沖信號,利用與門的特性輸出相應(yīng)的上下電平接通蜂鳴器實現(xiàn)整點報時。實驗結(jié)果電路圖、仿真波形以及說明:電路拓撲圖秒、分均為六十進制,時為二十四進制。時間脈沖仿真波形五、實驗總結(jié)本次實驗根本到達預(yù)期目標。通過本次實驗中綜合運用學(xué)過的數(shù)字電子、可編程邏輯器件等根本知識,培養(yǎng)了我獨立設(shè)計比擬復(fù)雜的數(shù)字邏輯的能力。同時,我熟悉并初步掌握了使用EDA電子設(shè)計自動化工具設(shè)計數(shù)字邏輯的方法,包括設(shè)計輸入、編譯

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論