計數(shù)器教學講解課件_第1頁
計數(shù)器教學講解課件_第2頁
計數(shù)器教學講解課件_第3頁
計數(shù)器教學講解課件_第4頁
計數(shù)器教學講解課件_第5頁
已閱讀5頁,還剩63頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第17、18講

課時授課計劃

課程內容第17、18講課時授課計劃內容:計數(shù)器目的與要求:1.掌握計數(shù)器的概念、分類。2.掌握二進制計數(shù)器的設計思想、電路結構、工作原理、邏輯功能。3.了解十進制計數(shù)器的分析方法、邏輯功能描述。4.掌握計數(shù)器的模數(shù)變換(級聯(lián)法、反饋歸零法、反饋置數(shù)法)。重點與難點:1.計數(shù)器的邏輯功能描述,特別是時序圖。

2.基本概念:計數(shù)器、模、分頻器。3.異步置0和同步置0的區(qū)別

。內容:課堂討論:

1.異步二進制計數(shù)器的設計思想?

2.若考慮延遲時間,異步計數(shù)器的狀態(tài)從1111

→0000的過程?

3.同步置數(shù)時狀態(tài)

SN

出現(xiàn)嗎?

4.實現(xiàn)更大容量計數(shù)器時,計數(shù)器的順序如何?現(xiàn)代教學方法與手段: 大屏幕投影復習(提問): 1.怎樣由JK、D觸發(fā)器實現(xiàn)T′觸發(fā)器?

2.二進制加法的進位規(guī)則?課堂討論:計數(shù)器一、計數(shù)器廣義定義:能在輸入信號作用下依次通過預定狀態(tài)的時序邏輯電路。狹義定義:能計/數(shù)脈沖個數(shù)的時序邏輯電路,被計數(shù)的脈沖稱為“計數(shù)脈沖”?;咎卣鳎?)計數(shù)器中的“數(shù)”是用觸發(fā)器的狀態(tài)組合來表示的,在計數(shù)脈沖作用下使一組觸發(fā)器的狀態(tài)依次轉換成不同的狀態(tài)組合來表示數(shù)的增加或減少,即可達到計數(shù)的目的。2)計數(shù)器在運行時,所經歷的狀態(tài)是周期性的,是在有限個狀態(tài)中循環(huán),通常將一次循環(huán)所包含的狀態(tài)總數(shù)稱為計數(shù)器的“模”(M),如M=6,則稱為6進制計數(shù)器。計數(shù)器一、計數(shù)器二、計數(shù)器的分類1.按計數(shù)進制分二進制計數(shù)器:按二進制數(shù)運算規(guī)律進行計數(shù)的電路。十進制計數(shù)器:按十進制數(shù)運算規(guī)律進行計數(shù)的電路。任意進制計數(shù)器:上述兩種計數(shù)器之外的其它進制計數(shù)器的統(tǒng)稱。如五進制計數(shù)器、六十進制計數(shù)器等。2.按計數(shù)增減分加法計數(shù)器:隨著計數(shù)脈沖的輸入作遞增計數(shù)的電路。減法計數(shù)器:隨著計數(shù)脈沖的輸入作遞減計數(shù)的電路。加/減計數(shù)器:在加/減控制信號作用下,可遞增計數(shù)也可遞減計數(shù)的電路。又稱為可逆計數(shù)器。3.按計數(shù)器中觸發(fā)器翻轉是否同步分異步計數(shù)器:計數(shù)脈沖只加到部分觸發(fā)器的時鐘脈沖輸入端上,而其它觸發(fā)器的觸發(fā)信號則由電路內部提供,發(fā)生翻轉的觸發(fā)器狀態(tài)更新有先有后。同步計數(shù)器:計數(shù)脈沖同時加到所有觸發(fā)器的時鐘脈沖輸入端,使發(fā)生翻轉的觸發(fā)器狀態(tài)同時更新。顯然,同步計數(shù)器的計數(shù)速度要比異步計數(shù)器快得多。二、計數(shù)器的分類1.按計數(shù)進制分計數(shù)結果:二進制數(shù)計數(shù)規(guī)律(規(guī)則):計數(shù)結果按照二進制數(shù)的自然順序轉換,即:

00011011區(qū)別于其他進制的特點:計滿:全1,減空:全0狀態(tài)總數(shù)M=2n(n為位數(shù))二進制計數(shù)器計滿產生進位減空產生借位計數(shù)結果:二進制數(shù)二進制計數(shù)器計滿產生進位減空產生借位二進制計數(shù)器的構成一位二進制計數(shù)器(T’FF)TQCPQCPQ(加)Q(減)進位信號借位信號二進制計數(shù)器的構成一位二進制計數(shù)器(T’FF)TQC多位二進制計數(shù)器每增加一位增加一個FFFF功能?與低位如何連接?實質:控制高位翻轉的方式需要解決多位二進制計數(shù)器每增加一位增加一個FFFF功能?實質:控制方法一高位也用T’FF,當高位加1/減1時,由低位向高位提供一個觸發(fā)邊沿,其他時候不提供觸發(fā)邊沿(異步二進制計數(shù)器)加計數(shù)減計數(shù)方法一高位也用T’FF,當高位加1/減1時,由低位向高位提供思考:如果高位觸發(fā)器采用下降沿觸發(fā),應如何連接?二進制異步計數(shù)器級間連接規(guī)律思考:如果高位觸發(fā)器采用下降沿觸發(fā),應如何連接?二進制異步計方法一的缺點:工作速度低(計滿時,111000,從低位到高位逐位翻轉,所需時間長)產生過渡狀態(tài)(Q2Q1Q0:111110100000)缺點產生的根源:異步 改進:異步同步方法一的缺點:方法二高位用TFF,高位時鐘也用CP,當?shù)臀挥嫈?shù)器計滿或減空時,使高位T=1,其他時候,T=0。加計數(shù)電路如圖TQF1TQF2TQF3CPQ0Q1Q2欲實現(xiàn)減計數(shù),只需將Q端取代加計數(shù)電路中的Q端即可。方法二高位用TFF,高位時鐘也用CP,當?shù)臀挥嫈?shù)器計滿或減空計數(shù)器的時序圖

(以三位二進制加法計數(shù)器為例)分頻:將CP頻率縮小m倍的過程,f=fcp/m,m為分頻系數(shù),這一過程通常稱為對CP作m分頻。 如:Q0對CP作二分頻 Q1對CP作四分頻 Q2對CP作八分頻

回憶實驗1:3-8譯碼器設計時仿真波形之輸入波形計數(shù)器的時序圖

(以三位二進制加法計數(shù)器為例)回憶實驗1:計數(shù)器的狀態(tài)轉換圖以三位二進制加法計數(shù)器為例

Q2Q1Q0

000001010011111110101100標準形式簡化形式計數(shù)器的狀態(tài)轉換圖以三位二進制加法計數(shù)器為例標準形式簡化形式4位集成二進制異步加法計數(shù)器74LS1974位集成二進制異步加法計數(shù)器74LS19774LS197功能表①CR=0時異步清零。②CR=1、CT/LD=0時異步置數(shù)。③CR=CT/LD=1時,異步加法計數(shù)。若將輸入時鐘脈沖CP加在CP0端、把Q0與CP1連接起來,則構成4位二進制即16進制異步加法計數(shù)器。若將CP加在CP1端,則構成3位二進制即8進制計數(shù)器,F(xiàn)F0不工作。如果只將CP加在CP0端,CP1接0或1,則形成1位二進制即二進制計數(shù)器。74LS197功能表①CR=0時異步清零。②CR=1、CT/4位集成二進制同步加法計數(shù)器74LS161/163①CR=0時異步清零。②CR=1、LD=0時同步置數(shù)。③CR=LD=1且CPT=CPP=1時,按照4位自然二進制碼進行同步二進制計數(shù)。④CR=LD=1且CPT·CPP=0時,計數(shù)器狀態(tài)保持不變。74LS163的引腳排列和74LS161相同,不同之處是74LS163采用同步清零方式。4位集成二進制同步加法計數(shù)器74LS161/163①CR=074161(4-BitBinaryUpCounterwithSynchronousLoadandAsynchronousClear)74161(4-BitBinaryUpCounter74163(4-BitBinaryUpCounterwithSynchronousLoadandSynchronousClear)74163(4-BitBinaryUpCounter4位集成二進制同步可逆計數(shù)器74LS191U/D是加減計數(shù)控制端;CT是使能端;LD是異步置數(shù)控制端;D0~D3是并行數(shù)據輸入端;Q0~Q3是計數(shù)器狀態(tài)輸出端;CO/BO是進位借位信號輸出端;RC是多個芯片級聯(lián)時級間串行計數(shù)使能端,CT=0,CO/BO=1時,RC=CP,由RC端產生的輸出進位脈沖的波形與輸入計數(shù)脈沖的波形相同。4位集成二進制同步可逆計數(shù)器74LS191U/D是加減計數(shù)控4位集成二進制同步可逆計數(shù)器74LS193CR是異步清零端,高電平有效;LD是異步置數(shù)端,低電平有效;CPU是加法計數(shù)脈沖輸入端;CPD是減法計數(shù)脈沖輸入端;D0~D3是并行數(shù)據輸入端;Q0~Q3是計數(shù)器狀態(tài)輸出端;CO是進位脈沖輸出端;BO是借位脈沖輸出端;多個74LS193級聯(lián)時,只要把低位的CO端、BO端分別與高位的CPU、CPD連接起來,各個芯片的CR端連接在一起,LD端連接在一起,就可以了。4位集成二進制同步可逆計數(shù)器74LS193CR是異步清零端,計數(shù)規(guī)律:計數(shù)結果按照十進制數(shù)(經過編碼的十進制數(shù))的自然順序轉換。

加/減:012…9計滿十進制計數(shù)器進位借位減空計數(shù)規(guī)律:計數(shù)結果按照十進制數(shù)(經過編碼的十進制數(shù))的自然順選用4個CP下降沿觸發(fā)的JK觸發(fā)器,分別用FF0、FF1、FF2、FF3表示。狀態(tài)圖輸出方程:設計任務:十進制同步加法計數(shù)器選用4個CP下降沿觸發(fā)的JK觸發(fā)器,分別用FF0、FF1、F狀態(tài)方程狀態(tài)方程電路圖比較得驅動方程將無效狀態(tài)1010~1111分別代入狀態(tài)方程進行計算,可以驗證在CP脈沖作用下都能回到有效狀態(tài),電路能夠自啟動。電路圖比較得驅動方程將無效狀態(tài)1010~1111分別代入狀態(tài)計數(shù)器的有效狀態(tài)、無效狀態(tài)、自啟動有效狀態(tài):計數(shù)循環(huán)中使用的狀態(tài)無效狀態(tài):計數(shù)循環(huán)中未使用的狀態(tài)有效循環(huán):有效狀態(tài)的循環(huán)無效循環(huán):無效狀態(tài)的循環(huán)自啟動:計數(shù)器進入無效狀態(tài)后,在CP作用下能自動返回有效循環(huán)的能力。(只要無效狀態(tài)不構成循環(huán),則必能自啟動)計數(shù)器的有效狀態(tài)、無效狀態(tài)、自啟動有效狀態(tài):計數(shù)循環(huán)中使用的集成十進制異步計數(shù)器74LS90集成十進制異步計數(shù)器74LS90集成十進制同步加法計數(shù)器74LS160主要功能與74LS161基本相同,只是實現(xiàn)十進制計數(shù)。功能表和進位信號如下。CO=CTTQ3Q0=Q3Q0集成十進制同步加法計數(shù)器74LS160主要功能與74LS162)集成十進制同步加/減計數(shù)器74LS19074190是單時鐘集成十進制同步可逆計數(shù)器,其引腳排列圖和邏輯功能示意圖與74191相同。為異步置數(shù)控制端為計數(shù)控制端D0~D3為并行數(shù)據輸入端Q0~Q3為輸出端為加/減計數(shù)方式控制端CO/BO為進位/借位輸出端為行波時鐘輸出端(1)異步置數(shù)當=0時,與CP無關,立即置數(shù)。即D3D2D1D0=d3d2d1d0(2)計數(shù)功能:=0、=1當=0時,對應CP脈沖上升沿,十進制加法計數(shù)。當=1時,對應CP脈沖上升沿,十進制減法計數(shù)。(3)保持功能:當時,計數(shù)器保持原來的狀態(tài)不變。2)集成十進制同步加/減計數(shù)器74LS19074190是單時十進制同步可逆計數(shù)器集成十進制同步計數(shù)器集成十進制同步加法計數(shù)器74160、74162的引腳排列圖、邏輯功能示意圖與74161、74163相同,不同的是,74160和74162是十進制同步加法計數(shù)器,而74161和74163是4位二進制(16進制)同步加法計數(shù)器。此外,74160和74162的區(qū)別是,74160采用的是異步清零方式,而74162采用的是同步清零方式。74190是單時鐘集成十進制同步可逆計數(shù)器,其引腳排列圖和邏輯功能示意圖與74191相同。74192是雙時鐘集成十進制同步可逆計數(shù)器,其引腳排列圖和邏輯功能示意圖與74193相同。把前面介紹的十進制加法計數(shù)器和十進制減法計數(shù)器用與或門組合起來,并用U/D作為加減控制信號,即可獲得十進制同步可逆計數(shù)器。十進制同步可逆計數(shù)器集成十進制同步計數(shù)器集成十進制同步加法計N進制(任意進制)計數(shù)器計數(shù)規(guī)律:計數(shù)結果按N進制數(shù)的自然順序轉換。

加/減:012…N-2N-1集成產品不可能制造出任意進制計數(shù)器,這就需要使用現(xiàn)有的其他進制計數(shù)器構成N進制(任意進制)計數(shù)器計滿借位減空進位N進制(任意進制)計數(shù)器計數(shù)規(guī)律:計數(shù)結果按N進制數(shù)的自然順1、用若干小進制計數(shù)器構成大進制計數(shù)器

串接N=N1*N2串接方式:按異步方式連接

N1計CP脈沖個數(shù),N2計N1的進位C的脈沖個數(shù)按同步方式連接

N1N2進位加1借位減1N1N2CTTCTPCCPCTT,CTP為計數(shù)控制端,參見74LS160功能表1、用若干小進制計數(shù)器構成大進制計數(shù)器用74161實現(xiàn)16x16256用74161實現(xiàn)16x16256第118講計數(shù)器-課件第118講計數(shù)器-課件2、用大進制計數(shù)器構成小進制計數(shù)器大進制N小進制M N個狀態(tài)只用M個狀態(tài),且M個狀態(tài)構成循環(huán)。如何構成循環(huán)? 設法讓N進制計數(shù)器在順序計數(shù)過程中跳越N-M個狀態(tài),從而獲得M進制計數(shù)器。實現(xiàn)狀態(tài)跳越有兩種方法:復位法(由于是靠狀態(tài)反饋產生復位控制信號,又稱反饋復位法、反饋歸零法)置位法(由于是靠狀態(tài)反饋產生置數(shù)控制信號,又稱反饋置數(shù)法)2、用大進制計數(shù)器構成小進制計數(shù)器大進制N小進制M異步復位法原理設原有的計數(shù)器為N進制,當它從起始狀態(tài)S0開始計數(shù)并接收了M個脈沖以后,電路進入SM狀態(tài)。如果這時利用SM狀態(tài)產生一個異步復位信號將計數(shù)器置成S0狀態(tài),這樣就可以跳越(N-M)個狀態(tài)而得到M進制計數(shù)(分頻)器了。S0S1S2S3SM-1SMSN-2SN-1異步復位說明:1、SM為暫態(tài),一旦復位信號產生,SM就會被S0取代。2、適用于進行模數(shù)變換的計數(shù)器具有異步復位端(不依賴時鐘CP)。異步復位法原理設原有的計數(shù)器為N進制,當它從起始狀態(tài)S0開始用74161實現(xiàn)1612(異步清零)用74161實現(xiàn)1612(異步清零)第118講計數(shù)器-課件第118講計數(shù)器-課件同步復位法原理設原有的計數(shù)器為N進制,當它從起始狀態(tài)S0開始計數(shù)并接收了M-1個脈沖以后,電路進入SM-1狀態(tài)。如果這時利用SM-1狀態(tài)產生一個同步復位信號,當下一個CP脈沖到來時,計數(shù)器將置成S0狀態(tài),這樣就可以跳越(N-M)個狀態(tài)而得到M進制計數(shù)(分頻)器了。S0S1S2S3SM-1SMSN-2SN-1同步復位說明:1、SM-1為穩(wěn)態(tài),即使復位信號產生,也要等到下一個CP脈沖到來以后,SM-1才會被S0取代。2、適用于進行模數(shù)變換的計數(shù)器具有同步復位端(依賴時鐘信號)。同步復位法原理設原有的計數(shù)器為N進制,當它從起始狀態(tài)S0開始用74163實現(xiàn)1612用74163實現(xiàn)1612第118講計數(shù)器-課件第118講計數(shù)器-課件異步置位法原理置位法是利用給計數(shù)器重復置入某個數(shù)值的方法跳越(N-M)個狀態(tài)而得到M進制計數(shù)(分頻)器的。置數(shù)操作可以在S0狀態(tài)進行,也可以在其他狀態(tài)進行。說明:1、S0為暫態(tài),一旦置位信號產生,S0就會被SN-M取代。2、適用于進行模數(shù)變換的計數(shù)器具有異步置數(shù)端(不依賴時鐘信號)。S0S1SN-MSiSN-2SN-1異步置位異步置位法原理置位法是利用給計數(shù)器重復置入某個數(shù)值的方法跳越用74191實現(xiàn)1612(用加計數(shù),計數(shù)循環(huán)使用3~14)用74191實現(xiàn)1612連線圖連線圖仿真結果仿真結果同步置位法原理置位法是利用給計數(shù)器重復置入某個數(shù)值的方法跳越(N-M)個狀態(tài)而得到M進制計數(shù)(分頻)器的。置數(shù)操作可以在SN-1狀態(tài)進行,也可以在其他狀態(tài)進行。說明:1、SN-1為穩(wěn)態(tài),即使置位信號產生,也要等到下一個CP到來以后SN-1才會被SN-M取代。2、適用于進行模數(shù)變換的計數(shù)器具有同步置數(shù)端(依賴時鐘信號)。S0S1SN-MSiSN-2SN-1同步置位同步置位法原理置位法是利用給計數(shù)器重復置入某個數(shù)值的方法跳越用74161實現(xiàn)1612(同步置數(shù))用74161實現(xiàn)1612(同步置數(shù))第118講計數(shù)器-課件第118講計數(shù)器-課件在前面介紹的集成計數(shù)器中,清零、置數(shù)均采用同步方式的有74LS163;均采用異步方式的有74LS193、74LS197、74LS192;清零采用異步方式、置數(shù)采用同步方式的有74LS161、74LS160;有的只具有異步清零功能,如CC4520、74LS190、74LS191;74LS90則具有異步清零和異步置9功能。在前面介紹的集成計數(shù)器中,清零、置數(shù)均采用同步方式的第118講計數(shù)器-課件反饋置數(shù)法獲得N進制計數(shù)器的步驟A)寫出計數(shù)器狀態(tài)的二進制代碼。利用異步置數(shù)輸入端獲得N進制計數(shù)器時,寫出SN對應的二進制代碼。利用同步置數(shù)輸入端獲得N進制計數(shù)器時,寫出SN-1對應的二進制代碼。B)寫出反饋歸零函數(shù)。根據SN或SN-1寫出置數(shù)端的邏輯表達式。C)畫連線圖。主要根據反饋置數(shù)函數(shù)畫連線圖。反饋置數(shù)法獲得N進制計數(shù)器的步驟A)寫出計數(shù)器狀態(tài)的二進制例1用74LS163來構成一個十二進制計數(shù)器。(1)寫出狀態(tài)SN-1的二進制代碼。(3)畫連線圖。SN-1=S12-1=S11=1011(2)求歸零邏輯。D0~D3可隨意處理D0~D3必須都接0例1用74LS163來構成一個十二進制計數(shù)器。(3)畫連例2用74LS197來構成一個十二進制計數(shù)器。(1)寫出狀態(tài)SN的二進制代碼。(3)畫連線圖。SN=S12=1100(2)求歸零邏輯。D0~D3可隨意處理D0~D3必須都接0例2用74LS197來構成一個十二進制計數(shù)器。(3)畫例3用74LS161來構成一個十二進制計數(shù)器。SN=S12=1100D0~D3可隨意處理D0~D3必須都接0SN-1=S11=1011例3用74LS161來構成一個十二進制計數(shù)器。SN=S例4用74LS161構成10進制計數(shù)器解:用同步置數(shù)控制端實現(xiàn)。1)若從0000開始計數(shù)。則D3D2D1D0=0000。(1)寫出SN-1的二進制代碼:

SN-1=S10-1=S9=1001(2)寫出反饋歸零(置數(shù))函數(shù)。由于計數(shù)器從0開始計數(shù),因此反饋歸零函數(shù)為:(3)畫連線圖。例4用74LS161構成10進制計數(shù)器解:用同步置數(shù)控制端例5用74LS160實現(xiàn)7進制計數(shù)器解:用同步置數(shù)控制端歸零。(思考:若用異步清零端歸零如何實現(xiàn)?)(1)寫出S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論