Altium Designer課程學(xué)習(xí)總結(jié)_第1頁(yè)
Altium Designer課程學(xué)習(xí)總結(jié)_第2頁(yè)
Altium Designer課程學(xué)習(xí)總結(jié)_第3頁(yè)
Altium Designer課程學(xué)習(xí)總結(jié)_第4頁(yè)
Altium Designer課程學(xué)習(xí)總結(jié)_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

PAGEPAGE5ProtelA-ltiumDesignerProtelprotel軟件在電路板設(shè)計(jì)方面給用戶帶來(lái)了許多的方便之處,還需要較好的英語(yǔ)基礎(chǔ)!AltiumDesigner多工程3FPGAAltiumDesigner進(jìn)行操作。工程設(shè)計(jì)的所有文檔必須保存在版本控制系統(tǒng)中。AltiumDesignerPCB異。繪制原理圖AltiumDesigner元件庫(kù)Altium60000庫(kù)鏈接到外部元件控制系統(tǒng)中,使設(shè)計(jì)者能夠準(zhǔn)確、直接地監(jiān)督元件庫(kù)的更新和設(shè)計(jì)文檔的改變。網(wǎng)絡(luò)連線AltiumDesigner法來(lái)連接元器件。還提供了用于定位和連接的網(wǎng)格等,可以幫助用戶快速放置元器件和連接好原理圖。AltiumDesignerFPGAAltiumDesigner的PCBPCBIO期再解決這個(gè)問(wèn)題。驗(yàn)證設(shè)計(jì)AltiumDesigner以根據(jù)需要進(jìn)行參數(shù)設(shè)置。以使設(shè)計(jì)者知道之前的錯(cuò)誤是否已經(jīng)修正以及是否有新的錯(cuò)誤出現(xiàn)。PCB準(zhǔn)備完成原理圖設(shè)計(jì)之后,需要對(duì)電路板布局。在用戶創(chuàng)建一個(gè)空白PCBPCB出來(lái)。把設(shè)計(jì)導(dǎo)入到PCB編輯器PCBFrom-To元件布局。設(shè)計(jì)規(guī)則DRC,AltiumDesigner也會(huì)根據(jù)用戶制定的規(guī)則來(lái)決定如何走線。設(shè)計(jì)的過(guò)程總是在原理圖和之間反復(fù)進(jìn)行,并且設(shè)計(jì)規(guī)則在這個(gè)過(guò)程中不斷地增加。布局意的地方。一般來(lái)說(shuō)應(yīng)該有以下一些原則:(一)放置順序IC等。最后放置小器件。(一)放置順序IC等。最后放置小器件。(二)注意散熱元件布局還要特別注意散熱問(wèn)題。對(duì)于大功率電路,應(yīng)該將那些發(fā)熱元件如功率管、變壓器等盡量靠邊分散布局放置,便于熱量散發(fā),不要集中在一個(gè)地方,也不要高電容太近以免使電解液過(guò)早老化。FPGAFPGAI/OFPGA線變的方便。布線布線一般有手工布線和自動(dòng)布線。布線的規(guī)則如下:(一)線長(zhǎng)以減少寄生電容。(二)線寬銅膜線的寬度應(yīng)以能滿足電氣特性要求而又便于生產(chǎn)為準(zhǔn)則,它的最小0.2mm0.3mm的線寬,允許流過(guò)2A的電流。例如地線和電源線最好選用大于1mm的線寬。在集成電路座焊盤之間走兩根線時(shí),焊盤直徑為,線寬和線間距都是焊盤之間走一根線時(shí),焊盤直徑為,線寬和線間距都為。注意公制和英制之間的轉(zhuǎn)換,100mil=2.54mm。(三)線間距相鄰銅膜線之間的間距應(yīng)該滿足電氣安全要求,同時(shí)為了便于生產(chǎn),間距應(yīng)該越寬越好。最小間距至少能夠承受所加電壓的峰值。在布線密度低的情況下,間距應(yīng)該盡可能的大。(四)屏蔽與接地可以起到更好的屏蔽作用效果。CAM 輸出當(dāng)布局通過(guò)設(shè)計(jì)規(guī)則的驗(yàn)證后就可以創(chuàng)建用于加工和裝配電路板的文檔了。所有的CAM 輸出都保存在用戶的硬盤上,這樣用戶就可以通過(guò)電子郵把這些文檔發(fā)送給電路板加工商。開(kāi)發(fā)嵌入式軟件Altium

嵌入式設(shè)計(jì)部分,增強(qiáng)了JTAG器件的實(shí)時(shí)顯示功能,增強(qiáng)型基于FPGA的邏輯分析儀可以支持32位或64位的信號(hào)輸入除了現(xiàn)有的多種處理器內(nèi)核外,還增強(qiáng)了對(duì)更多的32位微處理器的支持,可以使嵌入式軟件設(shè)計(jì)在軟處理器,F(xiàn)PGA內(nèi)部嵌入的硬處理器,分立處理器之間無(wú)縫的遷移。使用了Wishbone開(kāi)放總線連接器允許在FPGA上實(shí)現(xiàn)的邏輯模塊可以透明的連接到各種處理器上。AltiumDesigner.持XilinxTSK3000 等32位軟處理器,PowerPC405硬核,并且支持 AMCC405 和SharpBlueStreak系列分立的處理器。對(duì)每一種處理器都提供完備的開(kāi)發(fā)調(diào)試工具??偨Y(jié)AltiumDesigner同時(shí),AltiumDesigner不僅提供了設(shè)計(jì)輸入的環(huán)境,還提供了配套的FPGA開(kāi)發(fā)板,是一個(gè)完整的開(kāi)發(fā)環(huán)境。AltiumDesigner6.0是兩年之內(nèi)的第六次量新功能和改進(jìn),改善了對(duì)復(fù)雜多層板卡的管理和導(dǎo)航,可將器件放置在板的正反兩面,處理高密度封裝技術(shù),如高密度引腳數(shù)量的球型網(wǎng)格陣列(BGAs)。AltiumDesigner6.0中的BoardInsight 系統(tǒng)把設(shè)計(jì)師的鼠標(biāo)變成交互式的數(shù)據(jù)挖掘工具。BoardInsight集成了警示顯示功能,可毫不費(fèi)力地瀏覽和編輯設(shè)計(jì)中疊放的對(duì)象工程師可以專注于其目前的編輯任務(wù)可以完全進(jìn)入目標(biāo)區(qū)域內(nèi)的任何其他對(duì)象這增加

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論