虛擬儀器技術(shù)的雷達信號模擬器設(shè)計_第1頁
虛擬儀器技術(shù)的雷達信號模擬器設(shè)計_第2頁
虛擬儀器技術(shù)的雷達信號模擬器設(shè)計_第3頁
虛擬儀器技術(shù)的雷達信號模擬器設(shè)計_第4頁
虛擬儀器技術(shù)的雷達信號模擬器設(shè)計_第5頁
已閱讀5頁,還剩1頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

【W(wǎng)ord版本下載可任意編輯】虛擬儀器技術(shù)的雷達信號模擬器設(shè)計為了解決采用DSP技術(shù)的雷達模擬器的硬件外圍電路設(shè)計復(fù)雜、人機交互界面設(shè)計繁瑣的問題,利用FPGA芯片控制能力強,設(shè)計靈活以及LabVIEW語言易于實現(xiàn)人機交互界面設(shè)計等優(yōu)點,采用計算機結(jié)合NI公司的PCI-564OR數(shù)據(jù)收發(fā)中頻卡,設(shè)計了雷達回波模擬器。利月Matlab仿真出線性調(diào)頻、雜波、干擾等信號數(shù)據(jù)后,通過PCI總線把它們寫入板卡的FPGA中,由FPGA控制時序,經(jīng)D/A轉(zhuǎn)換后將數(shù)據(jù)送出,從而實現(xiàn)雷達回波信號的模擬。實驗結(jié)果說明,該模擬器具有良好的通用性和度,并且構(gòu)造簡單,使用靈活。該設(shè)計形式對于今后雷達信號模擬器模塊化設(shè)計具有借鑒意義。

引言

現(xiàn)如今,為雷達檢測提供回波模擬信號的雷達回波模擬器層出不窮,而絕大多數(shù)模擬器采用微型計計算機+數(shù)字信號處理器件(DSP)+數(shù)模轉(zhuǎn)換(D/A)的方式。這種方法存在兩個缺點,一是由于DSP的控制力不強,且其外圍的電路設(shè)計比較復(fù)雜;二是這種設(shè)計在軟件實現(xiàn)上是以C語言為主,而用C語言編輯人機交互界面,費時費力。然而倘若采用微型計算機+可編程邏輯器件(FPGA)+數(shù)模轉(zhuǎn)換(DA),則可防止上述問題,因此通過計算機配合NI公司的PCl-5640R數(shù)據(jù)收發(fā)中頻卡產(chǎn)生雷達中頻回渡信號,在這一設(shè)計中板卡所帶的FPGA芯片,具有很強的控制能力,設(shè)計較靈活;同時,該板卡可以用LabVIEW編程實現(xiàn)功能,這種圖形化語言易學(xué)易用,而且有豐富的圖形件,易于實現(xiàn)人機交互界面設(shè)計,可以很好地解決上面兩個難題。

1系統(tǒng)設(shè)計

該模擬器主要曲計算機和PCI-564OR數(shù)據(jù)收發(fā)中頻卡組成,其組成框圖如圖1所示。

圖1系統(tǒng)組戚框圖

計算機負責(zé)通過LabVIEW等語言,對板卡的FPGA芯片編程,并通過驅(qū)動程序驅(qū)動PCl-5640R王作。

PCl-5640R數(shù)據(jù)收發(fā)中頻卡主要由PCI總線接口、FPGA、數(shù)字上變頻芯片AD9857、數(shù)字下變頻芯片AD6*、存儲器以及觸發(fā)電路組成。FPGA型號為XilinxVirtex-5SX95T,有640個乘法器,它不需要通過MaxplusⅡ編程,而直接用LabVIEW編程再編譯即可;AD9857有兩路14的高性能DAC,內(nèi)部時鐘達200MHz,內(nèi)置數(shù)字上變頻器,單端輸出,阻抗50Ω;AD6*有兩路l4位高性能ADC,內(nèi)部時鐘達100MHz,內(nèi)置數(shù)字下變頻器,單端輸人,阻抗50Ω。

中頻卡在該系統(tǒng)中的主要作用是完成模擬中頻信號的輸出。它可以將主板計算出的視頻回波數(shù)據(jù)通過高速D/A芯片轉(zhuǎn)換為模擬的視頻信號,也可以利用板卡上的FPGA將田波數(shù)據(jù)存儲,再經(jīng)AD9857將信號正交混頻到中頻后經(jīng)D/A轉(zhuǎn)換輸出中頻回波。其原理框圖如圖2所示。

圖2中頻卡原理圖

2功能實現(xiàn)

2.1功能說明

PCI-564OR中頻卡能夠通過LabVIEW編程來實現(xiàn)其功能,而且支持其他語言程序的調(diào)用,如C,VC,LabWindowsCVI等,同時能結(jié)合Matlab仿真技術(shù)計算出雷達回波信號及雜波等數(shù)據(jù),將Matlab模擬產(chǎn)生的回波數(shù)據(jù)到PCI總線傳輸至FPGA中,F(xiàn)PGA對高速的數(shù)據(jù)流開展緩沖、分離,送入存儲器存儲,并按照數(shù)字上變頻芯片的時序送出對應(yīng)的數(shù)據(jù),產(chǎn)生數(shù)字上變頻芯片正常工作時所需的控制信號。數(shù)字上變頻芯片AD9857將視頻回波數(shù)據(jù)轉(zhuǎn)換為中頻回波數(shù)據(jù)開展模擬輸出。

該模擬器把Matlab仿真好的回波信號先開展存儲.然后不斷地循環(huán)輸出。在要求數(shù)據(jù)傳輸速率和存儲空間大小的同時,要求該模擬器必須能夠連續(xù)不斷地提供回波數(shù)據(jù),不能出現(xiàn)間斷,工作要穩(wěn)定可靠。

2.2PCl-5640R程序設(shè)計

2.2.1設(shè)計思想

總的程序分圭程序設(shè)計和FPGA程序設(shè)計兩塊,主程序負責(zé)將數(shù)據(jù)讀取、轉(zhuǎn)換,然后送入FPGA,F(xiàn)PGA程序負責(zé)在FPGA上設(shè)計存儲器,存儲數(shù)據(jù),并將數(shù)括通過D/A轉(zhuǎn)換送出。將Matlab仿真的數(shù)據(jù)以文本艾件的形式存儲,并通過LabVIEW中的路徑控件將文件載入,讀取數(shù)據(jù),再通過LabVIEW編程將數(shù)據(jù)轉(zhuǎn)換為適合送入PCl-5640R中頻板中的FPGA模塊,并經(jīng)過上變頻器AD9857輸出的數(shù)據(jù),進而送人FPGA中。由FPGA控制將數(shù)據(jù)送入AD9857,終輸出中頻回波信號。軟件設(shè)計分主程序設(shè)計和FPGA程序設(shè)計,構(gòu)造圖分別如圖3,圖4所示。

圖3主程序構(gòu)造圖

圖4FPGA程序構(gòu)造圖

圖4中的三個模塊分別是三個定時循環(huán),它們在執(zhí)行時并無先后順序,各自按預(yù)定的時序循環(huán)。

2.2.2程序設(shè)計

(1)主程序設(shè)計

主程序的設(shè)計思路是:首先啟動PCl-5640R板卡,然后調(diào)用仿真數(shù)據(jù)開展轉(zhuǎn)換,再將數(shù)據(jù)送入FPGA程序中處理,并不間斷地從FPGA讀取數(shù)據(jù),以監(jiān)控是否有溢出,判斷是否有錯誤,若有則中斷程序,如無則繼續(xù)監(jiān)控是否有溢出和有無錯誤,程序如圖5所示。

圖5(a)是將仿真數(shù)據(jù)通過路徑控件讀入到主程序中,再轉(zhuǎn)換為16位數(shù),然后通過HosttoFPGA.Write控件將數(shù)據(jù)送入FPGA程序中。圖5(b)是先通過一個邏輯控件開始一個FPGA程序中的Case構(gòu)造,該構(gòu)造是用于數(shù)據(jù)讀取,然后通過一個for循環(huán)監(jiān)視Memory是否溢出和數(shù)據(jù)是否送出到AO0口,并判斷是否停止,結(jié)束數(shù)據(jù)讀取并使FPGA停止工作。

(2)FPGA程序設(shè)計

FPGA程序分為兩塊,一是在FPGA上設(shè)置A/D和D/A轉(zhuǎn)換功能;二是在FPGA上加存儲器,將數(shù)據(jù)通過FIFO存入存儲器Memory,再通過FIFO將數(shù)據(jù)送入設(shè)置好的AO0口,進而將數(shù)據(jù)送出。FPGA程序設(shè)計如圖6所示。

圖5主程序設(shè)計

圖6FPGA程序設(shè)計

圖6(a)中的Nl5640RConfigADC和NI5640RConfigDAC是用于在FPGA芯片上設(shè)置A/D和D/A轉(zhuǎn)換功能的程序模塊,這兩個模塊是PCl-5640R特有的,只需對其參數(shù)遴行配置即可。圖6(b)中數(shù)據(jù)是通過FIFO送入Memory中,再通過計算Memory的地址,尋址讀取數(shù)據(jù),再送到TransferProcessing這個FIFO中。圖6(c)是將數(shù)據(jù)從這個FIFO中讀取,再轉(zhuǎn)換成14位數(shù)送入AO0口。

2.3實驗結(jié)果

實驗以生成較具代表性的單載頻矩形脈沖信號、線性調(diào)頻信號并添加雜波信號來檢驗?zāi)M器的信號生成功能。

(1)單載頻矩形脈沖信號

單載頻矩形脈沖信號是一種載頻為fo,脈沖寬度為TP的脈沖調(diào)制正弦信號,可表示為:

式中:Tr為脈沖重復(fù)周期;rect(t/Tp,)為信號的歸一化復(fù)包絡(luò)。

(2)線性調(diào)頻信號

線性調(diào)頻信號可表示為:

式中:fo為中心頻率;Tp,為脈沖寬度,Tr為脈沖重復(fù)周期;k=S/Tp為調(diào)頻斜率;B為線性調(diào)頻信號的帶寬。

(3)雜波信號

這里模擬的是瑞利雜波,其幅度概率分布為瑞利分布,功率譜為高斯譜。

將以上數(shù)據(jù)疊加,得到混合波形數(shù)據(jù)。將混合波形數(shù)據(jù)通過LabVIEW程序送到PCl-5610R中頻卡。輸出的波形如圖7所示。

圖7混合波形圖

混合波周期為500uS,載波頻率為65MHz,依次由脈寬為0.3us的單載頻脈沖,脈寬為6uS的線性調(diào)頻信號和所占時寬300us的瑞利雜波組戚。

3結(jié)語

實驗結(jié)果說明,用計算機結(jié)合NI公司的PCI-5640R中頻卡,配合Matlab仿真軟件,能夠根據(jù)需要產(chǎn)生較逼真的雷達模擬回波。該模擬器具有靈活性和穩(wěn)定性的特點,可以根據(jù)需要產(chǎn)生信號、嗓聲、雜波和干擾等;同時,由于板卡能夠通過LabVIEW語言對卡內(nèi)的FPGA編程來實現(xiàn)其功能,在修改參數(shù)重新

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論