計算機組成原理練習試題帶答案(六)_第1頁
計算機組成原理練習試題帶答案(六)_第2頁
計算機組成原理練習試題帶答案(六)_第3頁
已閱讀5頁,還剩88頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

計算機組成原理練習試題帶答案一、選擇題(共20分,每題1分)CPU響應中斷的時間是一C A.期結束。

中斷源提出請求;B?取指周期結束;C.執(zhí)行周期結束;D?間址周下列說法中 c 是正確的。加法指令的執(zhí)行周期一定要訪存;B.加法指令的執(zhí)行周期一定不訪存;指令的地址碼給出存儲器地址的加法指令,在執(zhí)行周期一定訪存;指令的地址碼給出存儲器地址的加法指令,在執(zhí)行周期不一定訪存。垂直型微指令的特點是 c 。微指令格式垂直表示;BC.采用微操作碼;D.采用微指令碼?;穼ぶ贩绞街?,操作數(shù)的有效地址是 A ?;芳拇嫫鲀热菁由闲问降刂罚ㄎ灰屏浚籅C.變址寄存器內容加上形式地址;D.寄存器內容加上形式地址。常用的虛擬存儲器尋址系統(tǒng)由 A 兩級存儲器組成。A.主存-輔存;B.Cache-主存;C.Cache-輔存;D.主存一硬盤。DMA訪問主存時,讓CPU處于等待狀態(tài),等DMA的一批數(shù)據(jù)訪問結束后,CPU再恢復工作這種情況稱作 A 。停止CPU;B.周期挪用;C.DMA與CPUD.DMA。在運算器中不包含 D 。狀態(tài)寄存器;B.數(shù)據(jù)總線;C.ALU;D.地址寄存器。計算機操作的最小單位時間是 A 。時鐘周期;B.指令周期;C.CPU;D.中斷周期。用以指定待執(zhí)行指令所在地址的是_C 。指令寄存器;B.數(shù)據(jù)計數(shù)器;C.;pcD.累加器。下列描述中 B_一是正確的。A.控制器能理解、解釋并執(zhí)行所有的指令及存儲結果;一臺計算機包括輸入、輸出、控制、存儲及算邏運算五個單元;CPU以上答案都正確??偩€通信中的同步控制是 B 。只適合于CPUB.由統(tǒng)一時序控制的方式C.只適合于外圍設備控制的方式;D.只適合于主存。16Kx32B。14+32=46A.48;B.46;C.36;D.32。某計算機字長161MB,按字編址,它的尋址范圍是A。1mb/2b=1024kb/2b=512kA.512K;B.1M;C.512KB;D.1MB。以下 B 是錯誤的。(輸入輸出4)中斷服務程序可以是操作系統(tǒng)模塊;BC.中斷向量法可以提高識別中斷源的速度;D.軟件查詢法和硬件法都能找到中斷服務程序的入地址。浮點數(shù)的表示范圍和精度取決于 C 。A.階碼的位數(shù)和尾數(shù)的機器數(shù)形式;B.階碼的機器數(shù)形式和尾數(shù)的位數(shù);C.階碼的位數(shù)和尾數(shù)的位數(shù);D.階碼的機器數(shù)形式和尾數(shù)的機器數(shù)形式。響應中斷請求的條件是 B 。外設提出中斷;B.外設工作完成和系統(tǒng)允許時;C.外設工作完成和中斷標記觸發(fā)器為“1”時;D.CPU提出中斷。以下敘述中 B 是錯誤的。取指令操作是控制器固有的功能,不需要在操作碼控制下完成;所有指令的取指令操作都是相同的;D?一條指令包含取指、分析、執(zhí)行三個階段。下列敘述中 A 是錯誤的。A.采用微程序控制器的處理器稱為微處理器;cpu在微指令編碼中,編碼效率最低的是直接編碼方式;在各種微地址形成方式中,增量計數(shù)器法需要的順序控制字段較短;CMAR是控制器中存儲地址寄存器。中斷向量可提供 C 。被選中設備的地址;BC.中斷服務程序入地址;D 在中斷周期中,將允許中斷觸發(fā)器置“0”AA.硬件;B.關中斷指令;C.開中斷指令;D.軟件。二、填空題(共20分,每空1分)DMA,CPUDMA控制器通常采用三種方法來分時使用主存,它們是訪問主、周期挪用和DMA和CPUn=8(不包括符號位),88次加法,補碼Booth算法需做8次移位和最多9次加法。-8(1),24(1),322127(123)2129,最大負數(shù)-2-128(123),-2127一個總線傳輸周期B.尋址階段C.傳輸階D.結束階段CPU器和_組成的多極時序系統(tǒng)。在組合邏輯控制器中,微操作控制信號由令操作__序__狀態(tài)條件—決定。三、名詞解釋(共10分,每題2分)2345.超標量四、計算題(5分)一,117已知:A=11,B=匕求:[A+B]1616補r—GGc2AG2BCBA

五、簡答題(15分)-Y 1. 4Mx166于指令字長,若該機的指令系統(tǒng)具備97種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對、基Y 址五種尋址方式。(5)074138譯碼畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)??刂破髦谐2捎媚男┛刂品绞?,各有何特點?L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L4,L2,L3,L0,L1(5)六、問答題(20分)畫出主機框圖(要求畫到寄存器級);64Kx32STAX(X)指令發(fā)出的全部微操作命令及節(jié)拍安排。若采用微程序控制,還需增加哪些微操作?七、設計題(10分)設CPU168MR曠作訪存控制信號(低電平有效),(高電平為讀,低電平為寫?,F(xiàn)有下列存儲芯片:1KX4位RAM4Kx8位RAM2KX8位ROM,以及74138CPU與存儲器連接圖,要求:主存地址空間分配:80H-87FFH88H-8BFFH合理選用上述存儲芯片,說明各選幾片?詳細畫出存儲芯片的片選邏輯。G,G,G]

為控制端2BC,B,為變量控制端Y為輸出端0計算機組成原理試題十三一、選擇題(共20分,每題1分)馮?諾伊曼機工作方式的基本特點是 B 。多指令流單數(shù)據(jù)流;BC.堆棧操作;D.存儲器按內容選擇地址。程序控制類指令的功能是 C 。A?進行主存和CPU之間的數(shù)據(jù)傳送;B.進行CPU和設備之間的數(shù)據(jù)傳送;C.改變程序執(zhí)行的順序;D.一定是自動加+1。水平型微指令的特點是 A。一次可以完成多個操作;BC.微指令的格式簡短;D.微指令的格式較長。存儲字長是指 B 。B.存放在一個存儲單元中的二進制代碼位數(shù);C.存儲單元的個數(shù);D.機器指令的位數(shù)。CPU通B 啟動通道。A.執(zhí)行通道命令;B.執(zhí)行I/O指令;C.發(fā)出中斷請求;D.程序查詢。對有關數(shù)據(jù)加以分類、統(tǒng)計、分析,這屬于計算機在 C 方面的應用A.數(shù)值計算;B.輔助設計;C.數(shù)據(jù)處理;D.實時控制。7.

總線中地址線的作用是_C。只用于選擇存儲器單元;B.由設備向主機提供地址;C.用于選擇指定存儲器單元和I/O設備接電路的地址;D.即傳送地址又傳送數(shù)據(jù)??偩€的異步通信方式_A _。;B.既采用時鐘信號,又采用握手信號;C.既不采用時鐘信號,又不采用握手信號;D.既采用時鐘信號,又采用握手信號。存儲周期是指 C 。存儲器的寫入時間;B.存儲器進行連續(xù)寫操作允許的最短間隔時間;C.存儲器進行連續(xù)讀或寫操作所允許的最短間隔時間;D在程序的執(zhí)行過程中,Cache與主存的地址映射是C 。操作系統(tǒng)來管理的;B.程序員調度的;C.由硬件自動完成的;D.用戶軟件完成。以下敘述 C是正確的。CPU外部設備一旦發(fā)出中斷請求,CPU中斷方式一般用于處理隨機出現(xiàn)的服務請求;D.程序查詢用于鍵盤中斷。加法器采用先行進位的目的是 C 。優(yōu)化加法器的結構;B.節(jié)省器材;C.加速傳遞進位信號;D.增強加法器結構。變址尋址方式中,操作數(shù)的有效地址是 C 。A.基址寄存器內容加上形式地址(位移量);B.程序計數(shù)器內容加上形式地址;C.變址寄存器內容加上形式地址;D.寄存器內容加上形式地址。14.指令寄存器的位數(shù)取決于一B__。A.存儲器的容量;B.指令字長;C.機器字長;D.存儲字長。在控制器的控制方式中,機器周期內的時鐘周期個數(shù)可以不相同,這屬于A A.同步控制;B.異步控制;"聯(lián)合控制;D?人工控制。下列敘述中 B 是正確的。A.控制器產生的所有控制信號稱為微指令;B.微程序控制器比硬連線控制器更加靈活;C.微處理器的程序稱為微程序;D.指令就是微指令。CPU中的譯碼器主要用B 。地址譯碼;B.;C.選擇多路數(shù)據(jù)至ALU;D.數(shù)據(jù)譯碼。直接尋址的無條件轉移指令功能是將指令中的地址碼送入 A 。PC;B.地址寄存器;C.累加器;D.ALU。DMA方式的接電路中有程序中斷部件,其作用是 _C_實現(xiàn)數(shù)據(jù)傳送;B.向CPUC.向CPU;D.發(fā)中斷請求。下列器件中存取速度最快的是」Cache;B.主存;C.寄存器;D二、填空題(201)1.作,后者完成D操作。

完成一條指令一般分為A周期和B周期,前者完成C操2..24108且具有直接、間接(一次間址)A位B位,可直接尋址的范圍是C,一次間址的范圍是—A型和B型兩類,其中C型微指令用較長的微程序結構換取較短的微指令結構。CacheA,若每次只暫時寫入Cache,直到替換時才寫入主存的方法稱作B。I/OC體現(xiàn)CPU110,當它分別表示為原碼、補碼和反碼時,其對應的真值分別為AB和C(均用十進制表示)。三、名詞解釋(共10分,每題2分) 234.5四、計算題(5)補8(含一位符號位在內),A=+15,B=+24,求五、簡答題(15)補

并還原成真值。指出零的表示是唯一形式的機器數(shù),并寫出其二進制代碼(器數(shù)字長自定)。(2分)I/O用什么方法提高機器速度,各舉一例簡要說明。(4分)總線通信控制有幾種方式,簡要說明各自的特點。(4)以I/O程。(5分)六、問答題(共20分)已知帶返轉指令的含義如下圖所示,寫出機器在完成帶返如果采用微程序控制,需增加哪些微操作命令?(8分)83.(6分)設某機有四個中斷源A、B、C、D,其硬件排隊優(yōu)先次序為A>B>C>D現(xiàn)要求將中斷處理次序改為D>A>C>B寫出每個中斷源對應的屏蔽字。CPU20s。程序510152030405060708090IIIIII1111111111II1BDAC

t(s)(6)一條雙字長的取數(shù)指令)存于存儲器的1101MPC1XR的內容為1內容為2,存儲器各單元的內容如下圖所示。寫出在下列尋址方式中,取數(shù)指令執(zhí)行結束后,累加器ACLDA M3尋址方式AC內容直接尋址立即尋址間接尋址相對尋址變址尋址基址尋址七、設計題(10分)設CPU168信號(高電平為讀,低電平為寫)?,F(xiàn)有下列存儲芯片:ROM(2K8位,4K4位,8K8位),RAM(1K4位,2K8位,4K8位)及74138譯碼器和其他門電路(門電路自定)。試從上述規(guī)格中選用合適芯片,畫出CPU和存儲芯片的連接圖。要求:4K,4096~16383指出選用的存儲芯片類型及數(shù)量;詳細畫出片選邏輯。為控制端G,G,G,為控制端1 2A 2B

亦作讀寫命令為變量輸入端計算機組成原理試題十四7413譯碼器一、選擇題(共20分,每題1分)直接、間接、立即三種尋址方式指令的執(zhí)行速度,由快至慢的排序是 C 。直接、立即、間接;B?C.立即、直接、間接;D.立即、間接、直接。存放欲執(zhí)行指令的寄存器是 D A.MAR;B.PC;C.MDR;D.IR。在獨立請求方式下,若有N個設備,則 B 。有一個總線請求信號和一個總線響應信號;B.有NNC.有一個總線請求信號和N;D.有N下述說法中 C 一是正確的。半導體RAM半導體RAM是易失性RAM,而靜態(tài)RAM半導體RAM是易失性RAM,而靜態(tài)RAMDMA訪問主存時,向CPU發(fā)出請求,獲得總線使用權時再進行訪存,這種情況稱作_B A.停止CPU訪問主存;B.周期挪用;C.DMA與CPU交替訪問;D.DMA。計算機中表示地址時,采用 D 。原碼;B.補碼;C.反碼;D.無符號數(shù)采用變址尋址可擴大尋址范圍,且 C 。變址寄存器內容由用戶確定,在程序執(zhí)行過程中不可變;變址寄存器內容由操作系統(tǒng)確定,在程序執(zhí)行過程中可變;變址寄存器內容由用戶確定,在程序執(zhí)行過程中可變;變址寄存器內容由操作系統(tǒng)確定,在程序執(zhí)行過程不中可變;由編譯程序將多條指令組合成一條指令,這種技術稱做 C 。9.方式。

A.超標量技術;B.超流水線技術;C.超長指令字技術;D.超字長。計算機執(zhí)行乘法指令時,由于其操作較復雜,需要更多的時間,通常采用一_C 控制A.延長機器周期內節(jié)拍數(shù)的;B.異步;C.中央與局部控制相結合的;D.同步;微程序放在一B_ 中。A.存儲器控制器;B.控制存儲器;C.主存儲器;D.Cache。11.---------------------------------------在CPUB對用戶是完全透明的。A.程序計數(shù)器;B.指令寄存器;C.狀態(tài)寄存器;D.通用寄存器。運算器由許多部件組成,其核心部分是 B 。數(shù)據(jù)總線;B.算術邏輯運算單元;C.累加寄存器;D.多路開關。DMA接 B 。A-可以用于主存與主存之間的數(shù)據(jù)交換;B.內有中斷機制;C.內有中斷機制,可以處理異常情況;D.內無中斷機制CPU響應中斷的時間C 。A.中斷源提出請求;B.取指周期結束;C.執(zhí)行周期結束;D.間址周期結束。直接尋址的無條件轉移指令功能是將指令中的地址碼送入』 。PC;B.地址寄存器;C.累加器;D.ALU。三種集中式總線控制中, A_一方式對電路故障最敏感。A?鏈式查詢;B.計數(shù)器定時查詢;C.獨立請求;。.以上都不對。一個16Kx32位的存儲器,其地址線和數(shù)據(jù)線的總和是 B A.48;B.46;C.36;D.32.18.以下敘述中錯誤的_B 。B.為了進行取指令操作,控制器需要得到相應的指令;C.取指令操作是控制器自動進行的;D.指令第一字節(jié)含操作碼。主存和CPU之間增加高速緩沖存儲器的目的是 A 。解決CPU;BC.既擴大主存容量,又提高了存取速度;D.擴大輔存容量。以下敘述 A 是錯誤的。A.一個更高級的中斷請求一定可以中斷另一個中斷處理程序的執(zhí)行;DMA和CPUDMA的數(shù)據(jù)傳送不需CPU;D.DMA二、填空(201)1.設2415117A,非零最小正數(shù)真值是B,絕對值最大的負數(shù)真值是C,絕對值最小的負數(shù)真值是D(均用十進制表示)。2.的區(qū)別是:在基址尋址中,基址寄存器提供A,指令提供B;而在變址尋址中,變址寄存器提供C,指令提供D。

變址尋址和基址尋址3.方面。A和B表示。

影響流水線性能的因素主要反映在A和B兩個緩存是設在A和BC匹配,其容量與D有關。CPUA和B的保護,前者通過C實現(xiàn),后者可通過D實現(xiàn)。三、名詞解釋共10分,每題2分)1. 23.RISC45.機器字長四、計算題(5分)已知:兩浮點數(shù)x=0.1101210,y=0.10112o1求:x+y五、簡答題(共20分)完整的總線傳輸周期包括哪幾個階段?簡要敘述每個階段的工作。(4)6(6)提高整機速度的措施。(6)L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L3,L2,L4,L0,L1(5)4Mx16120種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對四種尋址方式。(5)畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)六、問答題(15)假設CPU11。分別寫出組合邏輯控制和微程序控制在完成中斷返回指令時,取指階段和執(zhí)行階段所需的全部微操作命令及節(jié)拍安排。(8)2.(7

畫出DMA方式接電路的基本組成框圖,并說明其工作過程(以輸入設備為例)。七、設計題(10分)設CPU168(低電平有效),用作讀/寫控制信號(高電平為讀,低電平為寫)。現(xiàn)有下列存儲芯片:1Kx4位RAM;4Kx8位RAM;8Kx8位RAM;2Kx8位ROM;4Kx8位ROM;8Kx8位ROM及74LS138譯碼器和各種門電路,如圖所示。畫出CPU與存儲器的連接圖,要求主存地址空間分配:60H-67FFH68H-6BFFH合理選用上述存儲芯片,說明各選幾片?詳細畫出存儲芯片的片選邏輯圖。計算機組成原理試題十五一、選擇題(共20分,每題1分)一條指令中包含的信息有。A.操作碼、控制碼;B.操作碼、向量地址;C.操作碼、地址碼。在各種異步通信方式中, C 速度最快A.全互鎖;B.半互鎖;C.不互鎖。一個512KB的存儲器,其地址線和數(shù)據(jù)線的總和是_C A.17;B.19;C.27。4.C。)

在下列因素中,與Cache的命中率無關的是A.CacheB.CacheC.主存的存取時間。在計數(shù)器定時查詢方式下,若計數(shù)從0開始,|J A。A.設備號小的優(yōu)先級高;B.每個設備使用總線的機會相等;C.設備號大的優(yōu)先級高。CacheCacheB。A?直接映象;B.全相聯(lián)映象;C.組相聯(lián)映象。中斷服務程序的最后一條指令是 C 。轉移指令;B.出棧指令;C.中斷返回指令。微指令操作控制字段的每一位代表一個控制信號,這種微程序的控制(編碼)方式是 B。A.字段直接編碼;B.直接編碼;C.混合編碼。在取指令操作之后,程序計數(shù)器中存放的是 C 。當前指令的地址;B.程序中指令的數(shù)量;C.下一條指令的地址。以下敘述中 A 一是正確的。A.RISC機一定采用流水技術;B.采用流水技術的機器一定是RISC機;C.CISC機一定不采用流水技術。在一地址格式的指令中,下列—是正確的。僅有一個操作數(shù),其地址由指令的地址碼提供;B.可能有一個操作數(shù),也可能有兩個操作數(shù);C.一定有兩個操作數(shù),另一個是隱含的。在浮點機中,判斷原碼規(guī)格化形式的原則是 B 。尾數(shù)的符號位與第一數(shù)位不同;B.尾數(shù)的第一數(shù)位為1C.尾數(shù)的符號位與第一數(shù)位相同;D.階符與數(shù)符不同。I/O采用不統(tǒng)一編址時,進行輸入輸出操作的指令是 C A.控制指令;B.訪存指令;C.輸入輸出指令。64128MB,若按字編址,它的尋址范圍是。A.16MB;B.16M;C.32M。BA.間接尋址;B.變址尋址;C.相對尋址。超標量技術是 B ??s短原來流水線的處理器周期;B.C.把多條能并行操作的指令組合成一條具有多個操作碼字段的指令。以下敘述中 B 是錯誤的。B?所有指令的取指令操作都是相同的;C.在指令長度相同的情況下,所有指令的取指操作都是相同的。I/O與主機交換信息的方式中,中斷方式的特點是 B 。CPU與設備串行工作,傳送與主程序串行工作;CPU與設備并行工作,傳送與主程序串行工作;CPU與設備并行工作,傳送與主程序并行工作。19.設寄存器內容為11111111,若它等+127,則為 D A.原碼;B.補碼;C.反碼;D.移碼。設機器數(shù)采用補碼形式(l),9BH,則對應的十進制數(shù)為_C。A.-27;B.-97;A.-27;B.-97;、填空題(2011.DMA的數(shù)據(jù)塊傳送可分為—C.-101;D.155。A、_B和C階段。設n=16(不包括符號位),1ns多需Ans,補碼BoothBns。2(用補碼表示CPU(pc)1pc38H,3FH,則該轉移指令第二字節(jié)的內容應為A。若當前指令地址為3FH,要求轉移到34H,則該轉移指令第二字節(jié)的內容為B。8(1),24(1),A,真值為B(十進制表示);對應其絕對值最小負數(shù)的機器數(shù)形式為C,真值為D(十進制表示)。I/OA和BI/O后者可通過C動態(tài)RAMA新一次,刷新與C址有關,該地址由D給出。7.一個A,若某機有35條機器指令,通??蓪?/p>

在微程序控制器中,一條機器指令對應三、解釋下列概念(共10分,每題2分)1.CMAR2.總線3.指令流水4.單重分組跳躍進位5.尋址方式四、計算題(6分)8MHz22.5MIPS?若機器主頻不變,但每個機器周期平均含4每條指令平均有5個機器周期,則該機的平均指令執(zhí)行速度又是多少MIPS?五、簡答題(共20分)CPU(4)什么是指令周期、機器周期和時鐘周期?三者有何關系?(6)某機有五個中斷源,按中斷響應的優(yōu)先順序由高到低為L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L3,L2,L4,L1,L0(5)4Mx1656種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對、變址五種尋址方式。(5)畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)六、問答題(15)ADDa(a)兩種控制器所發(fā)出的微操作命令及節(jié)拍安排。(8分)DMA2MB/sDMA10個時鐘周期,DMA54KB盤工作時,50MHzDMA(預處理和后處理)。(7)(4)七、設計題(10分)設CPU共有16根地址線,8根數(shù)據(jù)線,并用作訪存控制信號(低電平有效),用作讀寫控制信號(高電平為讀,低電平為寫)。現(xiàn)有下列芯片及各種門電路(門電路自定),如圖所示。畫出CPU與存儲器的連接圖,要求:存儲芯片地址空間分配為:0?20472048?8191指出選用的存儲芯片類型及數(shù)量;詳細畫出片選邏輯。計算機組成原理試題十六一、選擇題(共5分,每題1分)1.機器數(shù)是A.原碼;B.補碼;C.反碼;D.移碼。下列敘述中是正確的。

設寄存器內容為80H,若它對應的真值是127,則該程序中斷方式中有中斷請求,DMADMADMADMA3216MBCPUA.224;B.223;C.222;D221。 B送至CPUA.地址線;B.數(shù)據(jù)線;C.控制線;D?狀態(tài)線。在程序的執(zhí)行過程中,Cache地址映象是由D。程序員調度的;B.操作系統(tǒng)管理的;C完成的;D. 硬件自動完成的。6.

總線復用方式可以。A.提高總線傳輸帶寬;B.增加總線功能;C.減少總線中信號線數(shù)量;D.提高CUP利用率。下列說法中正確的是。CacheCache主存儲器只由易失性的隨機讀寫存儲器構成;單體多字存儲器主要解決訪存速度的問題;CacheCache8. 中,下一條微指令的地址。

在采用增量計數(shù)器法的微指令A.在當前的微指令中;B.在微指令地址計數(shù)器中;C.在程序計數(shù)器;D.在CPU由于CPU內部操作的速度較快,而CPU常由來確定。指令周期;B.存取周期;C.間址周期;D.執(zhí)行周期。RISC機器。A.不一定采用流水技術;B.一定采用流水技術;C.CPU配備很少的通用寄存器;D.CPU配備很多的通用寄存器。 A.立即;B.變址;C.間接;D.直接。12. 是。

在浮點機中,判斷補碼規(guī)格化形式的原則尾數(shù)的第一數(shù)位為1,數(shù)符任意;BC.尾數(shù)的符號位與第一數(shù)位不同;D.階符與數(shù)符不同。I/O控制指令;B.訪存指令;C.輸入輸出指令;D.程序指令。3216MB,若按雙字編址,其尋址范圍是。8MB;B.2M;C.4M;D.16M。 A.間接尋址;B.變址尋址;C.相對尋址;D.直接尋址。 超流水線技術是??s短原來流水線的處理器周期;B.在每個時鐘周期內同時并發(fā)多條指令;C.把多條能并行操作的指令組合成一條具有多個操作碼字段的指令;D.以上都不對。17.

以下敘述中錯誤的是。A.指令周期的第一個操作是取指令;B.為了進行取指令操作,控制器需要得到相應的指令;C.取指令操作是控制器自動進行的;D.指令周期的第一個操作是取數(shù)據(jù)。I/ODMACPUCPU與設備并行工作,傳送與主程序串行工作;C.CPUD.CPU19. 號位).其對應的十進制數(shù)是。A.27;B.-27;C.-101;D.101。在二地址指令中是正確的。

若9BH表示移碼(含1位符A.指令的地址碼字段存放的一定是操作數(shù);B.指令的地址碼字段存放的一定是操作數(shù)地址;C.運算結果通常存放在其中一個地址碼所提供的地址中;D.指令的地址碼字段存放的一定是操作碼。二、填空題(共20分,每空1分)328(1),224(1數(shù)符),AB;若機器數(shù)采用補碼表示,且尾數(shù)為規(guī)格化形式,則對應的最小正數(shù)是C,最小負數(shù)是D。(均用十進制表示)CPUA,它通常包含若干個B,而后者又包含若干個CD和E組成多級時序系統(tǒng)。假設微指令的操作控制字段共18動A3個微操作,則微指令的操作控制字段應分B段,若每個字段的微操作數(shù)相同,這樣的微指令格式最多可包含C個微操作命令。8為T,CPU(T=8)16AI/OACPU的。B和C方式CPU的。6.內),原碼兩位乘需做A次移位,最多做B次加法;補碼Booth算法需做C次移位,最多做D次加法。三、名詞解釋(共10分,每題2分)

設n=16(|1. 2.34.5量法四、計算題(5)設x=理,y=£,試用變形補碼計算x+y。五、簡答題(15分)4Mx32129種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對、基址、變址六種尋址方式。(5)畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)。能不能說機器的主頻越快,機器的速度就越快,為什么?L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L3,L2,L4,L1,L0(5)六、問答題(20分)(1)畫出主機框圖(要求畫到寄存器級);(2)64Kx32位,指出圖中各寄存器的位數(shù);(3)LDAX(X)指令發(fā)出的全部微操作命令及節(jié)拍安排。(4)若采用微程序控制,還需增加哪些微操作?七、設計題(10分)設CPU168MR礦作訪存控制信號(低電平有效),控制信號(高電平為讀,低電平為寫)。現(xiàn)有下列芯片及各種門電路(門電路自定),出CPUAAROM:888x

81x4Kx

C,,變量控制端Y為輸出端7 04K4K系統(tǒng)程序工作區(qū),與系統(tǒng)程序工作區(qū)相鄰的是24K用戶程序區(qū);指出選用的存儲芯片類型及數(shù)量;詳細畫出片選邏輯。計算機組成原理試題十七一、選擇題(共5分,每題1分) 某機字長8位,采用補碼形式(其中1位為符號位),則機器數(shù)所能表示的范圍是 C A.-127127;B.-128?+128;C.-128?+127;D.-128?+128。 在 C_一的計算機系統(tǒng)中,外設可以和主存儲器單元統(tǒng)一編址,因此可以不使用I/O指令A.單總線;B-雙總線;C.三總線。.以上三種總線。 某計算機字長是32位,它的存儲容量是64KB.按字編址,它的尋址范圍_B A.16KB;B.16K;C.32K;D.32KB。4.A.點地址

中斷向量可提供 C 。被選中設備的地址;B.傳送數(shù)據(jù)的起始地址;C.中斷服務程序入地址;D.主程序的斷 Cache的地址映象中BA?直接映象;B.全相聯(lián)映象;C總線的異步通信方式 A 。;B.既采用時鐘信號,又采用握手信號;C.既不采用時鐘信號,又不采用握手信號;D在磁盤存儲器中,查找時間是 A 。;BC在控制器的控制信號中,相容的信號是 C

一的信號。A-可以相互替代;B-可以相繼出現(xiàn);"可以同時出現(xiàn);D.不可以同時出現(xiàn)。計算機操作的最小單位時間是 A 。時鐘周期;B.指令周期;C.CPU;D.執(zhí)行周期。CPU不包括 A 。A.地址寄存器;B.指令寄存器IR;C.地址譯碼器;D.通用寄存器?!獙ぶ繁阌谔幚頂?shù)組問題。間接尋址;B.;C.相對尋址;D.立即尋址。設寄存器內容為10,若它等于0,則D A.原碼;B.補碼;C.反碼;D.移碼。若一個8比特組成的字符至少需10個比特來傳送,這是 B_一傳送方式A.同步;B.異步;C.并聯(lián);D.混合。3216MB,若按雙字編址,其尋址范圍是B。(4)8MB;B.2M;C.4M;D.16M。尋址對于實現(xiàn)程序浮動提供了較好的支持。A.間接尋址;B.變址尋址;C;D超標量技術是 B 。A.縮短原來流水線的處理器周期;B.在每個時鐘周期內同時并發(fā)多條指令;C.把多條能并行操作的指令組合成一條具有多個操作碼字段的指令;D.以上都不對。在控制器的控制方式中,機器周期內的時鐘周期個數(shù)可以不相同,這屬于 _A 。同步控制;B.異步控制;"聯(lián)合控制;D.局部控制。I/O與主機交換信息的方式中,中斷方式的特點是 B 。CPUB.CPU與設備并行工作,傳送與主程序串行工作C.CPUD.CPU并行工作當定點運算發(fā)生溢出時,應 C 。向左規(guī)格化;B.向右規(guī)格化;C;。.舍入處理。BB.可能有一個操作數(shù),也可能有兩個操作數(shù);C.一定有兩個操作數(shù),另一個是隱含的;D.指令的地址碼字段存放的一定是操作碼。二、填空題(共20分,每空1分)1.8(1),24(1),32補碼浮點規(guī)格化數(shù)對應的十進制真值范圍是:最大正數(shù)為A,最小正數(shù)為B,最大負數(shù)為C,最小負數(shù)為D。2.B共用一組總線,必須采用C控制的方法,打給D信號,并用E信號將其保存。

在總線復用的CPU中,A和A型和B型兩類,其中C長的微程序結構換取較短的微指令結構。如果Cache128iAI/O和CPU之間不論是采用串行傳送還是并行傳送,它們之間的聯(lián)絡方式(式)可分為A、B、C三種。6.內),原碼兩位乘需做A次移位,最多做

設n=4(不包括符號位在B次加法;補碼Booth算法需做C次移位,最多做D次加法。三、名詞解釋(共10分,每題2分)1.四、計算題(5

異步控制方式2.向量地址3.直接尋址4.字段直接編碼5.多重中斷32±61五、簡答題(15分)某機主存容量為4Mx16位,且存儲字長等于指令字長,若該機的指令系統(tǒng)具備85種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對、基址、變址六種尋址方式。(5分)畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)。程序查詢方式和程序中斷方式都要由程序實現(xiàn)外圍設備的輸入/同?(5)L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L4,L3,L2,L1,L0(5)六、問答題(20分)畫出主機框圖(要求畫到寄存器級);64Kx32ADDX(X)指令發(fā)出的全部微操作命令及節(jié)拍安排。若采用微程序控制,還需增加哪些微操作?七、設計題(10分)設CPU168(低電平有效)用作讀寫控制信號(高電平為讀,低電平為寫)?,F(xiàn)有下列存儲芯片:1Kx4位RAM,4Kx8RAM,2Kx8ROM74138CPU主存地址空間分配:A0H-A7FFHA8H-AFFFH為用戶程序區(qū)。合理選用上述存儲芯片,說明各選幾片,并寫出每片存儲芯片的二進制地址范圍。詳細畫出存儲芯片的片選邏輯。計算機組成原理試題十八一、選擇題(共20分,每題1分)指令系統(tǒng)中采用不同尋址方式的目的主要是 C 。A.提高編程靈活性;

可降低指令譯碼難度;B.縮短指令字長,擴大尋址空間,C?實現(xiàn)程序控制;D.尋找操作數(shù)。計算機使用總線結構的主要優(yōu)點是便于實現(xiàn)積木化,缺點是 C 。地址信息、數(shù)據(jù)信息和控制信息不能同時出現(xiàn);B現(xiàn);C.兩種信息源的代碼在總線中不能同時傳送;D.地址信息與數(shù)據(jù)信息能同時出現(xiàn)。一個16KX32位的存儲器,其地址線和數(shù)據(jù)線的總和是_B A.48;B.46;C.36;D.38。下列敘述中 A 是正確的。主存可由RAMROM組成;B.主存只能由ROM組成;C.主存只能由RAM組成;D.主存只能由SRAM組成。5.

在三種集中式總線控制中,C方式響應時間最快。A.鏈式查詢;B.計數(shù)器定時查詢;C.獨立請求;D.以上都不是??删幊痰闹蛔x存儲器 A 。不一定是可改寫的;B.一定是可改寫的;C.一定是不可改寫的;D.以上都不對。下述 B 種情況會提出中斷請求。產生存儲周期“竊取”;BC.兩數(shù)相加結果為零;D.結果溢出。下列敘述中 A 是錯誤的。A.采用微程序控制器的處理器稱為微處理器;在微指令編碼中,編碼效率最低的是直接編碼方式;在各種微地址形成方式中,增量計數(shù)器法需要的順序控制字段較短;以上都是錯的。9. 指令功能是將指令中的地址碼送入A。A.PC;B.地址寄存器;C.累加器;D.ACC。響應中斷請求的條件是 B 。A.外設提出中斷;B.外設工作完成和系統(tǒng)允許時;C.外設工作完成和中斷標記觸發(fā)器為“1”時。D.CPU提出中斷。

直接尋址的無條件轉移變址尋址和基址尋址的有效地址形成方式類似,但是 C 。變址寄存器的內容在程序執(zhí)行過程中是不可變的;在程序執(zhí)行過程中,變址寄存器和基址寄存器和內容都可變的;在程序執(zhí)行過程中,基址寄存器的內容不可變,變址寄存器中的內容可變;變址寄存器的內容在程序執(zhí)行過程中是可變的。在原碼加減交替除法中,符號位單獨處理,參加操作的數(shù)是 C_A.原碼;B.絕對值;C.絕對值的補碼;D.補碼。DMA方式B_既然能用于高速外圍設備的信息傳送,也就能代替中斷方式;不能取代中斷方式;C.也能向CPU;D.能取代中斷方式。3216MBA.8MB;B.2M;C.4M;D.16M。設變址寄存器為X,形式地址為D,某機具有先間址后變址的尋址方式,則這種尋址方式的效地址為一一必 。A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EAX+D。程序計數(shù)器PC屬于B。A.運算器;B.控制器;C.存儲器;D.I/O設備。計算機執(zhí)行乘法指令時,由于其操作較復雜,需要更多的時間,通常采用 C 控方式。A.延長機器周期內節(jié)拍數(shù)的;B.異步;C.中央與局部控制相結合的;D.同步。目前在小型和微型計算機里最普遍采用的字母與字符編碼是_C 。BCD;B.十六進制代碼;C.ASCIID.海明碼。設寄存器內容為10,若它等于-0,則A A.原碼;B.補碼;C.反碼;D.移碼。在下述有關不恢復余數(shù)法何時需恢復余數(shù)的說法中D, B 是正確的。A.最后一次余數(shù)為正時,要恢復一次余數(shù);B.最后一次余數(shù)為負時,要恢一次余數(shù);C.數(shù);D.任何時候都不恢復余數(shù)。二、填空題(共20分,每空1分)

最后一次余數(shù)為0時,要恢復一次余I/OA和B傳送,其中C體現(xiàn)CPU與設備是串行工作的。設n=8(不包括符號位),1ns,則原碼一位乘最多需Ans,補碼BoothBns。3.的算術運算指令,其指令字中不明確給出A,其中一

對于一條隱含尋址個操作數(shù)通常隱含在B中。4.設浮點數(shù)階碼為4(1),16(1),A,真值為B(十進制表示);對應其絕對值最小負數(shù)的機器數(shù)形式為C,真值為D(十進制表示)。5.的雙方可以通過A、B和C

在總線的異步通信方式中,通信三種類型聯(lián)絡。6.磁表面存儲器的記錄方式總的可分為A和B兩大類,前者的特點是C,后者的特點是D。7.對應一個A,若某機有38條機器指令,通??蓪狟。三、解釋下列概念(共10分,每題2分)

在微程序控制器中,一條機器指令1.CMDR2.總線判優(yōu)3.系統(tǒng)的并行性4.進位鏈5.間接尋址四、計算題(6分)1.設機器A的主頻為8MHz,機器周期含4個時鐘周期,且該機的平均指令執(zhí)行速度是0.4MIPS,試求該機的平均指令周期和機器周期。每個指令周期包含幾個機器周期?如果機器B的主頻為12MHz,且機器周期也含4個時鐘周期,試問B機的平均指令執(zhí)行速度為多少MIPS?五、簡答題(共20分)說明微程序控制器中微指令的地址有幾種形成方式。(6)什么是計算機的主頻,主頻和機器周期有什么關系?(4)(CU4)某機有五個中斷源,按中斷響應的優(yōu)先順序由高到低為L0,L1,L2,L3,L4現(xiàn)要求優(yōu)先順序改為L3,L2,L0,L4,L1(5)某機主存容量為4Mx16位,且存儲字長等于指令字長,若該機的指令系統(tǒng)具備65種操作。操作碼位數(shù)固定,且具有直接、間接、立即、相對、變址五種尋址方式。(5)畫出一地址指令格式并指出各字段的作用;該指令直接尋址的最大范圍(十進制表示);一次間址的尋址范圍(十進制表示);(4)相對尋址的位移量(十進制表示)六、問答題(15)SUBa(a)兩種控制器所發(fā)出的微操作命令及節(jié)拍安排。(8)DMA2MB/sDMA的預處理10DMA5試問在硬盤工作時,50MHz的處理器需用多少時間比率進行DMA輔助操作(預處理和后處理)(7分)七、設計題(10分)CPU168(低電平有效),用作讀寫控制信號(高電平為讀,低電平為寫)?,F(xiàn)有下列芯片及各種門電路(門電路自定),如圖所示。畫出CPU存儲芯片地址空間分配為:0?81918192?32767指出選用的存儲芯片類型及數(shù)量;詳細畫出片選邏輯。計算機組成原理試題十九一、選擇題(共20分,每題1分)零地址運算指令在指令格式中不給出操作數(shù)地址,它的操作數(shù)來自 C 。立即數(shù)和棧頂;B.暫存器;C.棧頂和次棧頂;D.累加器。_C A.存儲器;B?運算器;C.控制器;D.用戶。所謂三總線結構的計算機是指 B 。B.I/ODMA;C.I/OD.設備總線、主存總線和控制總線三組傳輸線.。某計算機字長是32位,它的存儲容量是256KB,按字編址,它的尋址范圍_B A.128K;B.64K;C.64KB;D.128KB。主機與設備傳送數(shù)據(jù)時,采用_A ,主機與設備是串行工作的A.程序查詢方式;B.中斷方式;C.DMA方式;D.通道。在整數(shù)定點機中,下述第 B 種說法是正確的。11;B-1;C.三種機器數(shù)均可表示-1,且三種機器數(shù)的表示范圍相同;D.三種機器數(shù)均不可表示-1。變址尋址方式中,操作數(shù)的有效地址是 C ?;芳拇嫫鲀热菁由闲问降刂罚ㄎ灰屏浚籅C。.以上都不對。向量中斷是 C 。A.外設提出中斷;B.由硬件形成中斷服務程序入地址;C.由硬件形成向量地址,再由向量地址找到中斷服務程序入地址。.以上都不對。一個節(jié)拍信號的寬度是指 C 。指令周期;B.機器周期;C.時鐘周期;D.存儲周期。將微程序存儲在EPROM中的控制器A 控制器。靜態(tài)微程序;B.毫微程序;C.動態(tài)微程序;D.微程序。隱指令是指—D。操作數(shù)隱含在操作碼中的指令;BC.指令系統(tǒng)中已有的指令;D.指令系統(tǒng)中沒有的指令。當用一個16位的二進制數(shù)表示浮點數(shù)時,下列方案中第 B_一種最好A.階碼取4位(含階符1位),尾數(shù)取12位(含數(shù)符1位);5(1),11(1);8(1),8(1);6(1),12(1)。DMA方式 B 。既然能用于高速外圍設備的信息傳送,也就能代替中斷方式;BC.也能向CPUD.內無中斷機制。在中斷周期中,由 D 將允許中斷觸發(fā)器置“0”。A.關中斷指令;B.機器指令;C.開中斷指令;D.中斷隱指令在單總線結構的CPU中,連接在總線上的多個部B 。某一時刻只有一個可以向總線發(fā)送數(shù)據(jù),并且只有一個可以從總線接收數(shù)據(jù);"可以有多個同時向總線發(fā)送數(shù)據(jù),并且可以有多個同時從總線接收數(shù)據(jù);。.可以有多個同時向總線發(fā)送數(shù)據(jù),但可以有一個同時從總線接收數(shù)據(jù)。三種集中式總線控制中,_AA?鏈式查詢;B.計數(shù)器定時查詢;C.獨立請求;。.以上都不對。 一個16KX8位的存儲器,其地址線和數(shù)據(jù)線的總和是 D A.48;B.46;C.17;D.22.在間址周期中,-_--C o所有指令的間址操作都是相同的;B.凡是存儲器間接尋址的指令,它們的操作都是相同的;C.對于存儲器間接尋址或寄存器間接尋址的指令,它們的操作是不同的;。.以上都不對。下述說法中 B_一是正確的。EPROM是可改寫的,因而也是隨機存儲器的一種;EPROMEPROM只能改寫一次,故不能作為隨機存儲器用;EPROM是可改寫的,但它能用作為隨機存儲器用。打印機的分類方法很多,若按能否打印漢字來區(qū)分,可分為-—C A.并行式打印機和串行式打印機;B.擊打式打印機和非擊打式打印機;C.點陣式打印機和活字式打印機;D.激光打印機和噴墨打印機。二、填空(共20分,每空1分)8(1),24(1),32A,最小正數(shù)為,最大負數(shù)為Q,最小負數(shù)為oAB給出,另一種是CD在一個有四個過程段的浮點加法器流水線中,假設四個過程段的時間分別是T1.311.3

=60nsT2=50nsT=90nsT4=80ns則加法器流水線的時鐘周期至少為A。如果采用同樣的邏輯電路,但不是流水線方式,則浮點加法所需的時間為B。4.尾數(shù)右移時,欲使其值不變,階碼必須A。尾數(shù)右移1位,階碼B。5.(m=1,2,4,8…)個模塊組成,每個模塊有自己的A和BC編址,存儲器帶寬可增加到原來的D倍。

一個浮點數(shù),當其存儲器由m6.A、B、C、D和中斷返回幾部分。102

按序寫出多重中斷的中斷服務程序包括微操作命令和微操作2.快速緩沖存儲器3.基址尋址4.流水線中的多發(fā)技術5.指令字長四、計算題(5分)設機器數(shù)字長為8位(含1位符號位),設A=2,B=蕓,計算[AB],并還原成6432 補真值。五、簡答題(共20分)異步通信與同步通信的主要區(qū)別是什么,說明通信雙方如何聯(lián)絡。(4)CPU(6)A、B、CD,其硬件排隊優(yōu)先次序為A>B>C>D現(xiàn)要求將中斷處理次序改為D>A>C>B(5)寫出每個中斷源對應的屏蔽字。CPU執(zhí)行程序的軌跡。設每個中斷20s。程序510152030405060708090Itttt(s)BDAC某機器采用一地址格式的指令系統(tǒng),允許直接和間接尋址。機器配備有如下硬件:ACC、MAR、MDR、PC、X、MQ、IR以及變址寄存器RX(5分)

和基址寄存器R16B105址的尋址范圍是多少?畫出其指令格式并說明各字段的含義。若采用雙字長指令,操作碼位數(shù)及尋址方式不變,則指令可直接尋址的范圍又是多少?(3)若存儲字長不變,可采用什么方法訪問容量為8MB的主存?需增設那些硬件?畫出其指令格式并說明各字段的含義。(3)若存儲字長不變,可采用什么方法訪問容量為8MB的主存?需增設那些硬件?六、問答題(共15分)1.設CPU中各部件及其相互連接關系如下圖所示。圖中W是寫控制標志,R是讀控制標志,R和R1 2

是暫存器。(8分)假設要求在取指周期由ALU(PC)+1PC(即ALU1)。要求以最少的節(jié)拍寫出取指周期全部微操作命令及節(jié)拍安排。寫出指令ADD#ACC)操作命令及節(jié)拍安排。2.DMA接主要由哪些部件組成?在數(shù)據(jù)交換過程中它應完成哪些功能?畫出DMA工作過程的流程圖(不包括預處理和后處理)2.七、設計題(10分)設CPU共有168根數(shù)據(jù)線,并用MRE作訪存控制信號(低電平有效),讀寫控制信號(高電平為讀,低電平為寫)?,F(xiàn)有下列芯片及各種門電路(門電路自定),所示。畫出CPU4K4K地址空間為系16K指出選用的存儲芯片類型及數(shù)量;詳細畫出片選邏輯。ROM:888x

8x4

C,,變量控制廠. ―為輸出端7 0主存地址空間分配:60H-67FFH68H-6BFFH合理選用上述存儲芯片,說明各選幾片?詳細畫出存儲芯片的片選邏輯圖。計算機組成原理試題二十一、選擇題(共20分,每題1分)用戶與計算機通信的界面是 B 。CPU;B;C.應用程序;D?系統(tǒng)程序。零地址運算指令在指令格式中不給出操作數(shù)地址,它的操作數(shù)來自_C A.立即數(shù)和棧頂;B.暫存器;C.棧頂和次棧頂;D.程序計數(shù)器自動加+1。水平型微指令的特點是 A。一次可以完成多個操作;BC.微指令的格式簡短;D.微指令的格式較長。有些計算機將一部分軟件永恒

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論