DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例_第1頁
DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例_第2頁
DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例_第3頁
DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例_第4頁
DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例_第5頁
已閱讀5頁,還剩29頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

會計(jì)學(xué)1DSP應(yīng)用技術(shù)工程應(yīng)用實(shí)例

調(diào)制解調(diào)器軟件包括異步串行口的初始化、接收、發(fā)送、卷積編碼、交織、去交織、基帶調(diào)制(含差分編碼、格雷編碼)、成形濾波、載波調(diào)制、匹配濾波、載波同步、位同步、差分解調(diào)、幀同步等。該硬件平臺支持MSK、QPSK、DQPSK、π/4DQPSK等多種調(diào)制體制,也適用于語音信號、振動信號等的處理。第1頁/共34頁圖7.2發(fā)送功能框圖第2頁/共34頁圖7.3接收功能框圖第3頁/共34頁圖7.4載波同步模塊圖第4頁/共34頁7.2飛行測控系統(tǒng)中無線基帶DQPSK調(diào)制解調(diào)器的研制圖7.5硬件組成框圖第5頁/共34頁

系統(tǒng)由三大部分組成。第一部分是數(shù)字信號處理部分,實(shí)現(xiàn)對信號的調(diào)制解調(diào)及信道編解碼等,它由DSP芯片及基本外圍電路組成,DSP芯片采用的是TMS320VC5402,外圍電路包含:程序存儲器,采用的是TMS27C512芯片,用于固化程序代碼;電平轉(zhuǎn)換電路,采用74AC16245芯片,實(shí)現(xiàn)DSP芯片外部接口邏輯電平(3.3V)和其他器件的接口邏輯電平(5V)的轉(zhuǎn)換;電源電路,采用TPS7333和TPS7301芯片,分別實(shí)現(xiàn)5V→3.3V和5V→1.8V的DC-DC轉(zhuǎn)換,產(chǎn)生的1.8V和3.3V電源分別給DSP芯片的內(nèi)核和外部接口供電;復(fù)位電路采用MAXIM公司的MAX706ESA芯片,用于整個系統(tǒng)的復(fù)位。第6頁/共34頁

第二部分是數(shù)字邏輯控制部分,實(shí)現(xiàn)系統(tǒng)各部分的時序控制和邏輯控制,如對主時鐘分頻,產(chǎn)生各部分所需的時鐘頻率,產(chǎn)生讀寫、使能信號和地址解碼等。本部分主要采用了ALTERA公司的FPGA芯片EPF10K20。第7頁/共34頁

第三部分是接口部分,由兩種接口組成。第一種接口是基帶信號接口,含收發(fā)兩路,直接與射頻部分連接。接收部分的功能是對接收的基帶信號進(jìn)行預(yù)處理和量化,主要由濾波電路(MAX295EWE)、放大電路(TL084)、模數(shù)轉(zhuǎn)換電路(AD7862)組成。發(fā)送部分主要由數(shù)模轉(zhuǎn)換電路(AD8582)、濾波電路(MAX295EWE)和放大電路(TL084)組成。第二種接口是數(shù)據(jù)終端接口,采用通用并/串轉(zhuǎn)換接口芯片Intel8251A和MAX232EESE芯片,后者實(shí)現(xiàn)TTL電平和RS-232電平(±12V)之間的轉(zhuǎn)換。第8頁/共34頁

1.信號流程

(1)接收信號流程由射頻部分送來的基帶DQPSK調(diào)制信號(f0=7.2kHz),進(jìn)入帶通濾波器MAX295EWE,濾除帶外噪聲,然后進(jìn)入運(yùn)算放大器(TL084)放大至適當(dāng)電平(0~3V變化范圍)。放大后的信號由模數(shù)轉(zhuǎn)換器AD7862進(jìn)行量化,量化后的數(shù)據(jù)進(jìn)入DSP芯片,通過軟件編程進(jìn)行DQPSK解調(diào)、維特比譯碼和解交織等,得到原始信息碼。DSP將該信息碼送給Intel8251A,轉(zhuǎn)化成9.6kb/s的UART數(shù)據(jù)流,最后經(jīng)MAX232EESE轉(zhuǎn)變成RS-232電平(±12V)送往數(shù)據(jù)終端。第9頁/共34頁(2)發(fā)送信號流程由數(shù)據(jù)終端送來的RS-232UART數(shù)據(jù)流(9.6kb/s),經(jīng)MAX232轉(zhuǎn)變成TTL電平,進(jìn)入Intel8251A形成并行數(shù)據(jù),作為原始信息碼,進(jìn)入DSP芯片,進(jìn)行卷積編碼、交織編碼和正交DQPSK調(diào)制,然后進(jìn)入數(shù)模轉(zhuǎn)換器AD8582,輸出信號由濾波器MAX295EWE進(jìn)行限帶后由放大器(TL084)放大至適當(dāng)幅度,送至射頻部分。第10頁/共34頁

2.硬件原理圖說明圖7.6~7.9是用于飛行測控的無線基帶DQPSKMODEM實(shí)際應(yīng)用電路的整套原理圖。該系統(tǒng)的數(shù)據(jù)速率為9600b/s,調(diào)制方式為DQPSK。該四張圖所描述的電路的功能分別介紹如下:

(1)圖7.6是DSP主系統(tǒng)及部分外圍電路,主要包含:①DSP芯片(TMS320VC5402),整個系統(tǒng)的核心,負(fù)責(zé)對通信信號的處理,如調(diào)制解調(diào)、信道編譯碼、濾波、均衡等;②TMS27C512程序存儲器,用于裝載DSP程序代碼;③MAX706ESA,硬件復(fù)位電路。第11頁/共34頁圖7.6DSP主系統(tǒng)及部分外圍電路第12頁/共34頁圖7.6DSP主系統(tǒng)及部分外圍電路第13頁/共34頁(2)圖7.7是模擬輸入輸出通道電路,主要包含:①AD7862(A/D電路),完成模數(shù)轉(zhuǎn)換的功能;②AD8582(D/A電路),完成數(shù)模轉(zhuǎn)換的功能;③MAX295EWE(數(shù)字濾波電路),對接收和發(fā)送的基帶信號分別進(jìn)行濾波;④TL084(運(yùn)放電路),對接收和發(fā)送的基帶信號分別進(jìn)行放大。第14頁/共34頁圖7.7模擬輸入/輸出通道電路第15頁/共34頁(3)圖7.8是數(shù)據(jù)終端接口電路,主要包含:①Intel8251A,實(shí)現(xiàn)并行數(shù)據(jù)與串行數(shù)據(jù)的轉(zhuǎn)換,并產(chǎn)生UART數(shù)據(jù)格式,完成與數(shù)據(jù)終端的數(shù)據(jù)交換。②MAX232EESE(串行口電平轉(zhuǎn)換芯片),實(shí)現(xiàn)TTL電平與RS-232電平之間的轉(zhuǎn)換;③TPS7301和TPS7333,其功能是產(chǎn)生DSP芯片所需電源,分別產(chǎn)生1.8V和3.3V直流電源,供給DSP芯片的內(nèi)核和外部接口。④SN74HC04(非門邏輯電路),對12.8MHz的輸入時鐘信號(由射頻系統(tǒng)的溫補(bǔ)晶振提供)進(jìn)行放大整形;第16頁/共34頁圖7.8數(shù)據(jù)終端接口電路第17頁/共34頁(4)圖7.9是系統(tǒng)邏輯控制及信道譯碼接口電路,主要包含:①FPGA芯片EPF10K20(大規(guī)模可編程邏輯器件),負(fù)責(zé)整個系統(tǒng)的時序產(chǎn)生和邏輯控制,如時鐘分頻、地址譯碼、控制信號產(chǎn)生等;②EPC1(EPROM),用于裝載FPGA芯片EPF10K20的程序代碼;③74AC16245,實(shí)現(xiàn)DSP芯片接口電平(3.3V)與其他外圍電路接口電平(5V)之間的轉(zhuǎn)換;④Q1900(卷積編碼Veterbi譯碼芯片),實(shí)現(xiàn)信道的譯碼功能。第18頁/共34頁圖7.9系統(tǒng)邏輯控制及信道譯碼接口電路第19頁/共34頁圖7.9系統(tǒng)邏輯控制及信道譯碼接口電路第20頁/共34頁7.3超短波數(shù)據(jù)通信系統(tǒng)中無線基帶π/4QPSK調(diào)制解調(diào)器的研制

圖7.10~7.15是一個用于超短波數(shù)據(jù)通信的無線基帶MODEM實(shí)際應(yīng)用電路的整套原理圖。該系統(tǒng)數(shù)據(jù)速率為9600b/s,調(diào)制方式為π/4QPSK。該六張圖所描述的電路的功能分別介紹如下:

(1)圖7.10是DSP主系統(tǒng),主要包含DSP芯片TMS320VC5416,它是整個系統(tǒng)的核心,負(fù)責(zé)對通信信號的處理,即調(diào)制解調(diào)、信道編譯碼、濾波、均衡等;第21頁/共34頁圖7.10DSP主系統(tǒng)第22頁/共34頁圖7.10DSP主系統(tǒng)第23頁/共34頁(2)圖7.11是DSP系統(tǒng)外圍電路,主要包含:①39LF400(FlashROM),用于裝載DSP程序代碼;②MAX706R,硬件復(fù)位及看門狗電路;③74LCX245,實(shí)現(xiàn)DSP芯片接口電平(3.3V)與其他外圍電路接口電平(5V)之間的轉(zhuǎn)換。第24頁/共34頁圖7.11DSP系統(tǒng)外圍電路FlashRA、硬件復(fù)位看門狗和電平轉(zhuǎn)換電路第25頁/共34頁(3)圖7.12也是DSP系統(tǒng)外圍電路,主要含TPS767D301,其功能是產(chǎn)生DSP所需電源,由其產(chǎn)生的1.8V和3.3V直流電源分別供給DSP芯片內(nèi)核和外部接口。

(4)圖7.13是A/D/A電路,TMS320AIC10芯片,該芯片同時具備模/數(shù)轉(zhuǎn)換和數(shù)/模轉(zhuǎn)換功能,數(shù)據(jù)接口采用同步串行模式。DSP芯片TMS320VC5416通過自身的同步串行口與TMS320AIC10進(jìn)行數(shù)據(jù)交換。

(5)圖7.14是邏輯控制電路,主要含CPLD芯片XCR3064XL,負(fù)責(zé)整個系統(tǒng)的時序產(chǎn)生和邏輯控制,如時鐘分頻、地址譯碼、控制信號產(chǎn)生等。第26頁/共34頁圖7.12DSP系統(tǒng)外圍電路:電源產(chǎn)生電路第27頁/共34頁圖7.13A/D/A電路第28頁/共34頁圖7.14系統(tǒng)邏輯控制電路第29頁/共34頁圖7.14系統(tǒng)邏輯控制電路第30頁/共34頁(6)圖7.15是數(shù)據(jù)終端接口電路,主要含:①M(fèi)85C30(通用串行口收發(fā)器),實(shí)現(xiàn)并行數(shù)據(jù)與串行數(shù)據(jù)的轉(zhuǎn)換,并產(chǎn)生UART數(shù)據(jù)格式,完成與數(shù)據(jù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論