2023年實(shí)驗(yàn)報(bào)告的撰寫格式及樣本_第1頁
2023年實(shí)驗(yàn)報(bào)告的撰寫格式及樣本_第2頁
2023年實(shí)驗(yàn)報(bào)告的撰寫格式及樣本_第3頁
2023年實(shí)驗(yàn)報(bào)告的撰寫格式及樣本_第4頁
2023年實(shí)驗(yàn)報(bào)告的撰寫格式及樣本_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

libraryieee;useieee.std_logic_1164.all;useieee.std_logic_unsigned.a(chǎn)ll;entityCNT16isport(CLK,RST,EN:instd_logic;CQ:OUTstd_logic_vector(3downto0);COUT:OUTstd_logic);endCNT16;architecturebehavofCNT16isbeginprocess(CLK,RST,EN)VARIABLECQI:std_logic_vector(3downto0);beginifRST='1'thenCQI:=(others=>'0');elsifCLK'eventandCLK='1'thenifEN='1'thenifCQI<15THENCQI:=CQI+1;elseCQI:=(others=>'0');endif;endif;endif;ifCQI=15THENCOUT<='1';elseCOUT<='0';endif;CQ<=CQI;endprocess;endarchitecturebehav;實(shí)驗(yàn)報(bào)告的格式:實(shí)驗(yàn)名稱實(shí)驗(yàn)?zāi)康?實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)條件?(1)、開發(fā)軟件Max+PlusII或者QuartusII(2)、實(shí)驗(yàn)設(shè)備GW-48系列EDA實(shí)驗(yàn)開發(fā)系統(tǒng)(3)、所用芯片Altera公司ACEX1K系列的EP1K30TC144-3芯片實(shí)驗(yàn)設(shè)計(jì)

(1)、系統(tǒng)的原理框圖?(2)、原理圖/VHDL源程序

(3)、波形及仿真文獻(xiàn)

(4)、管腳鎖定文獻(xiàn)(管腳鎖定情況,在rpt文獻(xiàn)里可以看到)實(shí)驗(yàn)結(jié)果及總結(jié)

(1)、系統(tǒng)仿真情況

(2)、硬件驗(yàn)證情況?(3)、實(shí)驗(yàn)過程中出現(xiàn)的問題及解決的辦法注意:統(tǒng)一用五號(hào)宋體,行間距為1.5倍。實(shí)驗(yàn)報(bào)告樣本:姓名:李某某學(xué)號(hào):06005數(shù)字頻率計(jì)設(shè)計(jì)實(shí)驗(yàn)實(shí)驗(yàn)?zāi)康氖煜ax+PlusⅡ和GW-48型EDA開發(fā)系統(tǒng)的使用掌握具有一定復(fù)雜限度的綜合電路設(shè)計(jì)實(shí)驗(yàn)內(nèi)容設(shè)計(jì)并調(diào)試好4位十進(jìn)制數(shù)字頻率計(jì),并用EDA實(shí)驗(yàn)開發(fā)系統(tǒng)進(jìn)行硬件驗(yàn)證。實(shí)驗(yàn)條件(1)、開發(fā)軟件Max+Pl(wèi)usII或者QuartusII(2)、實(shí)驗(yàn)設(shè)備GW-48系列EDA實(shí)驗(yàn)開發(fā)系統(tǒng)(3)、所用芯片Altera公司ACEX1K系列的EP1K30TC144-3芯片實(shí)驗(yàn)設(shè)計(jì)?(1)、系統(tǒng)的原理框圖圖1系統(tǒng)的總原理框圖(2)、VHDL源程序及時(shí)序仿真文獻(xiàn)一:TEST_CTL.VHD測(cè)頻控制信號(hào)發(fā)生器:產(chǎn)生1S脈寬的周期信號(hào)和鎖存、清零信號(hào)---------------------------------------------------------------------------LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYTEST_CTLIS PORT(??CLK ??:IN STD_LOGIC; --1hZ的輸入時(shí)鐘 TEST_EN :OUT STD_LOGIC;?--計(jì)數(shù)時(shí)鐘使能,脈寬為1S??LOAD :OUT STD_LOGIC; --鎖存信號(hào)? CLR_CNT??:OUT?STD_LOGIC); --清零信號(hào)ENDTEST_CTL;………… ELSECLR_CNT<='0'; ENDIF;?ENDPROCESS;? TEST_EN<=DIV2_CLK; LOAD<=NOTDIV2_CLK;?ENDa;-------------------------------------------------------------------------圖2TEST_CTL.VHD的時(shí)序仿真波形圖文獻(xiàn)二:CNT10.VHD--帶有時(shí)鐘使能異步清零的十進(jìn)制計(jì)數(shù)器-------------------------------------------------------------------------LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYIS?PORT( ?CLK?? :IN STD_LOGIC; ?--計(jì)數(shù)時(shí)鐘信號(hào) …………??ENDa;--------------------------------------------------------------------圖3cnt10.vhd的時(shí)序仿真波形圖文獻(xiàn)三:REG16.VHD--16位鎖存器,好處:顯示的數(shù)據(jù)穩(wěn)定,不會(huì)由于周期性的清零信號(hào)而不斷的閃爍。------------------------------------------------------------------LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYREG16IS?PORT(??LOAD? :IN?STD_LOGIC; ?? --鎖存允許信號(hào)? DIN?? :IN STD_LOGIC_VECTOR(15DOWNTO0);??? ??DOUT ?:OUT STD_LOGIC_VECTOR(15DOWNTO0)); ENDREG16;…… ??ENDPROCESS;ENDa;―――――――――――――――――――――――――――圖4REG16.VHD的時(shí)序仿真波形圖圖5頂層設(shè)計(jì)文獻(xiàn)的時(shí)序仿真波形圖(CLK=1S,F_IN=175US,END_TIME=5S)(3)、管腳鎖定情況選用模式模式5輸入/輸出端口結(jié)構(gòu)圖上的信號(hào)名鎖定的引腳號(hào)CLKCLOCK254FINCLOCK0126CARRY_OUTPIO820DOUT0PIO1630………………DOUT15PIO3172五、實(shí)驗(yàn)結(jié)果及總結(jié)1.CLK接CLOCK2中的1Hz。2.當(dāng)FIN接CLOCK5中的1024Hz-顯示1024Hz;4096Hz-顯示4196Hz;?32768Hz-顯示2776Hz,并且指示燈D1周期性變化,每周期連續(xù)閃動(dòng)三次。3.當(dāng)FIN接CLOCK0中的16384Hz-顯示6410Hz,指示燈D1周期性閃動(dòng)。4.當(dāng)測(cè)量四位或四位以下的頻率值,數(shù)碼顯示的準(zhǔn)確性較高。實(shí)實(shí)驗(yàn)一用原理圖輸入法設(shè)計(jì)一位全加器一實(shí)驗(yàn)?zāi)康氖煜み\(yùn)用QuartusII的原理圖輸入方法設(shè)計(jì)簡樸組合電路掌握層次化設(shè)計(jì)方法并通過一個(gè)一位全加器的設(shè)計(jì)把握運(yùn)用EDA軟件進(jìn)行電子線路設(shè)計(jì)的具體流程二實(shí)驗(yàn)內(nèi)容1、器材用品:計(jì)算機(jī)一臺(tái)2、環(huán)節(jié)建立工作庫文獻(xiàn)夾;編輯設(shè)計(jì)一位全加器的原理圖;半加器原理圖在QuartusII軟件上進(jìn)行原理圖仿真;實(shí)驗(yàn)結(jié)果及總結(jié)。LIBRARYIEEE;--半加器描述(2):真值表描述方法USEIEEE.STD_LOGIC_1164.ALL;ENTITYh_adderISPORT(a,b:INSTD_LOGIC;co,so:OUTSTD_LOGIC);ENDENTITYh_adder;ARCHITECTUREfh1OFh_adderisSIGNALabc:STD_LOGIC_VECTO(shè)R(1DOWNTO0);--定義標(biāo)準(zhǔn)邏輯位矢量數(shù)據(jù)類型BEGINabc<=a&b;--a相并b,即a與b并置操作PROCESS(abc)BEGINCASEabcIS--類似于真值表的CASE語句WHEN"00"=>so<='0';co<='0';WHEN"01"=>so<='1';co<='0';WHEN"10"=>so<='1';co<='0';WHEN"11"=>so<='0';co<='1';WHENOTHERS=>NULL;ENDCASE;ENDPROCESS;ENDARCHITECTUREfh1;LIBRARYIEEE;--半加器描述(1):布爾方程描述方法USEIEEE.STD_LOGIC_1164.ALL;ENTITYh_adderIS

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論