電路設(shè)計(jì)與制版-Protel 2004第11章_第1頁(yè)
電路設(shè)計(jì)與制版-Protel 2004第11章_第2頁(yè)
電路設(shè)計(jì)與制版-Protel 2004第11章_第3頁(yè)
電路設(shè)計(jì)與制版-Protel 2004第11章_第4頁(yè)
電路設(shè)計(jì)與制版-Protel 2004第11章_第5頁(yè)
已閱讀5頁(yè),還剩13頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

電路設(shè)計(jì)與制版——Protel2004

第11章電路板的DRC設(shè)計(jì)校驗(yàn)電路板設(shè)計(jì)完成后,設(shè)計(jì)者應(yīng)當(dāng)對(duì)電路板進(jìn)行設(shè)計(jì)規(guī)則檢驗(yàn)(DesignRulesCheck,簡(jiǎn)稱(chēng)DRC),以確保電路板上所有的網(wǎng)絡(luò)連接正確無(wú)誤,并符合電路板設(shè)計(jì)規(guī)則和設(shè)計(jì)者的要求。DRC設(shè)計(jì)規(guī)則校驗(yàn)可以分為兩種形式:在線(xiàn)式DRC校驗(yàn)(Online)和批處理式DRC校驗(yàn)(Batch)。在線(xiàn)式DRC校驗(yàn)主要運(yùn)用在電路板的設(shè)計(jì)過(guò)程中,如果電路板上有違反設(shè)計(jì)規(guī)則的操作,系統(tǒng)將會(huì)使違反規(guī)則的圖件變成綠色以提醒用戶(hù)。而且當(dāng)前的操作也不能繼續(xù)進(jìn)行。批處理DRC校驗(yàn)主要運(yùn)用在電路板設(shè)計(jì)完成后,對(duì)整個(gè)電路板進(jìn)行一次全面地設(shè)計(jì)規(guī)則檢驗(yàn),凡是與電路板設(shè)計(jì)規(guī)則沖突的設(shè)計(jì)也會(huì)變成綠色。

11.1設(shè)置DRC設(shè)計(jì)校驗(yàn)選項(xiàng)在執(zhí)行DRC設(shè)計(jì)校驗(yàn)之前,設(shè)計(jì)者必須對(duì)設(shè)計(jì)校驗(yàn)項(xiàng)目進(jìn)行設(shè)置。一般電路設(shè)計(jì)都要求對(duì)以下幾項(xiàng)進(jìn)行DRC設(shè)計(jì)校驗(yàn)。(1)【Clearance】:安全間距限制設(shè)計(jì)規(guī)則校驗(yàn)。(2)【W(wǎng)idth】:導(dǎo)線(xiàn)寬度限制設(shè)計(jì)規(guī)則校驗(yàn)。(3)【Short-Circuit】:短路限制設(shè)計(jì)規(guī)則校驗(yàn)。(4)【Un-RoutedNet】:未布線(xiàn)網(wǎng)絡(luò)限制設(shè)計(jì)規(guī)則校驗(yàn)。這些校驗(yàn)項(xiàng)目與電路板上的設(shè)計(jì)規(guī)則具有一一對(duì)應(yīng)關(guān)系,所以與設(shè)計(jì)規(guī)則沖突的項(xiàng)目都會(huì)被檢查出來(lái)。

11.2DRC設(shè)計(jì)校驗(yàn)Setup1:打開(kāi)第11章設(shè)計(jì)工程實(shí)例文件“4PortSerialInterface.PRJPCB”的PCB文件“4PortSerialInterface.PCBDOC”,如圖11-1所示。圖11-1PCB文件

11.2DRC設(shè)計(jì)校驗(yàn)Setup2:在進(jìn)行DRC設(shè)計(jì)校驗(yàn)之前,對(duì)設(shè)計(jì)校驗(yàn)項(xiàng)目進(jìn)行設(shè)置。(1)執(zhí)行菜單命令【Tools】/【DesignRuleCheck】,即可進(jìn)入如圖11-2所示的【DesignRuleChecker】(設(shè)計(jì)規(guī)則校驗(yàn)器)設(shè)置對(duì)話(huà)框。圖11-2設(shè)計(jì)規(guī)則校驗(yàn)器設(shè)置對(duì)話(huà)框

11.2DRC設(shè)計(jì)校驗(yàn)(2)在該對(duì)話(huà)框中左側(cè)列表欄中選中【ReportOptions】(報(bào)告文件)選項(xiàng),然后在右側(cè)面板上選中以下3項(xiàng):【CreateReportFile】(生成設(shè)計(jì)規(guī)則校驗(yàn)報(bào)表文件)、【CreateViolations】(生成違反設(shè)計(jì)規(guī)則綠色標(biāo)記)和【Sub-netDetails】(列出違反設(shè)計(jì)規(guī)則的子網(wǎng)絡(luò)),并設(shè)置當(dāng)設(shè)計(jì)規(guī)則的沖突數(shù)目超過(guò)“500”時(shí),系統(tǒng)將自動(dòng)中止停止校驗(yàn)。(3)在該對(duì)話(huà)框中左側(cè)列表欄中選中【Electrical】(電氣規(guī)則),然后在右側(cè)面板上選中以下3個(gè)選項(xiàng)的“Batch”項(xiàng):【Clearance】、【Short-Circuit】和【Un-RoutedNet】,如圖11-3所示

。圖11-3設(shè)置電氣校驗(yàn)規(guī)則

11.2DRC設(shè)計(jì)校驗(yàn)(4)在該對(duì)話(huà)框中左側(cè)列表欄中選中【Routing】(布線(xiàn)規(guī)則),然后在右側(cè)面板上選中【W(wǎng)idth】選項(xiàng)的“Batch”項(xiàng),如圖11-4所示。圖11-4設(shè)置布線(xiàn)校驗(yàn)規(guī)則

11.2DRC設(shè)計(jì)校驗(yàn)Setup3:完成上述設(shè)計(jì)校驗(yàn)項(xiàng)目的設(shè)置后,單擊按鈕,系統(tǒng)將執(zhí)行DRC設(shè)計(jì)規(guī)則校驗(yàn),生成設(shè)計(jì)規(guī)則校驗(yàn)報(bào)表文件。系統(tǒng)將自動(dòng)切換到報(bào)表文件窗口,如圖11-5所示

。圖11-5規(guī)則校驗(yàn)報(bào)表文件

11.2DRC設(shè)計(jì)校驗(yàn)Setup4:激活【Message】面板,在其中可以看到系統(tǒng)提示的錯(cuò)誤或者警告信息,該面板如圖11-6所示

。圖11-6消息面板

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

進(jìn)行DRC設(shè)計(jì)校驗(yàn)的目的是找到電路板上違反規(guī)則的設(shè)計(jì),然后進(jìn)行修改。

Setup1:打開(kāi)第11章設(shè)計(jì)工程文件“LCD顯示電路.PRJPCB”中的PCB文件“LCD顯示電路.PCBDOC”,如圖11-7所示

。圖11-7PCB文件

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

Setup2:執(zhí)行菜單命令【Tools】/【DesignRuleCheck】,系統(tǒng)執(zhí)行DRC設(shè)計(jì)規(guī)則校驗(yàn)操作并生成規(guī)則校驗(yàn)表文件,該文件如下所示。系統(tǒng)自動(dòng)彈出【Message】面板,如圖11-8所示。圖11-8消息面板中的錯(cuò)誤信息

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

ProtelDesignSystemDesignRuleCheckPCBFile:\DocumentsandSettings\new\桌面\LED顯示電路\LED顯示電路1.PCBDOCDate:2009-2-24Time:11:39:43ProcessingRule:Short-CircuitConstraint(Allowed=No)(All),(All)RuleViolations:0ProcessingRule:Broken-NetConstraint((All))ViolationNetNetJP1_3isbrokeninto2sub-nets.RoutedTo0.00%Subnet:JP1-3Subnet:U1-13RuleViolations:1ProcessingRule:ClearanceConstraint(Gap=15mil)(All),(All)

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

RuleViolations:0ProcessingRule:WidthConstraint(Min=10mil)(Max=10mil)(Preferred=10mil)(All)RuleViolations:0ProcessingRule:HoleSizeConstraint(Min=1mil)(Max=100mil)(All)ViolationPadFree-0(120mil,1380mil)Multi-LayerActualHoleSize=118.11milViolationPadFree-1(1880mil,1380mil)Multi-LayerActualHoleSize=118.11milViolationPadFree-2(1880mil,120mil)Multi-LayerActualHoleSize=118.11milViolationPadFree-3(120mil,120mil)Multi-LayerActualHoleSize=118.11mil

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

RuleViolations:4ProcessingRule:WidthConstraint(Min=25mil)(Max=25mil)(Preferred=25mil)(InNet('VCC'))RuleViolations:0ViolationsDetected:5TimeElapsed:00:00:02Setup3:分析規(guī)則校驗(yàn)報(bào)表文件并修改電路板設(shè)計(jì)中的錯(cuò)誤。在上面的報(bào)表文件中可以看到該電路板設(shè)計(jì)中一共存在5處違反設(shè)計(jì)規(guī)則。其中4項(xiàng)是焊盤(pán)尺寸過(guò)大,而這4個(gè)尺寸過(guò)大的焊盤(pán)都是位于電路板四角的安裝孔,所以不必修改。剩余的一項(xiàng)是電路板上存在一個(gè)未完全布線(xiàn)的網(wǎng)絡(luò)。

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

Setup4:切換工作窗口到PCB編輯器窗口,雙擊消息面板中的最下方的錯(cuò)誤信息即可跳轉(zhuǎn)到違反設(shè)計(jì)規(guī)則的地方,如圖11-9所示。在該位置可以看到一段飛線(xiàn)沒(méi)有布線(xiàn)

。圖11-9違反設(shè)計(jì)規(guī)則

11.3通過(guò)DRC設(shè)計(jì)校驗(yàn)報(bào)告修改電路板

Setup5:用手工布線(xiàn)的方式添加上未布線(xiàn)的導(dǎo)線(xiàn),結(jié)果如圖11-10所示。然后重新執(zhí)行一遍DRC設(shè)計(jì)校驗(yàn)。此時(shí)消息面板如圖11-11所示。在該面板中可以看到該項(xiàng)錯(cuò)誤已經(jīng)被消除了

。圖11-10重新手工布線(xiàn)圖11-11消除布線(xiàn)錯(cuò)誤11.4小結(jié)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論