去耦電容的有效使用方法要點二-設(shè)計應(yīng)用_第1頁
去耦電容的有效使用方法要點二-設(shè)計應(yīng)用_第2頁
去耦電容的有效使用方法要點二-設(shè)計應(yīng)用_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

精品文檔-下載后可編輯去耦電容的有效使用方法要點二-設(shè)計應(yīng)用前段時間有跟大家分享過去耦電容的有效使用方法——“要點一”使用多個去耦電容,今天為大家繼續(xù)介紹“要點二”降低電容的ESL(等效串聯(lián)電感)去耦電容的有效使用方法要點一:點擊鏈接要點2:降低電容的ESL(等效串聯(lián)電感)去耦電容的有效使用方法的第二個要點是降低電容的ESL(即等效串聯(lián)電感)。雖說是“降低ESL”,但由于無法改變單個產(chǎn)品的ESL本身,因此這里是指“即使容值相同,也要使用ESL小的電容”。通過降低ESL,可改善高頻特性,并可更有效地降低高頻噪聲。即使容值相同也要使用尺寸較小的電容對于積層陶瓷電容(MLCC),有時會準備容值相同但尺寸不同的幾個封裝。ESL取決于引腳部位的結(jié)構(gòu)。尺寸較小的電容基本上引腳部位也較小,通常ESL較小。下圖是容值相同、大小不同的電容的頻率特性示例。如圖所示,更小的1005尺寸的諧振頻率更高,在之后感性區(qū)域的頻率范圍阻抗較低。這正如在“電容的頻率特性”中所介紹的,電容的諧振頻率是基于以下公式的,從公式中可見,只要容值相同,ESL越低諧振頻率越高。另外,感性區(qū)域的阻抗特性取決于ESL,這一點也曾介紹過。

關(guān)于噪聲對策,當(dāng)需要降低更高頻段的噪聲時,可以選擇尺寸小的電容。使用旨在降低ESL的電容積層陶瓷電容中,有些型號采用的是旨在降低ESL的形狀和結(jié)構(gòu)。

如上圖所示,普通電容的電極在短邊側(cè),而LW逆轉(zhuǎn)型的電極則相反,在長邊側(cè)。由于L(長度)和W(寬度)相反,故稱“LW逆轉(zhuǎn)型”。是通過增加電極的寬度來降低ESL的類型。三端電容是為了改善普通電容(兩個引腳)的頻率特性而優(yōu)化了結(jié)構(gòu)的電容。三端電容是將雙引腳電容的一個引腳(電極)的另一端向外伸出作為直通引腳,將另一個引腳作為GND引腳。在上圖中,輸入輸出電極相當(dāng)于兩端伸出的直通引腳,左右的電極當(dāng)然是導(dǎo)通的。這種輸入輸出電極(直通引腳)和GND電極間存在電介質(zhì),起到電容的作用。將輸入輸出電極串聯(lián)插入電源或信號線(將輸入輸出電極的一端連接輸入端,另一端連接輸出端),GND電極接地。這樣,由于輸入輸出電極的ESL不包括在接地端,因此接地的阻抗變得非常低。另外,輸入輸出電極的ESL通過在噪聲路徑直接插入,有利于降低噪聲(增加插入損耗)。通過在長邊側(cè)成對配置GND電極,可抑制ESL;再采用并聯(lián)的方式,可使ESL減半?;谶@樣的結(jié)構(gòu),三端電容不僅具有非常低的ESL,而且可保持低ESR,與相同容值相同尺寸的雙引腳型電容相比,可顯著改善高頻特性。關(guān)鍵要點:去耦電容的有效使用方法有兩個要點:①使用多個電容,②降低電容的ESL。通過降

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論