VHDL-設(shè)計(jì)七人表決器_第1頁(yè)
VHDL-設(shè)計(jì)七人表決器_第2頁(yè)
VHDL-設(shè)計(jì)七人表決器_第3頁(yè)
VHDL-設(shè)計(jì)七人表決器_第4頁(yè)
VHDL-設(shè)計(jì)七人表決器_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

《FPGA系統(tǒng)設(shè)計(jì)與開發(fā)》課程設(shè)計(jì)報(bào)告題目:七人表決器專業(yè):電子信息工程專業(yè)學(xué)號(hào):1340820410姓名:楊彪指導(dǎo)老師:聶小燕一、實(shí)驗(yàn)?zāi)康?、熟悉VHDL的編程。2、熟悉七人表決器的工作原理。進(jìn)一步了解實(shí)驗(yàn)系統(tǒng)的硬件結(jié)構(gòu)。二、實(shí)驗(yàn)原理所謂表決器就是對(duì)于一個(gè)行為由多個(gè)人投票如果同意的票數(shù)過(guò)半就認(rèn)為此行為可行;否則如果否決的票數(shù)過(guò)半,則認(rèn)為此行為無(wú)效。七人表決器顧名思義就是由七個(gè)人來(lái)投票,當(dāng)同意的票數(shù)大于或者等于4時(shí),則認(rèn)為同意;反之,當(dāng)否決的票數(shù)大于或者等于4時(shí),認(rèn)為不同意。實(shí)驗(yàn)中用7個(gè)撥動(dòng)開關(guān)來(lái)表示七個(gè)人,分別用7個(gè)LED等來(lái)反應(yīng)每個(gè)人的決定,當(dāng)對(duì)應(yīng)的撥動(dòng)開關(guān)輸入為‘1’時(shí),表示此人同意,LED燈點(diǎn)亮;否則若撥動(dòng)開關(guān)輸入為‘,則表示人反對(duì),LED燈不亮。表決的結(jié)果也用一個(gè)LED表示,若表決的結(jié)果為同意則LD被點(diǎn)亮否則如果表決的結(jié)果為反對(duì)則LED不會(huì)被點(diǎn)亮。同時(shí),數(shù)碼管上顯示通過(guò)的票數(shù)。三、實(shí)驗(yàn)內(nèi)容本實(shí)驗(yàn)就是利用實(shí)驗(yàn)系統(tǒng)中的撥動(dòng)開關(guān)模塊和LED模塊以及數(shù)碼管模塊來(lái)實(shí)現(xiàn)一個(gè)簡(jiǎn)單的七人表決器的功能。撥動(dòng)開關(guān)模塊中的K1~K7表示七個(gè)人,當(dāng)撥動(dòng)開關(guān)輸入為‘1’時(shí),表示對(duì)應(yīng)的人投同意票,對(duì)應(yīng)的LED燈亮;否則當(dāng)撥動(dòng)開關(guān)輸入為‘0’時(shí),表示對(duì)應(yīng)的人投反對(duì)票,對(duì)應(yīng)的LED燈不亮;LED模塊中LED1表示七人表決的結(jié)果,當(dāng)LED1點(diǎn)亮?xí)r,表示此行為通過(guò)表決;否則當(dāng)LED1熄滅時(shí),表示此行為未通過(guò)表決。同時(shí)通過(guò)的票數(shù)在數(shù)碼管上顯示出來(lái)。四、實(shí)驗(yàn)步驟1、打開QUARTUSII軟件,建一個(gè)工程。2、建完工程之后,再新建一個(gè)VHDLFile,打開VDL編輯器對(duì)話框。3、按照實(shí)驗(yàn)原理和自己的想法在VHDL編輯窗口編寫VHDL程序4、編寫完VHDL程序后,保存起來(lái),并建立工程。CASEshuiS----指示燈顯示投票結(jié)果,數(shù)碼管顯示同意人數(shù)WHEN0=>Result<='0';LEDAG<="0111111";LED<=K;WHEN1=>Result<='0';LEDAG<="0000110";LED<=K;WHEN2=>Result<='0';LEDAG<="1011011";LED<=K;WHEN3=>Result<='0';LEDAG<="1001111";LED<=K;WHEN4=>Result<='1';LEDAG<="1100110";LED<=K;WHEN5=>Result<='1';LEDAG<="1101101";LED<=K;WHEN6=>Result<='1';LEDAG<="1111101";LED<=K;WHEN7=>Result<='1';LEDAG<="0100111";LED<=K;WHENothers=>Result<='0';LEDAG<="0000000";LED<=K;ENDCASE;ENDIF;ELSE-----啟動(dòng)復(fù)位功能,同時(shí)復(fù)位指示燈和數(shù)碼管Result<='0';LEDAG<="0111111";LED<="0000000";ENDIF;ENDPROCESS;ENDARCHITECTUREone;六、對(duì)VHDL程序進(jìn)行編譯仿真的圖形七、管腳分配表八、實(shí)驗(yàn)結(jié)果與現(xiàn)象當(dāng)設(shè)計(jì)件加載到試驗(yàn)箱后撥動(dòng)實(shí)驗(yàn)系統(tǒng)中的撥動(dòng)開關(guān)模塊的K0-K7七位動(dòng)開關(guān)如果撥動(dòng)開關(guān)的值“1”即撥動(dòng)開關(guān)的開關(guān)置于上端,表示此人通過(guò)表決,對(duì)應(yīng)的LE

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論