三相半波可控整流電路建模仿_第1頁(yè)
三相半波可控整流電路建模仿_第2頁(yè)
三相半波可控整流電路建模仿_第3頁(yè)
三相半波可控整流電路建模仿_第4頁(yè)
三相半波可控整流電路建模仿_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

實(shí)用文案實(shí)用文案項(xiàng)目一三相半波可控整流電路建模仿真實(shí)訓(xùn)班級(jí):應(yīng)電084組別:第2組成員:陳巧合、李放、范獻(xiàn)、屠祖屏、江波、張小龍、琚升升一、三相半波可控整流電路(電阻性負(fù)載)(1)原理圖變壓器二次側(cè)接成星形得到零線,而一次側(cè)接成三角形,為△“接法。三個(gè)晶閘管分別接入a、b、c三相電源,其陰極連接在一起為共陰極接法。如圖1-1。TrVT1id嗎uR嗎d圖1-1(2)建立仿真模型根據(jù)原理圖用matalb軟件畫(huà)出正確的仿真電路圖,如圖1-2。時(shí)間0結(jié)束時(shí)間0.05s,如圖1-3。SimuldtioritimeSelect/SolverDataImport/ExportOptimizationEl-DiagnosticsSampleTimeDataValidi^TypeConversionC.rinriectivityCompatibilityModelReferencingHardwareImplementationModelReferencing£]■■Real-TimeWorkshopCommentsSymbolsCustomCodeDebugInterface0-HDLCoderijlobdlbettingsTestBenchEDAToolScriptsStarttime:MESolveroptiunsType:Variable-stepSolver:ode45(Dormand-Prince)Maxstepsize:autoRelativetolerance:Minstepsize:autoAbsolutetolerance:dUtOInitialstepsize:autoZerocrossingcontrol:Uselocalsettings□AutomaticdllyhandledatatransfersbetweentasksSolverdiagnosticcontrolsStoptime:0.0SNumberofconsecutiveminstepsizeviolationsallowed:1Consecutivezerocrossingsrelativetcilerance:10K128xepsNumberofconsecutivezerocrossingsalluwed:1UUU圖1-3脈沖參數(shù),振幅1V,周期0.02,占空比10%,時(shí)相延遲為(+30)*0.01/180"?Help如圖1-4電源參數(shù),、120°、-120頻率50hz,電壓100v,其相限角度分別為0°如圖1-5、圖1-6、圖1-7。圖1-5圖1-6圖1-7晶閘管參數(shù),如圖1-8圖1-8(3)仿真參數(shù)設(shè)置設(shè)置觸發(fā)脈沖a分別為0°、30°、60°、90°。與其產(chǎn)生的相應(yīng)波形分別如圖1-9、圖1-10、圖1-11、圖1-12。在波形圖中第一列波為脈沖波形,第二列波為流過(guò)晶閘管電流波形,第三列波為晶閘管電壓波形,第四列波為負(fù)載電流波形和負(fù)載電壓波形。標(biāo)準(zhǔn)文檔標(biāo)準(zhǔn)文檔*200-200-400-400200Pimeoffset:0*200-200-400-400200Pimeoffset:03-200&第imeoffset:00.5題J..3-200&第imeoffset:00.5題J..0.0150^……二、三相半波可控整流電路(阻-感性負(fù)載)(1)原理圖如圖變壓器二次側(cè)接成星形得到零線,而一次側(cè)接成三角形,為4/Y接法。三個(gè)晶閘管分別接入a、b、c三相電源,其陰極連接在一起為共陰極接法,負(fù)載接電阻和電感。如圖2-1。圖2-1圖2-1(2)建立仿真模型如圖根據(jù)原理圖用matalb軟件畫(huà)出正確的仿真電路圖,整體模型如圖2-2。標(biāo)準(zhǔn)文檔標(biāo)準(zhǔn)文檔實(shí)用文案實(shí)用文案電感參數(shù)設(shè)置如2-3。圖2-3仿真參數(shù),算法(solver)odel5s,相對(duì)誤差(relativetolerance)1e-3,開(kāi)始時(shí)間0結(jié)束時(shí)間0.05s,如圖1-3。脈沖參數(shù),振幅1V,周期0.02,占空比10%,時(shí)相延遲為(+30)*0.01/180如圖1-4電源參數(shù),頻率50hz,電壓100v,其相限角度分別為0°、120°、-120°如圖1-5、圖1-6、圖1-7。晶閘管參數(shù),如圖1-8(3)設(shè)置模型參數(shù)設(shè)置觸發(fā)脈沖a分別為0°、30°60°、90°。與其產(chǎn)生的相應(yīng)波形分別如圖2-4、圖2-5、圖2-6、圖2-7。在波形圖中第一列波為脈沖波形,第二列波為流過(guò)晶閘管電流波形,第三列波為晶閘管電壓波形,第四列波為負(fù)載電流波形和負(fù)載電壓波形。標(biāo)準(zhǔn)文檔標(biāo)準(zhǔn)文檔0.5^??…■200\圖/XM0.5^??…■200\圖/XM/--200-400-100imeoffset:05030時(shí)整流由壓波形與電阻負(fù)載時(shí)相同id阻感負(fù)載d0.5500.5imeoffset:030時(shí)整流由壓波形與電阻負(fù)載時(shí)相同id阻感負(fù)載d0.5500.5imeoffset:0200-200三、三相半波共陽(yáng)可控整流電路(電阻負(fù)載)(1)原理圖如圖變壓器二次側(cè)接成星形得到零線,而一次側(cè)接成三角形,為△“接法。三個(gè)晶閘管分別接入a、b、c三相電源,其陽(yáng)極極連接在一起為共陽(yáng)極接法。如圖3-1。TrVT1id嗎UR叫d圖3-1(2)建立仿真模型如圖根據(jù)原理圖用matalb軟件畫(huà)出正確的仿真電路圖,整體模型如圖3-2。時(shí)間0結(jié)束時(shí)間0.05s,如圖1-3。脈沖參數(shù),振幅1V,周期0.02,占空比10%,時(shí)相延遲為(+30)*0.01/180如圖1-4電源參數(shù),頻率50hz,電壓100v,其相限角度分別為0°、120°、-120°如圖1-5、圖1-6、圖1-7。晶閘管參數(shù),如圖1-8(3)設(shè)置模型參數(shù)設(shè)置觸發(fā)脈沖a分別為0°、30°60°、90°。與其產(chǎn)生的相應(yīng)波形分別如圖3-3、圖3-4、圖3-5、圖3-6。在波形圖中第一列波為脈沖波形,第二列波為流過(guò)晶閘管電流波形,第三列波為晶閘管電壓波形,第四列波為負(fù)載電

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論