Cadence軟件使用教程-課件_第1頁
Cadence軟件使用教程-課件_第2頁
Cadence軟件使用教程-課件_第3頁
Cadence軟件使用教程-課件_第4頁
Cadence軟件使用教程-課件_第5頁
已閱讀5頁,還剩54頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

Cadence軟件使用教程Cadence軟件使用教程1、利用OrCADCaptureCIS進(jìn)行原理圖設(shè)計(jì)2、利用CadencePCBEditor進(jìn)行PCB布局布線3、光繪文件(Artwork)制作,如何生成Gerber文件Cadence軟件使用教程Cadence軟件使用教程1、系統(tǒng)的原理圖工程文件2、系統(tǒng)的PCB圖工程文件3、原件庫、封裝庫文件4、板上芯片的datasheet5、給PCB廠商的Gerber文件(Artwork)6、DSP6713程序的C語言源代碼Cadence軟件使用教程1、能自己開發(fā)出一塊DSP學(xué)習(xí)板2、學(xué)會用Cadence軟件進(jìn)行原理圖設(shè)計(jì)3、學(xué)會用Cadence軟件進(jìn)行PCB板設(shè)計(jì)Cadence軟件使用教程設(shè)計(jì)即正確原則Cadence軟件使用教程1、電路設(shè)計(jì)是充滿直覺的過程。直覺來源于以往的設(shè)計(jì)經(jīng)驗(yàn)。2、不要盲從已有的經(jīng)驗(yàn),經(jīng)驗(yàn)有正確的也有錯誤的。3、一個根本的出發(fā)點(diǎn):用懷疑的眼光看待已有的經(jīng)驗(yàn)。4、對正確的經(jīng)驗(yàn):什么情況下是正確的?為什么能解決問題?機(jī)理是什么?5、錯誤的經(jīng)驗(yàn):為什么錯誤?會產(chǎn)生哪些問題?背后的原理是什么?兩個例子:

0.1uF去耦電容33歐姆電阻端接Cadence軟件使用教程如何快速積累經(jīng)驗(yàn):學(xué)習(xí)SI、PI、EMC設(shè)計(jì)的基本原理。向高手學(xué)習(xí),而不是向老手學(xué)習(xí)。仔細(xì)分析學(xué)到的經(jīng)驗(yàn)做法,什么時(shí)候?qū)?,什么時(shí)候不對?設(shè)計(jì)中仿真,得到一個預(yù)期的性能目標(biāo)。仿真不能解決一切問題,但能幫助我們快速積累正確的經(jīng)驗(yàn)。后期測試,對比仿真結(jié)果。哪些問題達(dá)到了預(yù)期結(jié)果,哪些沒有達(dá)到預(yù)期結(jié)果?還有什么沒考慮到?分析背后的機(jī)理。下一次設(shè)計(jì)把積累的用上,重復(fù)這一過程,再測試,再積累。Cadence軟件使用教程PCB設(shè)計(jì)簡化流程:Cadence軟件使用教程AllegroPCBEditor用于創(chuàng)建修改設(shè)計(jì)文件,是主要的設(shè)計(jì)工具。可以單獨(dú)使用,也可以在工程管理器中使用。有兩種模式:layoutmode和symbolcreationmode當(dāng)我們進(jìn)行手工布局布線時(shí),就工作在這種layoutmode模式下。symbolcreationmode中可以創(chuàng)建及修改packagesymbol,mechanicalsymbol,formatsymbol,shapesymbol,flashsymbol.PadstackDesigner創(chuàng)建及修改焊盤padstacksAllegro在創(chuàng)建零件封裝時(shí),焊盤需要單獨(dú)設(shè)計(jì),必須使用這個工具先創(chuàng)建焊盤。DBDoctor用于檢查設(shè)計(jì)數(shù)據(jù)中的錯誤,在設(shè)計(jì)的每一個階段執(zhí)行,可以部分修復(fù)數(shù)據(jù)錯誤。在生成光繪文件前必須進(jìn)行DBDoctor檢查。Cadence軟件使用教程AllegroConstraintManagerAllegro約束管理器,布局布線約束規(guī)則的創(chuàng)建、管理、評估、檢查等,如物理間距、線長、線寬等??梢耘cAllegroPCBEditor和AllegroPCBSI等完美集成,非常方便進(jìn)行交互設(shè)計(jì)。AllegroPCBRouter自動布線工具,對于有復(fù)雜設(shè)計(jì)規(guī)則的高密度電路板處理能力很強(qiáng),可以在AllegroPCBEditor中用自動布線命令調(diào)出來。這個布線工具名氣很大,對于簡單的電路板,布線很美觀,布通率很高。AllegroPCBSI電路板信號完整性仿真工具,可以進(jìn)行反射、串?dāng)_等噪聲分析,布線前后都可以使用,布線前主要進(jìn)行約束規(guī)則的開發(fā)。AllegroPCBPI電源完整性仿真工具,不能仿真電源平面分割情況,可以用其他工具代替。Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程1、打開OrCADCaptureCIS2、設(shè)置圖紙參數(shù)(OPTIONS—DESING—TEMPLATE):圖紙尺寸A3,背景顏色,TILE…..3、設(shè)計(jì)圖紙,確定工程名稱,圖紙名稱…Cadence軟件使用教程1、打開OrCADCaptureCIS2、建立元件庫(—LIBRARY).3、建立單個元件例子:建立CY2303,建立FB4、建立復(fù)合元件例子:建立NE_S5532,建立74HC005、用電子表格建立元件例子:建立EP2C35F672,DSP6713Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Cadence軟件使用教程Ca

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論