實驗報告:觸發(fā)器_第1頁
實驗報告:觸發(fā)器_第2頁
實驗報告:觸發(fā)器_第3頁
實驗報告:觸發(fā)器_第4頁
實驗報告:觸發(fā)器_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

四川大學電氣信息學院電氣工程及其自動化網絡專升本實驗報告 實驗課程:電工電子綜合實踐實驗名稱:觸發(fā)器班級:05秋電氣工程及其自動化姓名:學號:VH1052U2003日期:2007-實驗目的掌握觸發(fā)器的邏輯功能和測試方法。測試與非門構成的RS觸發(fā)器的邏輯功能。測試JK觸發(fā)器的邏輯功能。測試D觸發(fā)器的邏輯功能。實驗器材實物實驗器材(1)、NET數字電子技術實驗系統(tǒng)1套2、虛擬實驗器材(1)、操作系統(tǒng)為Windows95/98/ME的計算機1臺(2)、ElectronicsWorkbenchMultisim2001電子線路仿真軟件1套三、虛擬仿真實驗內容及步驟§1R-S觸發(fā)器從器件中調入所需元件與儀表,采用74LS00繪制電路,如圖11-4所示。按表11-4的邏輯狀態(tài)將接高電平或低電平,依次將測量值填入表11-4中。圖11-4RS觸發(fā)器的虛擬仿真實驗電路圖表11-4R-S觸發(fā)器的虛擬仿真實驗真值表輸入輸出RSQ00不定不定010111不變不變1010§2JK觸發(fā)器從器件中調入所需元件與儀表,采用74LS76繪制電路,如圖11-5所示。按表11-5的邏輯狀態(tài)將接高電平或低電平,依次將測量值填入表11-5中。圖11-5JK觸發(fā)器的虛擬仿真實驗電路圖表11-5JK觸發(fā)器虛擬仿真實驗真值輸入輸出SDRDCPJKQnQn+1LHXXXX1HLXXXX0HH下降沿LLXQnHH下降沿HLX1HH下降沿LHX0HH下降沿HHX§3D觸發(fā)器從器件中調入所需元件與儀表,采用74LS74繪制電路,如圖11-6所示。按表11-6的邏輯狀態(tài)將接高電平或低電平,依次將測量值填入表11-6中。圖11-6D觸發(fā)器的虛擬仿真實驗電路圖表11-6D觸發(fā)器虛擬仿真實驗真值輸出輸出SDRDCPDQnQn+1LHXXX1HLXXX0HH上升沿HX1HH上升沿LX0HHLXXQn五、實物實驗內容及步驟§1RS觸發(fā)器電路:接好電路,并按表11-7逐次從0→1→0變化,用“電平顯示”測試其輸出端Q相應的電平狀態(tài),把測試結果記入表11-7中表11-7RS觸發(fā)器R001S010CP010010010Q不定不定不定不定11不定00§2、JK觸發(fā)器測試電路:(1)異步置位和復位功能測試表11-874LS78異步置位和復位功能測試CPJKQXXX0101XXX1010(2)邏輯功能測試表11-974LS78邏輯功能測試J0101K0011CP01010010100101001010Q1111111111110001100100000001110000000110§3D觸發(fā)器異步置位和復位功能測試表11-10CPDQXX0101XX1010邏輯

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論