EDA技術(shù)與應(yīng)用講義 課程介紹_第1頁
EDA技術(shù)與應(yīng)用講義 課程介紹_第2頁
EDA技術(shù)與應(yīng)用講義 課程介紹_第3頁
EDA技術(shù)與應(yīng)用講義 課程介紹_第4頁
EDA技術(shù)與應(yīng)用講義 課程介紹_第5頁
已閱讀5頁,還剩22頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

課堂教學:40學時實驗教學:40學時學分:3學分課程性質(zhì):專業(yè)選修課課程介紹

<EDA技術(shù)與應(yīng)用>課程講義本節(jié)內(nèi)容課程內(nèi)容介紹先修課程學習本課程的用途參考書籍相關(guān)網(wǎng)絡(luò)資源課時安排考核方式廣義的EDA概念EDA:概念ElectronicDesignAutomation(電子設(shè)計自動化)包含了3個方面的內(nèi)容:設(shè)計仿真制造其他領(lǐng)域的應(yīng)用(CAD,CAPP):機械:orCAD建筑,機械、通信、航空航天、軍事等電子工程領(lǐng)域的EDAEDA:電子設(shè)計自動化ElectronicDesignAutomationEDA技術(shù)就是:依賴功能強大的計算機,在EDA工具軟件平臺上,用硬件描述語言(HDL)作為系統(tǒng)邏輯描述手段來完成電子線路設(shè)計文件

最終實現(xiàn)->

特定電子線路的硬件(芯片或者電路板)本課程的EDA概念學習如何使用

可編程邏輯器件進行電子系統(tǒng)設(shè)計的方法和步驟課程的具體內(nèi)容要學習的關(guān)鍵內(nèi)容FPGA/CPLD芯片的結(jié)構(gòu)PFGA/CPLD芯片的使用具體包含2個技術(shù)的掌握硬件描述語言(VHDL,VerilogHDL)設(shè)計QURATURII設(shè)計軟件(或者MAX+PLUSII,XINLINXISE等)先修課程必須具備數(shù)字邏輯電路最好具備C語言 微機原理學習本課程有何用處?復(fù)雜電子系統(tǒng)很大一部分使用CPLD/FPGA來完成,例如:數(shù)字信號處理(FFT,FILTER)通信系統(tǒng)中大量使用CPLD/FPGA視頻與圖像系統(tǒng)中大量使用CPLD/FPGA傳統(tǒng)數(shù)字邏輯芯片正在被PLD取代用于芯片設(shè)計前的驗證設(shè)計,是進入芯片設(shè)計領(lǐng)域(ASIC)的必經(jīng)之路。2002年8月10日清晨6點零8分,龍芯-1CPU運行成功FPGA正在取代部分CPU的功能,可將CPU和外圍邏輯電路集成在一塊FPGA芯片中。CPLD/FPGA在通信系統(tǒng)中的應(yīng)用各種信道編碼和解碼實現(xiàn)

AMI,CMI,HBD3,1B/10B信號的復(fù)用和解復(fù)用信號的調(diào)制FSK,ASK,PSK,PPM容錯和檢錯編碼CRC-4,CRC-32,誤碼率檢測,信號同步,成幀(Frame)光纖通信:SDH,PON等參考FPGA在3G系統(tǒng)設(shè)備中的應(yīng)用前景返回可編程邏輯器件市場背景電子系統(tǒng)組成的3個部分:微處理器、存儲器和邏輯器。標準邏輯產(chǎn)品是定制式設(shè)計ASIC的一個替代產(chǎn)品,但卻限制了制造商充分定制終端系統(tǒng)的靈活性PLD解決了其固有的難題。2004年可編程邏輯市場大約為31億美元更多參見:/corporate/about/pldmarketbackground.htm使用PLD器件的好處?PLD是標準產(chǎn)品,在系統(tǒng)制造商購買的時候處于空白狀態(tài)。只要用電信號編程該器件,就能使器件實現(xiàn)幾乎無限的專門的邏輯功能。PLD使系統(tǒng)設(shè)計者能夠快速地實現(xiàn)定制的邏輯功能以滿足不同產(chǎn)品的需要,同時又能讓產(chǎn)品迅速上市。參考書籍教材:《EDA技術(shù)實用教程》,潘松、黃繼業(yè)編,科學出版社,2006年目錄主要參考書:《VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計》,候伯亨顧新編,西安電子科技大學出版社,1999年。AlteraFPGA/CPLD設(shè)計(基礎(chǔ)篇),EDA先鋒工作室王誠、吳繼華等編,人民郵電出版社,2005年7月。目錄AlteraFPGA/CPLD設(shè)計(高級篇),EDA先鋒工作室吳繼華、王誠等編,人民郵電出版社,2005年7月。目錄《可編程邏輯器件原理、開發(fā)與應(yīng)用》,趙曙光等編,西安電子科技大學出版社,2000年?!队肰HDL設(shè)計電子線路》,S.Sjohoim、L.Lindl著,邊計年譯,清華大學出版社,2000年。相關(guān)網(wǎng)站門戶和資源網(wǎng)站http:///http:////download179_460.html

vhdl源代碼資源學習論壇網(wǎng)址/bbs//bbs/index.aspFPGA/CPLD芯片主流公司官方網(wǎng)站

/

http:///

http:///產(chǎn)品網(wǎng)站/

杭州康芯公司EDA實驗儀廠商/

深圳瑞芯公司EDA開發(fā)板廠商更多(略)課時安排 章次 內(nèi)容 課堂講授學時數(shù) 零 概論 2 一 EDA設(shè)計流程及其工具 2 二 FPGA和CPLD結(jié)構(gòu)與應(yīng)用 2 三 原理圖輸入設(shè)計方法 2 四 電子系統(tǒng)設(shè)計實踐(一) 4+2 五 VHDL基本語句 4 六 VHDL程序設(shè)計 6 七 電子系統(tǒng)設(shè)計實踐(二) 4+3 八 有限狀態(tài)機設(shè)計 2 九 設(shè)計優(yōu)化 2 十 FPGA硬件電路設(shè)計 2 十一電子系統(tǒng)設(shè)計實踐(三) 2+3

總學時數(shù) 40 考核方式最終成績由3

部分組成:平時成績20%(上課主動提問;主動回答問題;被動回答問題時,敘述正確火種或者有新意;翻譯)上機20%

筆試成績60%上機共18

次。每次2小時筆試為閉卷考試。結(jié)束語:我如何教你?假如學生要得到一瓢水教師必須有一桶水假如教師只有一桶水我們要指引給學生了一條河,教會你游泳的技巧,而不是喝水的本領(lǐng)

謝謝同學們的 課堂配合! Theend.以下內(nèi)容是講義的有關(guān)名詞解釋和說明的超連接可不閱讀。EDA學習網(wǎng)站和論壇(一)

EDA門戶網(wǎng)站二巨頭www.PLD.

一個國內(nèi)最好的EDA門戶網(wǎng)站,包括ALTERA公司、XILINX公司等分類論壇,也有大量技術(shù)文章,人氣極旺的論壇。

人氣可和前者比肩,該網(wǎng)站還有一個“先鋒工作室”,出版了很多EDA專業(yè)書籍EDA學習網(wǎng)站和論壇(二)

ALTERA、XILINX、latticese公司的官方網(wǎng)站http://

這2者均為大規(guī)模PLD和FPGAQ器件供應(yīng)商,為競爭對手/

中小規(guī)模PLD器件、模擬PLD器件的主流供應(yīng)商有關(guān)軟件使用,芯片手冊,應(yīng)用筆記,設(shè)計實例等應(yīng)有盡有。CADCAD在早期是英文 Computer

Aided

Drafting

(計算機輔助繪圖)

的縮寫,隨著計算機軟、硬件技術(shù)的發(fā)展,演變?yōu)?/p>

Computer

Aided

Design

(計算機輔助設(shè)計)返回CAPP計算機輔助工藝設(shè)計(ComputerAidedProcessPlanning)的簡稱概念:利用計算機技術(shù),輔助工藝人員設(shè)計零件從毛坯到成品的制造方法。是將

企業(yè)產(chǎn)品設(shè)計數(shù)據(jù)

轉(zhuǎn)換為

產(chǎn)品制造數(shù)據(jù)的一種技術(shù)。是計算機集成制造系統(tǒng)(CIMS)的重要組成部分。返回我們的龍芯1號……在去年10月我們基本完成狗剩-1的邏輯設(shè)計并在FPGA驗證平臺成功運行通用操作系統(tǒng)以后,有很多人關(guān)心我們?nèi)绾芜M行狗剩-1的物理設(shè)計。不少人建議我們完成RTL設(shè)計后,在國內(nèi)尋找兄弟單位完成后續(xù)設(shè)計。有人說完成FPGA驗證只是完成了整個設(shè)計工作的10%,90%的工作還在后面,更有人說我們當時只是完成了國外學校中系統(tǒng)結(jié)構(gòu)課程的一個大作業(yè)而已。但還是有人鼓勵說完成FPGA驗證已經(jīng)很不容易,國外成功的設(shè)計也都是從FPGA驗證開始的。在那一段時間里,在大多數(shù)朋友的鼓勵和建議中,或多或少都流露出對我們完成物理設(shè)計的能力的擔憂。因為計算所確實沒有做過大規(guī)模的芯片的物理設(shè)計,尤其是在深亞微米的工藝條件下……(更多

)返回FPGA在3G系統(tǒng)設(shè)備中的應(yīng)用前景FPGA中具有豐富的資源比如大量的LE資源,內(nèi)置的存儲器資源,針對DSP應(yīng)用的DSPBLOCK資源,豐富的IO資源,比如有專用的LVDS接口集成了定制的SERDES/DPA、專用的外部存儲器接口以及非常適合開發(fā)DDR/DDR2、RLDRAM和QDRII存儲器的接口。豐富的時鐘網(wǎng)絡(luò)資源,GX器件增加了嵌入的收發(fā)器,非常有利于實現(xiàn)高速串行數(shù)據(jù)的收發(fā)。下面我們從3G結(jié)構(gòu)的角度來分析FPGA在3G基礎(chǔ)設(shè)施的各個部分時所能扮演的角色和機會。(更多

)

返回FPGA與CPLD 可編程邏輯器件(芯片)的分類FPGA:FieldProgrammableGateArrayCPLD:ComplexProgrammableLogicDeviceGAL:GenericArrayLogicPAL:ProgrammableArrayLogic本課程不介紹的PLD器件:模擬PLD器件返回課程內(nèi)容模擬PLD器件在系統(tǒng)可編程器件可實現(xiàn)三種功能:(1)信號調(diào)理。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論