數(shù)字電子與EDA技術 知到智慧樹網(wǎng)課答案_第1頁
數(shù)字電子與EDA技術 知到智慧樹網(wǎng)課答案_第2頁
數(shù)字電子與EDA技術 知到智慧樹網(wǎng)課答案_第3頁
數(shù)字電子與EDA技術 知到智慧樹網(wǎng)課答案_第4頁
免費預覽已結束,剩余3頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

數(shù)字電子與EDA技術-知到答案、智慧樹答案第一章單元測試1、問題:八進制數(shù)(6)10比十六進制數(shù)(6)16小。選項:A:錯B:對答案:【錯】2、問題:異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。選項:A:對B:錯答案:【對】3、問題:若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。選項:A:對B:錯答案:【錯】4、問題:與非門可以用作反相器。選項:A:對B:錯答案:【對】5、問題:離散的,不連續(xù)的信號,稱為()。選項:A:模擬信號B:數(shù)字信號答案:【模擬信號】第二章單元測試1、問題:組合邏輯電路不具有記憶功能選項:A:對B:錯答案:【對】2、問題:組合邏輯電路分和設計是兩個相反的過程選項:A:錯B:對答案:【對】3、問題:對于二進制編碼器當輸入信號的個數(shù)為8個信號時,對應輸出變量的位數(shù)為()選項:A:4B:2C:1D:3答案:【3】4、問題:對于普通編碼器在任何時刻只允許一個輸入端請求編碼,否則輸出發(fā)生混亂選項:A:對B:錯答案:【對】5、問題:對于二進制譯碼器,當輸入為2個二進制代碼,則輸出為()個變量。選項:A:1B:2C:3D:4答案:【4】第三章單元測試1、問題:組合邏輯電路的輸出是由此刻的輸入決定的,和之前的狀態(tài)有關系。選項:A:對B:錯答案:【錯】2、問題:觸發(fā)器有兩個穩(wěn)態(tài),存儲8位二進制信息要()個觸發(fā)器。選項:A:32B:8C:16D:2答案:【8】3、問題:觸發(fā)器根據(jù)邏輯功能可分為()。選項:A:D觸發(fā)器B:T觸發(fā)器C:RS觸發(fā)器D:JK觸發(fā)器答案:【D觸發(fā)器;T觸發(fā)器;RS觸發(fā)器;JK觸發(fā)器】4、問題:組合邏輯電路的描述方法有()。選項:A:波形圖B:狀態(tài)轉換圖C:真值表D:邏輯函數(shù)表達式答案:【波形圖;真值表;邏輯函數(shù)表達式】5、問題:觸發(fā)器有()個穩(wěn)態(tài),用0和1來表示。選項:A:1B:2C:4D:3答案:【2】第四章單元測試1、問題:時序邏輯電路包括組合邏輯電路和存儲電路選項:A:錯B:對答案:【對】2、問題:計數(shù)器按照計數(shù)過程的不同分為二進制、十進制和任意進制計數(shù)器選項:A:錯B:對答案:【錯】3、問題:同步時序電路和異步時序電路比較,最顯著差異前者()。選項:A:有統(tǒng)一的時鐘脈沖控制B:沒有觸發(fā)器C:電路結構簡單D:沒有穩(wěn)定狀態(tài)答案:【有統(tǒng)一的時鐘脈沖控制】4、問題:以下是74LS161的特點的是:選項:A:異步置零B:預置數(shù)C:同步計數(shù)D:超前進位功能答案:【異步置零;預置數(shù);同步計數(shù);超前進位功能】5、問題:能夠暫時存儲二進制數(shù)據(jù)或代碼的電路稱為寄存器選項:A:錯B:對答案:【對】第五章單元測試1、問題:EDA的中文含義是電子設計自動化。選項:A:錯B:對答案:【對】2、問題:大規(guī)??删幊唐骷饕蠪PGA、CPLD兩類,基于SRAM的FPGA器件,在每次上電后必須進行一次配置。選項:A:錯B:對答案:【對】3、問題:大規(guī)??删幊唐骷饕蠧PLD和FPGA兩類,其中CPLD通過可編程乘積項邏輯實現(xiàn)其邏輯功能。選項:A:對B:錯答案:【對】4、問題:MAX系列器件屬于Altera公司生產(chǎn)的。選項:A:對B:錯答案:【對】5、問題:數(shù)字電路中用“1”和“0”分別表示兩種狀態(tài),二者無大小之分。選項:A:對B:錯答案:【對】6、問題:不屬于EDA技術的基本特征。()選項:A:開放性和標準化B:邏輯綜合優(yōu)化C:自頂向下的設計方法D:增加設計成本和周期答案:【增加設計成本和周期】7、問題:不屬于簡單可編程邏輯器件(SPLD)的一項是()。選項:A:PLAC:CPLDD:GRL答案:【CPLD】8、問題:在C語言的基礎上演化而來的硬件描述語言是選項:A:CUPLB:FPGAD:AHD答案:【】9、問題:以下器件中不屬于Altera公司生產(chǎn)的是()。選項:A:ispLSI系列器件B:XC9500系列器件C:MAX系列器件系列器件答案:【系列器件】10、問題:基于PLD芯片的設計稱之為()的設計選項:A:自頂向下B:自底向上C:積木式D:定層答案:【自底向上】第六章單元測試1、問題:IF語句、CASE語句、PROCESS語句都屬于并行語句。選項:A:錯B:對答案:【錯】2、問題:process語句屬于并行語句。選項:A:對B:錯答案:【對】3、問題:進程中的變量賦值語句,其變量更新是立即完成的。選項:A:錯B:對答案:【對】4、問題:一個項目的輸入輸出端口是定義在結構體中的。選項:A:對B:錯答案:【錯】5、問題:下列標識符中,()是不合法的標識符選項:A:Not_Ack_0B:State0C:9moon答案:【9moon】6、問題:不屬于順序語句的是()。選項:A:CASE語句B:PROCESS語句C:LOOP語句D:IF語句答案:【PROCESS語句】7、問題:VHDL語言共支持四種常用庫,其中哪種庫是用戶的VHDL設計現(xiàn)行工作庫()選項:A:STD庫庫C:IEEE庫D:WORK工作庫答案:【W(wǎng)ORK工作庫】8、問題:對于信號和變量的說法,哪一個是不正確的()選項:A:變量的賦值是立即完成的B:信號用于作為進程中局部數(shù)據(jù)存儲單元C:信號可以是多個進程的全局信號D:信號在整個結構體內的任何地方都能適用答案:【信號用于作為進程中局部數(shù)據(jù)存儲單元】9、問題:下列語句中,屬于并行語句的是()選項:A:進程語句B:IF語句C:FOR語句D:CASE語句答案:【進程語句】10、問題:在VHDL中,標準邏輯位數(shù)據(jù)類型STD_LOGIC有()種邏輯值選項:A:2B:9C:8D:3答案:【9】第七章單元測試1、問題:變量是局部量可以寫在()選項:A:線粒體B:種子體中C:進程中D:實體中答案:【進程中】2、問題:變量和信號的描述正確的是()選項:A:變量可以帶出進程B:信號可以帶出進程C:二者沒有區(qū)別D:信號不能帶出進程答案:【信號可以帶出進程】3、問題:下列關于VHDL中信號說法不正確的是()選項:A:信號值輸入信號時采用代入符“:=”,而不是賦值符”<=”,同時信號可以附加延時B:信號可以是多個進程的全局信號C:信號除當前值外還有許多相關值,如歷史信息等,變量只有當前值D:信號賦值可以有延遲時間答案:【信號值輸入信號時采用代入符“:=”,而不是賦值符”<=”,同時信號可以附加延時】4、問題:VHDL語言是一種結構化設計語言,一個設計實體(電路模塊)包括實體與結構體兩部分,實體描述的是()選項:A:器件外部特性B:器件的綜合約束C:器件的內部功能D:器件外部特性與內部功能答案:【器件外部特性】5、問題:在VHDL中,用語句()表示檢測clock的上升沿選項:B:clock’EVENTC:clock=’1’答案:【】6、問題:Quartus2中編譯VHDL源程序時要求文件名和實體名要相同。選項:A:錯B:對答案:【對】7、問題:一個系統(tǒng)的輸入輸出信號是定義在結構體中。選項:A:對B:錯答案:【錯】8、問題:VHD

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論