《電子技術(shù)基礎(chǔ)(第二版)》課件 課題5、6 邏輯門及其應(yīng)用電路的裝配與調(diào)試;觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試_第1頁
《電子技術(shù)基礎(chǔ)(第二版)》課件 課題5、6 邏輯門及其應(yīng)用電路的裝配與調(diào)試;觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試_第2頁
《電子技術(shù)基礎(chǔ)(第二版)》課件 課題5、6 邏輯門及其應(yīng)用電路的裝配與調(diào)試;觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試_第3頁
《電子技術(shù)基礎(chǔ)(第二版)》課件 課題5、6 邏輯門及其應(yīng)用電路的裝配與調(diào)試;觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試_第4頁
《電子技術(shù)基礎(chǔ)(第二版)》課件 課題5、6 邏輯門及其應(yīng)用電路的裝配與調(diào)試;觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試_第5頁
已閱讀5頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

邏輯門及其應(yīng)用電路的裝配與調(diào)試課題五340341任務(wù)1基本邏輯門電路的裝配與調(diào)試任務(wù)2復(fù)合邏輯門電路的裝配與調(diào)試任務(wù)3三人表決器電路的裝配與調(diào)試任務(wù)1

基本邏輯門電路的裝配與調(diào)試342學習目標1.了解模擬信號、數(shù)字信號和數(shù)字電路的特點。2.掌握三種基本邏輯關(guān)系及其門電路。3.掌握邏輯代數(shù)的運算法則和基本定律。4.能正確完成基本邏輯門電路的裝配與調(diào)試,并能獨立排除調(diào)試過程中出現(xiàn)的故障。343任務(wù)引入在工業(yè)控制中,經(jīng)常會遇到開關(guān)的接通或斷開、負載的通電或斷電等一些相互對立的狀態(tài),這些狀態(tài)可以分別用“1”或“0”來表示,這里“1”或“0”并不表示數(shù)值的大小,而是表示兩種相反的邏輯狀態(tài)。能實現(xiàn)某種邏輯功能的數(shù)字電路稱為邏輯門電路,利用邏輯門電路可以實現(xiàn)上述控制功能。如圖所示為基本邏輯門電路的原理圖,其焊接裝配實物圖如圖所示。344345基本邏輯門電路原理圖a)二極管“與”門電路b)二極管“或”門電路c)三極管“非”門電路346基本邏輯門電路焊接裝配實物圖a)二極管“與”門電路b)二極管“或”門電路c)三極管“非”門電路本任務(wù)的主要內(nèi)容為:根據(jù)給定的技術(shù)指標,按照原理圖裝配并調(diào)試基本邏輯門電路,同時能獨立解決調(diào)試過程中出現(xiàn)的故障。一、模擬信號與數(shù)字信號

1.模擬信號模擬信號是指在時間和數(shù)值上都連續(xù)變化的信號。例如,由溫度、壓力等物理量轉(zhuǎn)化的電壓信號或電流信號,如圖a所示,處理模擬信號的電路稱為模擬電路。相關(guān)知識347348模擬信號與數(shù)字信號a)模擬信號b)數(shù)字信號2.數(shù)字信號數(shù)字信號是一種離散信號,它的變化在時間和數(shù)值上都是不連續(xù)的。例如,電子表的秒信號、計數(shù)器的計數(shù)信號等,如上圖b所示,它們的變化發(fā)生在一系列離散的瞬間,處理數(shù)字信號的電路稱為數(shù)字電路。349350二、數(shù)字電路的特點1.數(shù)字電路中的信號可以用電子元器件的導(dǎo)通或截止狀態(tài)來產(chǎn)生,因此數(shù)字電路單元結(jié)構(gòu)簡單、功耗低、發(fā)熱量小、容易制造、便于集成化。2.一般情況下,干擾信號與數(shù)字信號在頻率、幅度等方面有較大的區(qū)別,容易識別和濾除干擾信號,故數(shù)字電路的抗干擾能力較強。3.與模擬信號相比,數(shù)字信號更容易存儲、壓縮、再現(xiàn)和傳輸。4.數(shù)字電路具有數(shù)值計算和邏輯處理能力,適用于各種控制電路。5.在數(shù)字電路中,重點研究輸入信號和輸出信號之間的邏輯關(guān)系。電路功能的表示常采用功能表、真值表、邏輯函數(shù)式、特性方程以及狀態(tài)圖等。351三、三種基本邏輯關(guān)系及其門電路1.“與”邏輯關(guān)系和“與”門電路只有當決定一件事情的所有條件全部具備時,這件事情才會發(fā)生,這種邏輯關(guān)系稱為“與”邏輯關(guān)系。如圖所示的電路中,只有當開關(guān)

A

和開關(guān)

B均閉合時,燈泡才會點亮;只要有一個開關(guān)斷開,燈泡就不亮。如果把開關(guān)的通、斷作為條件,把燈泡的狀態(tài)作為結(jié)果,串聯(lián)的開關(guān)

A、B

與燈泡

Y

則是“與”邏輯關(guān)系?!芭c”邏輯電路的功能表見下表。352“與”邏輯電路“與”邏輯電路的功能表353(2)“與”門電路實現(xiàn)“與”邏輯關(guān)系的電路稱為“與”門電路。1)“與”門電路和符號。兩個輸入端的“與”邏輯符號如圖所示,A、B

是邏輯變量輸入端,Y

是邏輯變量輸出端。為了更清晰地表示電路的邏輯關(guān)系,門電路符號只標識具有邏輯關(guān)系的引腳,而將電源和接地引腳隱去?!芭c”邏輯符號3542)工作原理。對于二極管“與”門電路,兩個輸入信號有4種不同取值組合,相應(yīng)的輸出可以通過估算求出,進而得到輸入與輸出之間的邏輯關(guān)系。3)關(guān)于高、低電平的概念。上述內(nèi)容已有多處用到了高電平和低電平的概念,以后還要經(jīng)常使用。其實,電平就是電位,在數(shù)字電路中,人們習慣于用高電平、低電平來描述電位的高低。3554)“與”邏輯真值表。為了方便分析,數(shù)字電路中經(jīng)常用數(shù)字“1”和“0”表示高電平和低電平。如果用“1”表示高電平,用“0”表示低電平,可以得到“與”門電路的邏輯真值表,簡稱真值表,見下表。

5)關(guān)于正邏輯和負邏輯的概念。如果用“1”表示高電平,用“0”表示低電平,則稱為正邏輯;如果用“0”表示高電平,用“1”表示低電平,則稱為負邏輯。特殊說明,默認為正邏輯?!芭c”門電路的邏輯真值表3562.“或”邏輯關(guān)系和“或”門電路(1)“或”邏輯關(guān)系在決定一件事情的全部條件中,只要具備一個或者一個以上的條件,這件事情就會發(fā)生,這種邏輯關(guān)系稱為“或”邏輯關(guān)系。在如圖所示的電路中,當開關(guān)

A

B

閉合時,燈泡都能點亮;只有當開關(guān)全部斷開時,燈泡才不會點亮。因此,并聯(lián)的開關(guān)

A、B

和燈泡

Y

是“或”邏輯關(guān)系。“或”邏輯電路的功能表見下表

。357“或”邏輯電路“或”邏輯電路的功能表358(2)“或”門電路實現(xiàn)“或”邏輯關(guān)系的電路稱為“或”門電路。1)“或”門電路和符號?!盎颉边壿嫹柸鐖D所示?!盎颉边壿嫹?592)工作原理。根據(jù)“或”門電路,通過類似“與門電路的分析估算,可以列“或”門電路的電壓功能表,見下表?!盎颉遍T電路的電壓功能表3603)“或”邏輯真值表。“或”門電路的邏輯真值表見下表?!盎颉遍T電路的邏輯真值表3.“非”邏輯關(guān)系與“非”門電路(1)“非”邏輯關(guān)系決定一件事情的條件只有一個,當條件具備時,這件事情不會發(fā)生;當條件不具備時,這件事情一定會發(fā)生,這種邏輯關(guān)系稱為“非”邏輯關(guān)系。如圖所示的電路中,當開關(guān)

A

閉合時,燈泡不亮;當開關(guān)

A

斷開時,燈泡點亮。因此,開關(guān)和燈泡是“非”邏輯關(guān)系?!胺恰边壿嬰娐返墓δ鼙硪娤卤?。361362“非”邏輯電路“非”邏輯電路的功能表(2)“非”門電路(反相器)實現(xiàn)“非”邏輯關(guān)系的電路稱為“非”門電路。1)“非”門電路和符號?!胺恰边壿嫹柸鐖D所示。363“非”邏輯符號2)工作原理。“非”門電路的工作原理如下:①當輸入為低電平即

UA=0V時,三極管截止,輸出高電平

UY=5V。②當輸入為高電平即

UA=3V時,三極管飽和導(dǎo)通,輸出低電平

UY=0.3V?!胺恰遍T電路的電壓功能表見下表。364“非”門電路的電壓功能表365“非”門電路的邏輯真值表3)“非”邏輯真值表。“非”門電路的邏輯真值表見下表,“非”邏輯關(guān)系表達式為:式中,“-”讀作“非”或“反”。

讀作“A

非”或“A

反”。366四、邏輯代數(shù)的運算法則和基本定律1.邏輯代數(shù)的運算法則邏輯代數(shù)的運算法則3672.邏輯代數(shù)的交換律、結(jié)合律和分配律邏輯代數(shù)的交換律、結(jié)合律和分配律3683.邏輯代數(shù)的吸收律邏輯代數(shù)的吸收律3694.邏輯代數(shù)的摩根定律(反演律)及其推廣式邏輯代數(shù)的摩根定律及其推廣式任務(wù)2

復(fù)合邏輯門電路的裝配與調(diào)試370學習目標1.掌握“與非”門、“或非”門、“異或”門的邏輯結(jié)構(gòu)、邏輯符號和工作原理。2.了解TTL集成“與非”門電路的組成和工作原理。3.了解集成電路的引腳排列和TTL集成電路的分類。4.能正確完成“與非”門、“或非”門電路的裝配與調(diào)試,并能獨立排除調(diào)試過程中出現(xiàn)的故障。371任務(wù)引入在數(shù)字電路中,除了三種基本邏輯關(guān)系外,還有一些較為復(fù)雜的邏輯組合,如“與非”邏輯就是“與”邏輯和“非”邏輯的組合。實現(xiàn)“非”邏輯關(guān)系的電路稱為“與非”門電路,它是一種復(fù)合邏輯門電路。如圖所示為“與非”門和“或非”門的電路原理圖,其焊接裝配實物圖如圖所示。372373復(fù)合邏輯門電路原理圖a)“與非”門電路b)“或非”門電路374復(fù)合邏輯門電路焊接裝配實物圖a)“與非”門電路b)“或非”門電路本任務(wù)的主要內(nèi)容為:根據(jù)給定的技術(shù)指標,按照原理圖裝配并調(diào)試“與非”門電路和“或非”門電路,同時能獨立解決調(diào)試過程中出現(xiàn)的故障。一、“與非”門1.“與非”門的邏輯結(jié)構(gòu)和邏輯符號“與非”門的邏輯結(jié)構(gòu)和邏輯符號如圖所示,A、B

是輸入信號,Y

是輸出信號。相關(guān)知識375“與非”門的邏輯結(jié)構(gòu)和邏輯符號a)邏輯結(jié)構(gòu)b)邏輯符號3762.“與非”門的工作原理“與非”門由“與”門和“非”門結(jié)合而成,即在“與”門之后接一個“非門”,就構(gòu)成了“與非”門?!芭c非”門的邏輯表達式為:上式讀作“Y等于

A

B

非”。3.“與非”門的特點“與非”門帶負載能力強、抗干擾能力強,應(yīng)用廣泛。由于任何邏輯關(guān)系都可用“與非”門實現(xiàn),因此“與非”運算具有完備性。二、“或非”門“或非”邏輯是“或”邏輯和“非”邏輯的組合邏輯,其運算順序是先“或”后“非”。1.“或非”門的邏輯結(jié)構(gòu)和邏輯符號“或非”門的邏輯結(jié)構(gòu)和邏輯符號如圖所示,A、B

是輸入信號,Y

是輸出信號。377“或非”門的邏輯結(jié)構(gòu)和邏輯符號a)邏輯結(jié)構(gòu)b)邏輯符號3782.“或非”門的工作原理“或非”門由“或”門和“非”門結(jié)合而成,即在“或”門之后接一個“非”門,就構(gòu)成了“或非”門。“或非”門的邏輯表達式為:上式讀作“Y

等于

A

B

非”?!盎蚍恰遍T電路的邏輯真值表見下表。“或非”門電路的邏輯真值表379由上表知,“或非”門的邏輯功能是:輸入有1,輸出為0;輸入全0,輸出為1。3.“或非”門的特點“或非”門帶負載能力強、抗干擾能力強,應(yīng)用廣泛。由于任何邏輯關(guān)系都可用“或非”門實現(xiàn),因此“或非”運算具有完備性。380三、“異或”門1.“異或”門的邏輯結(jié)構(gòu)和邏輯符號“異或”門的邏輯結(jié)構(gòu)和邏輯符號如圖所示,A、B

是輸入信號,Y

是輸出信號。“異或”門的邏輯結(jié)構(gòu)和邏輯符號a)邏輯結(jié)構(gòu)b)邏輯符號381“異或”門電路的邏輯真值表2.“異或”門的工作原理“異或”門由“非”門、“與”門和“或”門組合而成。“異或”門的邏輯表達式為:上式讀作“Y

等于

A

異或

B”?!爱惢颉遍T電路的邏輯真值表見下表。四、TTL集成“與非”門電路1.電路組成TTL集成“與非”門電路如圖所示,它由輸入級、中間級和輸出級三部分組成。382TTL集成“與非”門電路(1)輸入級輸入級由多發(fā)射極晶體管V1和電阻R1組成,多發(fā)射極晶體管V1的發(fā)射極作為邏輯輸入端,實現(xiàn)多個輸入信號的“與”邏輯運算。(2)中間級中間級由R2、V2、R3組成。它的主要作用是從三極管V2的集電極和發(fā)射極同時輸出兩個相位相反的電壓信號,作為V3、V5的驅(qū)動信號,以保證V4和V5中的一個導(dǎo)通時另一個截止。(3)輸出級輸出級由V3、V4、V5、R4和R5組成,其中V3和V4構(gòu)成復(fù)合管。3832.工作原理當輸入信號全為高電平(UIH=3.6V)時,+5V電源經(jīng)R1、V1(BC結(jié))向V2、V5提供基極電流,V2、V5導(dǎo)通,V4截止,輸出電壓為低電平,門電路導(dǎo)通電壓為:UY=UCEO=0.3V384385當輸入信號有一個或全部為低電平(UIL=0.3V)時,V1導(dǎo)通,V1基極電位為1V(0.3V+0.7V=1V),不足以向V2、V5提供基極電流,所以V2、V5截止,+5V電源經(jīng)R2向V3、V4提供基極電流,V4導(dǎo)通,輸出電壓為高電平,門電路截止電壓為:UY=VCC—IB3

R2—UBE3—UBE4≈5V—0.7V—0.7V=3.6V顯然,輸出與輸入是“全1出0,有0出1”的“與非”邏輯關(guān)系,其邏輯表達式為:五、集成電路引腳排列集成電路引腳的編號多按逆時針方向排列,即將集成電路正面朝上,開口在左側(cè),左下方第一個引腳編號為1?!芭c非”門74LS00、“或非”門74LS02、“非”

門74LS04、“或”門74LS32、“與”門74LS08的引腳排列如圖所示。386集成電路的引腳排列六、TTL集成電路的分類在不同系列的TTL集成電路中,只要TTL集成電路型號的后幾位數(shù)碼完全相同,則它們的邏輯功能、外形尺寸和引腳排列便完全一樣。74系列TTL集成電路型號分類見下表。38774系列TTL集成電路型號分類任務(wù)3

三人表決器電路的裝配與調(diào)試388學習目標1.掌握三人表決器電路的組成及工作原理。2.掌握發(fā)光二極管的極性判別與質(zhì)量檢測方法。3.能正確完成三人表決器電路的裝配與調(diào)試,并能獨立排除調(diào)試過程中出現(xiàn)的故障。389任務(wù)引入表決器主要用于對某件事情進行表決,以少數(shù)服從多數(shù)的原則表決事件。本任務(wù)使用的三人表決器由三人分別控制S1、S2、S3開關(guān)中的一個,按下表示同意,否則為不同意。若兩人及兩人以上同意,指示燈點亮,表決通過;否則指示燈不亮,表決不通過。三人表決器的電路原理圖如圖所示,焊接裝配實物圖如圖所示。390391三人表決器電路原理圖三人表決器焊接裝配實物圖本任務(wù)的主要內(nèi)容為:根據(jù)給定的技術(shù)指標,按照原理圖裝配并調(diào)試三人表決器電路,同時能獨立解決調(diào)試過程中出現(xiàn)的故障。一、三人表決器電路的組成及工作原理1.三人表決器電路的組成三人表決器主要由選擇觸發(fā)電路、表決電路、狀態(tài)顯示電路構(gòu)成。相關(guān)知識3922.三人表決器電路的工作原理

接通電源后,開關(guān)S1、S2、S3處于斷開狀態(tài),A、B、C

三點的電位均為低電位,Y

點的電位為低電位,發(fā)光二極管V不亮。當按下開關(guān)S1、S2時,根據(jù)“與非”門的特點(全1出0,有0出1),Y

點的電位為高電位,發(fā)光二極管V點亮,表決通過。根據(jù)電路原理圖,只要按下任意兩個或三個開關(guān),那么

Y

點的電位為高電位,發(fā)光二極管V點亮,表決通過。393二、發(fā)光二極管的極性判別與質(zhì)量檢測1.發(fā)光二極管的極性判別(1)目測法發(fā)光二極管的管體一般是用透明塑料制成的,可以用目測法區(qū)分它的正、負電極:將發(fā)光二極管拿起置于較明亮處,從側(cè)面仔細觀察兩條引出線在管鋒內(nèi)的形狀,較小的一端是正極,較大的一端則是負極。發(fā)光二極管的符號和外形如圖所示。394395

發(fā)光二極管的符號和外形a)符號b)外形(2)萬用表測量法檢測時,將兩表筆分別與發(fā)光二極管的兩引腳相接,如果萬用表指針向右偏轉(zhuǎn)過半,同時發(fā)光二極管發(fā)出微弱光亮,表明發(fā)光二極管是正向接入,此時黑表筆所接是正極,而紅表筆所接是負極,如圖a所示。接著,再將紅、黑表筆對調(diào)后與發(fā)光二極管的兩引腳相接,這時為反向接入,萬用表指針應(yīng)指在無窮大位置,發(fā)光二極管不亮,如圖b所示。396397發(fā)光二極管極性判別a)正向接入b)反向接入2.發(fā)光二極管的質(zhì)量檢測按上圖所示接法進行正、反電阻測量,若無論是正向接入還是反向接入,萬用表讀數(shù)均較小甚至為零,或者都不偏轉(zhuǎn),則表明被測發(fā)光二極管已經(jīng)損壞。觸發(fā)器及其應(yīng)用電路的裝配與調(diào)試課題六398399任務(wù)1觸發(fā)器電路的裝配與調(diào)試任務(wù)2搶答器的裝配與調(diào)試任務(wù)1

觸發(fā)器電路的裝配與調(diào)試400學習目標1.了解觸發(fā)器的特性。2.掌握基本RS觸發(fā)器、同步RS觸發(fā)器、JK觸發(fā)器、D觸發(fā)器的工作原理、真值表等相關(guān)知識。3.能正確完成RS觸發(fā)器電路的裝配與調(diào)試,并能獨立排除調(diào)試過程中出現(xiàn)的故障。401工作任務(wù)時序邏輯電路能夠記憶電路的原狀態(tài),電路的輸出狀態(tài)不僅取決于當前的輸入狀態(tài),還與電路原來的狀態(tài)有關(guān)。觸發(fā)器是構(gòu)成各種時序邏輯電路的記憶單元,撤銷輸入信號后,觸發(fā)器仍保持有信號輸入時的狀態(tài),除非再輸入新的信號。根據(jù)邏輯功能的不同,觸發(fā)器可分為RS觸發(fā)器、JK觸發(fā)器、D觸發(fā)器、T觸發(fā)器和T′觸發(fā)器。如圖所示是RS觸發(fā)器的電路原理圖,其焊接裝配實物圖如圖所示。402403RS觸發(fā)器的電路原理圖a)基本RS觸發(fā)器b)同步RS觸發(fā)器404RS觸發(fā)器電路焊接裝配實物圖a)基本RS觸發(fā)器b)同步RS觸發(fā)器本任務(wù)的主要內(nèi)容為:根據(jù)給定的技術(shù)指標,按照原理圖裝配并調(diào)試RS觸發(fā)器電路,同時獨立解決調(diào)試過程中出現(xiàn)的故障。一、觸發(fā)器的特性觸發(fā)器是一種能儲存一位二進制信息的雙穩(wěn)態(tài)存儲單元,它具有以下基本特點:1.有兩個能自行保持的穩(wěn)定狀態(tài),即“0”狀態(tài)或“1”狀態(tài)。2.在適當信號的作用下,觸發(fā)器可以從一種穩(wěn)定狀態(tài)轉(zhuǎn)換到另一種穩(wěn)定狀態(tài)。相關(guān)知識405406二、基本RS觸發(fā)器1.邏輯電路和邏輯符號基本RS觸發(fā)器是一種最簡單的觸發(fā)器,是構(gòu)成各種功能觸發(fā)器的基本單元。它可以由兩個“與非”門或兩個“或非”門組成,由兩個“與非”門組成的基本RS觸發(fā)器的邏輯電路如圖a所示,其邏輯符號如圖所示。基本RS觸發(fā)器的邏輯符號407RS觸發(fā)器的電路原理圖a)基本RS觸發(fā)器b)同步RS觸發(fā)器2.工作原理由圖a可知,“與非”門A的輸出

反饋到“與非”門B的輸入端,“與非”門B的輸出

Q

反饋到“與非”門A的輸入端。3.真值表由上述工作原理可列出基本RS觸發(fā)器的真值表,見下表。由表可知,基本RS觸發(fā)器的邏輯功能為置0、置1和保持輸出狀態(tài)不變,故RS觸發(fā)器也稱為RS鎖存器。408基本RS觸發(fā)器的真值表409基本RS觸發(fā)器的真值表4.特性方程輸入信號低電平有效,即輸入為0時輸出邏輯功能有效,輸入為1時輸出邏輯功能無效。表示基本RS觸發(fā)器輸入、輸出信號之間邏輯關(guān)系的特性方程為:5.電路特點基本RS觸發(fā)器的優(yōu)點是電路簡單,可以存放一位二進制數(shù)。缺點是輸入信號直接控制輸出,當輸入信號出現(xiàn)擾動時,輸出狀態(tài)隨之發(fā)生變化,抗干擾能力差,同時輸入信號之間有約束,使用不方便。410411三、同步RS觸發(fā)器1.邏輯電路和邏輯符號同步RS觸發(fā)器的邏輯電路如左圖b所示,邏輯符號如右圖所示。RS觸發(fā)器的電路原理圖a)基本RS觸發(fā)器b)同步RS觸發(fā)器同步RS觸發(fā)器的邏輯符號4122.工作原理當

CP=0時,傳輸門C、D被封鎖,輸入通道被切斷,無論輸入信號如何變化,都無法加到基本RS觸發(fā)器的輸入端,C門、D門輸出恒等于1,基本RS觸發(fā)器保持原狀態(tài)不變。當

CP=1時,控制門C、D打開,接收輸入信號,C門、D門的輸出分別為

R、S

端的取反信號,從而實現(xiàn)RS觸發(fā)器的功能。同步RS觸發(fā)器在

CP=1時的真值表見下表。413同步RS觸發(fā)器的真值表(CP=1)顯然,在同步RS觸發(fā)器中,只有當時鐘控制信號

CP

為高電平時才有效,同步RS觸發(fā)器的輸入信號為高電平有效,兩個輸入信號不能同時為1,這剛好與基本RS觸發(fā)器相反。根據(jù)真值表可得到其特性方程(CP=1時有效)為:4143.電路特點(1)選通控制,提高了電路的抗干擾能力。(2)在

CP=1期間,輸入信號

R、S

不允許同時為1,輸入信號依然存在約束。415四、JK觸發(fā)器1.邏輯電路和邏輯符號為了區(qū)別于同步RS觸發(fā)器,將這種觸發(fā)器的輸入信號分別用

J、K

表示,并將其稱為JK觸發(fā)器,其邏輯電路和邏輯符號如圖所示。JK觸發(fā)器的邏輯電路和邏輯符號a)邏輯電路b)邏輯符號4162.工作原理(1)當輸入信號

J=K=0時,時鐘脈沖

CP

上升沿到來后,控制門C、D輸出都為1,基本RS觸發(fā)器保持原狀態(tài)不變。(2)當輸入信號

J=1、K=0時,時鐘脈沖

CP

上升沿到來后,無論觸發(fā)器的初始狀態(tài)如何,基本RS觸發(fā)器均被置1,即

Qn+1=1。(3)當輸入信號

J=0、K=1時,時鐘脈沖

CP

上升沿到來后,無論觸發(fā)器的初始狀態(tài)如何,基本RS觸發(fā)器均被置0,即

Qn+1=0。(4)當輸入信號

J=K=1,Q=0、=1時,時鐘脈沖

CP

上升沿到來后,C門輸入有0,輸出為1;D門輸入全為1,輸出為0,基本RS觸發(fā)器被置1,即

Qn+1=1。4173.真值表由上述工作原理可列出JK觸發(fā)器的真值表,見下表。由表可知,JK觸發(fā)器具有置0、置1、保持和計數(shù)的功能。JK觸發(fā)器的真值表418JK觸發(fā)器的真值表4.特性方程表示JK觸發(fā)器輸入、輸出信號之間邏輯關(guān)系的特性方程為:419五、D觸發(fā)器1.邏輯電路和邏輯符號為了克服RS觸發(fā)器輸入信號之間有約束的缺點,將RS觸發(fā)器的輸入端

R

接至D門的輸出端,這樣在時鐘脈沖

CP=1期間,

,從而徹底解決了輸入信號存在約束的問題。為了區(qū)別于同步RS觸發(fā)器,將這種觸發(fā)器的輸入信號

S

改為

D,并將其稱為D觸發(fā)器,其邏輯電路和邏輯符號如圖所示。D觸發(fā)器的邏輯電路和邏輯符號a)邏輯電路b)邏輯符號4202.工作原理當

CP=0時,控制門C門、D門關(guān)閉,輸出都為1,基本RS觸發(fā)器保持原狀態(tài)不變;當

CP=1時,控制門C門、D門打開,接收輸入信號

D。(1)當

D=0時,D門輸出為1,使C門的輸入全為1,則C門輸出為0,基本RS觸發(fā)器輸出為

Qn+1=0。(2)當

D=1時,D門輸入全為1,則D門輸出為0,D門輸出的0加到C門的輸入端,使C門的輸入有0,則C門輸出為1,基本RS觸發(fā)器輸出為

Qn+1=1。4213.真值表由以上分析可列出D觸發(fā)器的真值表,見下表。由表可知,D觸發(fā)器具有置0和置1功能。4.特性方程D觸發(fā)器的特性方程為:Qn+1=DD觸發(fā)器的真值表任務(wù)2

搶答器的裝配與調(diào)試422學習目標1.了解觸發(fā)器組成電路的特點。2.掌握具有記憶功能的搶答器電路的組成及工作原理。3.能正確完成具有記憶功能的搶答器電路的裝配與調(diào)試,并能獨立排除調(diào)試過程中出現(xiàn)的故障。423任務(wù)引入搶答器常用于各種知識競賽,它為競賽增添了刺激性、娛樂性,在一定程度上豐富了人們的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論