PCB廠家關于阻抗設計的建議.ppt_第1頁
PCB廠家關于阻抗設計的建議.ppt_第2頁
PCB廠家關于阻抗設計的建議.ppt_第3頁
PCB廠家關于阻抗設計的建議.ppt_第4頁
PCB廠家關于阻抗設計的建議.ppt_第5頁
免費預覽已結束,剩余26頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd.,關于阻抗控制設計方面的一 些建議,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,隨著通信科技的不斷提升,必然對PCB的要求也有了相應的提高,傳統(tǒng)意義上PCB已受到嚴峻的挑戰(zhàn),以往PCB的最高要求open&short從目前來看已變成PCB的最基本要求,取而代之的是一些為保證客戶設計意圖的體現(xiàn)而在PCB上所體現(xiàn)的性能的要求。如阻抗控制等。 深南電路公司作為中國大陸最早為通信企業(yè)提供PCB的廠商,在1997年就對該課題進行研究和開發(fā)。 到目前為止有“阻抗”控制的P

2、CB已廣泛的應用于:SDH、GSM、CDMA、PC、大功率無繩電話、手機等同時也為國防科技提供了相當數(shù)量的PCB。,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,隨著“阻抗”的進一步拓展和延伸,我們作為專業(yè) 的PCB廠商,為能向客戶提供合格的產品和優(yōu)質的服務對該類PCB的合作方面做如下建議。 就PCB的阻抗控制而言,其所涉及的面是比較廣泛的。但在具體的加工和設計時我們一般控制其主要因素,具體而言: Er-介電常數(shù) H-介質厚度 W-線條寬度 t-線條厚度,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,微條

3、線(Microstrip) Z0= 87/(Er +1.41)Ln5.98h/(0.8w+t) 帶線(Stripline) Z0= 60/ErLn4h/ 0.67w(0.8+t/w) ,Er(介電常數(shù))就目前而言通常情況下選用的材料為FR-4,該種材料的Er特性為隨著加載頻率的不同而變化,一般情況下Er的分水嶺默認為1GHZ(高頻)。 目前材料廠商能夠承諾的指標5.4(1MHz) 根據(jù)我們實際加工的經驗,在使用頻率為1GHZ以下的其Er認為42左右 1.52.0GHZ的使用頻率其仍有下降的空間。故設計時如有阻抗的要求則須考慮該產品的當時的使用頻率。,深圳市深南電路有限公司 ShenZhen S

4、henNan Circuits Co.,Ltd,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,我們在長期的加工和研發(fā)的過程中針對不同的廠商已經摸索出一定的規(guī)律和計算公式。 7628-4.5(全部為1GHz狀態(tài)下) 2116-4.2 1080-3.6 在不同的層間結構和排列時,其具體的變化是不同的如7628+2116時Er是多少,并不是簡單的算術平均數(shù)。 各種結構的排列在Microstrip & Stripline時所表現(xiàn)出的Er也是不同的。,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,FR-4的材料其

5、本身就存在著這種,隨頻率的變化其Er也變化的特性,因此一般情況下,大于2GHZ的使用頻率,同時對阻抗又有很高要求的PCB建議使用其它材料。如BT、CE、PTFE.Er比較穩(wěn)定的材料。同時我認為在目前傳輸類產品上改良的LOW DK材料還是能滿足性能要求的,包括寬帶產品。 目前國內的廠家也在加緊這方面的研究,但目前至少不是很成熟。 國外比較成熟如日本 HITACHI、美國的BI 等,但成本壓力較大。,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,通信產品目前集成化的趨勢也比較明顯,在PCB上就體現(xiàn)出高層數(shù),而為保證信號線的阻抗匹配,相應的介質也上來了,板

6、也越來越厚。如24層的背板6mm厚甚至更厚。(已有客戶想在年內突破30層8mm) 為有效的控制板厚低Er的材料也孕育而生,且進入比較成熟的階段。 Low Dk & High Tg的材料Er 在3.53.8 Tg160180有效的控制板厚和Z方向上的膨脹。 我們目前已經和部分客戶對HITACHI的LOW DK材料進行了認證,為進一步的批量加工做更充分的準備。 目前大規(guī)模推廣的瓶頸為材料成本的壓力。,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,PCB板材介電常數(shù) 介 電 質 介電常數(shù) 真 空 1.0 玻璃纖維(GLASS) 6.5 環(huán)氧樹脂(Epoxy

7、) 3.5 FR4 4.45.2 聚四氟乙烯(PTFE) 2.1 PTFE / Glass 2.22.6 聚氰酸樹脂(C.E.) 3.0 C.E. / Glass 3.23.6 C.E. / Quartz 2.83.4 聚亞硫胺(Polyimide) 3.2 Polyimide / Glass 4.04.6 Polyimide / Quartz 3.53.8 BismaleimideTriazine (BT) 3.3 BT /Glass 4.0 Alumina 9.0 石英 (Quartz) 3.9 以上數(shù)據(jù)是在1MHz的條件下測得的,深圳市深南電路有限公司 ShenZhen ShenNan

8、Circuits Co.,Ltd,H(介質層厚度)該因素對阻抗控制的影響最大故設計中如對阻抗的寬容度很小的話,則該部分的設計應力求準確 ,F(xiàn)R-4的H的組成是由各種半固化片組合而成的(包括內層芯板),一般情況下常用的半固化片為: 1080 厚度0.075MM、 7628 厚度0.175MM、 2116厚 度 0.105MM。 .,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,在多層PCB中H一般有兩類: A內層芯板中H的厚度:雖然材料供應商所提供的板材中H的厚度也是由以上三種半固化片組合而成,但其在組合的過程中必然會考慮三種材料的特性,而絕非無條件

9、的任意組合,因此板材的厚度就有了一定的規(guī)定,形成了一個相應的清單,同時H也有了一定的限制。 如0.17mm 1/1的芯板為 2116*1 如0.4mm 1/1的芯板為1080*2+7628*1 ,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,B多層板中壓合部分的H的厚度:其方法基本上與A相同但需注意銅層的損失。 舉例:如GROUNDGROUND 或POWERPOWER之間用半固化片進行填充,因GROUND、POWER在制作內層的過程中銅箔被蝕刻掉的部分很少,則半固化片中樹脂對該區(qū)的填充會很少,則半固化片的厚度損失會很少。反之如SIGNALSIGNA

10、L之間用半固化片進行填充SIGNAL在制作內層的過程中銅箔被蝕刻掉的部分較多,則半固化片的厚度損失會很大。,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,因此理論上的計算厚度與實際操作過程所形成的實際厚度會有差異。故建議設計時對該因素應予以充分的考慮。 同時我們在客戶資料審核的崗位也有專人對此通過軟件進行計算和校對。,深圳市深南電路有限公司 ShenZhen ShenNan Circuits Co.,Ltd,W(設計線寬)該因素一般情況下是由客戶決定的。 但在設計時請充分考慮線寬對該阻抗值的配合性,即為達到該阻抗值在一定的H、Er和使用頻率等條件下

11、線寬的使用是有一定的限制的。 當然阻抗控制不僅僅是上述幾因素,上面所提的只是比較而言影響度較大的幾因素,也是從PCB的制造廠商的角度來看待該問題的。,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,以下是我們在高多層PCB實際生產加工過程中,總結出來的一些高多層PCB的結構示例,但必須說明的是: 這僅僅是一點,不足以說明一面的問題,僅僅是建設性的參考。 由于時間和篇幅的限制在此處沒能將一些目前已經成為趨勢的做法列出如內層使用H/H(半 Oz )銅箔、Low DK材料 其中的一些數(shù)值是比較粗略的計算結果,實際運用時還需根據(jù)實際的情況進行細化。 考慮到客戶

12、的需求基本上還是高多層能薄一點,因此在高層的結構中我們盡可能的舉厚度比較適中的結構。 20層以上由于結構更加復雜,同時是客戶與我們共同努力的結果,因此在實際加工的過程中,根據(jù)客戶的具體要求再做具體的探討。如24層 6mm、30層6-8mm.,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,2.0mm 8層板的通常配置 1080+7628 1080+7628 1080+7628 1080+7628,其阻抗值一般為兩種情況: Microstrip Line=8mil Zo=70 左右 Offset Stripline 有兩種可能 1. Line=8mil

13、Zo=45 左右 2. Line=8mil Zo=50 左右 3. 如為背板的設計則還有另一種情況 針對不同的需要可以對左示的結構進行更改而得。,0.3 1/1,0.3 1/1,0.3 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,3.0mm 8層板的通常配置 1080+7628*2 7628*2 7628*2 1080+7628*2,其阻抗值一般為兩種情況: Microstrip Line=8mil Zo=80 左右 Offset Stripline 有兩種可能 1. Line=8mil Zo=58 左右 2. Line=8mil Zo=6

14、8 左右 3.如為背板的設計則還有另一種情況 針對不同的需要可以對左示的結構進行更改而得。,0.5 1/1,0.5 1/1,0.5 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,2.0mm 10層板的通常配置 1080+7628 7628+1080 1080*2 7658+1080 1080+7628,其阻抗值一般為以下幾種情況: Microstrip Line=8mil Zo=70 左右 Offset Stripline 有兩種可能 1. Line=8mil Zo=33 左右 2. Line=8mil Zo=47 左右 3.如為背板的設計已

15、經調整內部地電的排列還有其他的一些情況出現(xiàn)。 針對Stripline Zo偏小的情況一般是壓縮Microstrip 的介質厚度來增加Stripline的介質厚度滿足Zo 的需求 針對不同的需要可以對左示的結構進行更改而得。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,2.0mm 12層板的通常配置 1080*2 1080*2 1080*2 1080*2 1080*2 1080*2,其阻抗值一般為以下幾種情況: Microstrip Line=8mil Zo=50 左右 Offset S

16、tripline 有兩種可能 1. Line=8mil Zo=30 左右 2. Line=8mil Zo=33 左右 3.如為背板的設計以及調整內部地電的排列還有其他的一些情況出現(xiàn)。 針對Stripline Zo偏小的情況一般是增加Stripline的介質厚度滿足Zo 的需求,通常50ohm的需求該種板會在3.0mm厚度。 針對不同的需要可以對左示的結構進行更改而得。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,3.0mm 14層板的通常配置 1080+7628 108

17、0+7628 1080+7628 1080+7628 1080+7628 1080+7628 1080+7628,其阻抗值一般為以下幾種情況: Microstrip Line=8mil Zo=70 左右 Offset Stripline 有兩種可能 1. Line=8mil Zo=33 左右 2. Line=8mil Zo=40 左右 3.如調整內部地電的排列還有其他的一些情況出現(xiàn)。 針對Stripline Zo偏小的情況一般是縮小Microstrip 的介質厚度,同時縮小地地或電電之間的介質厚度來增加Stripline的介質厚度滿足Zo 的需求,包括采用不同厚度芯板進行壓合的方法。 針對不同

18、的需要可以對左示的結構進行更改而得。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,16層 3.0mm的結構。 1080+2116 1080+2116 2116*2 2116*2 2116*2 2116*2 1080+2116 1080+2116,其阻抗值一般為以下幾種情況: Microstrip Line=8mil Zo=60 左右 Offset Stripline 有幾種可能 當Line=8mil時 Zo值在33-50. 如調整內部地電的排列還有其他的

19、一些情況出現(xiàn)。 針對Stripline Zo偏小的情況一般Backboard設計 Top&Bom層是無Microstrip 要求,因此調整它們的介質厚度,調整地地或電電之間的介質厚度來增加Stripline的介質厚度滿足Zo 的需求,包括采用不同厚度芯板進行壓合的方法。 針對不同的需要可以對左示的結構進行更改。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,18層 3.0mm厚度的結構. 各層之間的半固化片全部使用1080*2,從此種結構的

20、特性上來看Microstrip Line=8mil Zo=50 左右比較符合常規(guī)要求,但Offset Stripline 則可能太小。 針對Stripline Zo偏小的情況,一般Backboard設計 Top&Bom層是無Microstrip 要求,因此調整它們的介質厚度,調整地地或電電之間的介質厚度來增加Stripline的介質厚度滿足Zo 的需求。 包括采用不同厚度芯板進行壓合的方法通過局部的調整來滿足要求。 針對不同的需要可以對左示的結構進行更改。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南

21、電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,18層 3.8mm厚度的結構. 1080+7628 2116*2 1080+7628,從此種結構的特性上來看Microstrip Line=8mil Zo=70 左右,比一般常規(guī)的要求偏大,但Offset Stripline 則可能偏小。 針對Stripline Zo偏小的情況,一般Backboard設計 Top&Bom層是無Microstrip 要求,因此調整它們的介質厚度,調整地地或電電之間的介質厚度來增加Stripline的介質厚度滿足Zo 的需求。 包括采用不同厚度芯板進行壓合的方法通過局部的調整來滿足要求

22、。 針對不同的需要可以對左示的結構進行更改。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,20層 3.0-3.2mm厚度的結構. 各層之間的半固化片全部使用1080*2,此種結構阻抗的狀況和調整方法與18層3.0mm的情況基本相同,主要的問題是Stripline偏小。,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,0.2 1/1,深圳市深南電路有限公司ShenZhen ShenNan Circuits Co.,Ltd,20層 4.0mm左右厚度的結構. 標注的 地方為1080+2116,其余的結構為1080+7628,從此種結構的特性上來看,一般情況是屬于backboard的設計因此Microstrip就沒了,Offset Stripline 的Zo=33-50(依舊設計的層次排列)如想得到50則在設計上一定要處理好一些問題,且并非每個信號層都能控制到。 針對不同的需要可以對左示的結構進行更改。,0.2 1/1,0.2 1/1,0.2 1/1,0.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論