電子技術基礎-數(shù)字部分(第六版)-第5章鎖存器和觸發(fā)器_第1頁
電子技術基礎-數(shù)字部分(第六版)-第5章鎖存器和觸發(fā)器_第2頁
電子技術基礎-數(shù)字部分(第六版)-第5章鎖存器和觸發(fā)器_第3頁
電子技術基礎-數(shù)字部分(第六版)-第5章鎖存器和觸發(fā)器_第4頁
電子技術基礎-數(shù)字部分(第六版)-第5章鎖存器和觸發(fā)器_第5頁
已閱讀5頁,還剩56頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、2021/2/1115 鎖存器和觸發(fā)器鎖存器和觸發(fā)器5.1 雙穩(wěn)態(tài)電路雙穩(wěn)態(tài)電路5.2 SR鎖存器鎖存器5.4 觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理5.5 觸發(fā)器的邏輯功能觸發(fā)器的邏輯功能5.3 D鎖存器鎖存器5.6 用用Verilog HDL描述鎖存器和觸發(fā)器描述鎖存器和觸發(fā)器2021/2/112教學基本要求教學基本要求1、掌握鎖存器、觸發(fā)器的電路結構和工作原理、掌握鎖存器、觸發(fā)器的電路結構和工作原理2、熟練掌握、熟練掌握SR觸發(fā)器、觸發(fā)器、JK觸發(fā)器、觸發(fā)器、D觸發(fā)器及觸發(fā)器及T 觸發(fā)器的邏輯功能觸發(fā)器的邏輯功能3、正確理解鎖存器、觸發(fā)器的動態(tài)特性、正確理解鎖存器、觸發(fā)器的

2、動態(tài)特性2021/2/1131 1、時序邏輯電路與鎖存器、觸發(fā)器、時序邏輯電路與鎖存器、觸發(fā)器: : 時序邏輯電路時序邏輯電路: :概述概述鎖存器和觸發(fā)器鎖存器和觸發(fā)器是構成時序邏輯電路的基本邏輯單元是構成時序邏輯電路的基本邏輯單元 。 結構特征結構特征: :由組合邏輯電路和存儲電路組成由組合邏輯電路和存儲電路組成, ,電路中存在反饋。電路中存在反饋。工作特征工作特征:時序邏輯電路的工作特點是任意時刻的輸出狀態(tài)不僅時序邏輯電路的工作特點是任意時刻的輸出狀態(tài)不僅與該當前的輸入信號有關與該當前的輸入信號有關, ,而且與此前電路的狀態(tài)有關。而且與此前電路的狀態(tài)有關。 2021/2/1142、鎖存器與

3、觸發(fā)器、鎖存器與觸發(fā)器共同點共同點: :具有具有0 和和1兩個穩(wěn)定狀態(tài)兩個穩(wěn)定狀態(tài),一旦狀態(tài)被確定一旦狀態(tài)被確定,就能自行保持。就能自行保持。一個鎖存器或觸發(fā)器能存儲一位二進制碼。一個鎖存器或觸發(fā)器能存儲一位二進制碼。 不同點不同點:鎖存器鎖存器-對脈沖電平敏感的對脈沖電平敏感的存儲存儲電路電路,在特定輸入脈沖電平作用下在特定輸入脈沖電平作用下改變狀態(tài)。改變狀態(tài)。觸發(fā)器觸發(fā)器-對脈沖邊沿敏感對脈沖邊沿敏感的存儲電的存儲電路路,在時鐘脈沖的上升沿或下降沿的在時鐘脈沖的上升沿或下降沿的變化瞬間改變狀態(tài)。變化瞬間改變狀態(tài)。 E E CP CP 2021/2/1155.1 雙穩(wěn)態(tài)電路雙穩(wěn)態(tài)電路5.1.

4、1 雙穩(wěn)態(tài)的概念雙穩(wěn)態(tài)的概念5.1.2 最基本的雙穩(wěn)態(tài)電路最基本的雙穩(wěn)態(tài)電路2021/2/1165.1 雙穩(wěn)態(tài)電路雙穩(wěn)態(tài)電路5.1.1 雙穩(wěn)態(tài)的概念雙穩(wěn)態(tài)的概念 穩(wěn)穩(wěn)態(tài)態(tài)穩(wěn)穩(wěn)態(tài)態(tài)介介穩(wěn)穩(wěn)態(tài)態(tài) Q Q G1 G2 2021/2/117 Q Q G1 G2 反饋反饋5.1.2 最基本的雙穩(wěn)態(tài)電路最基本的雙穩(wěn)態(tài)電路 Q端的狀態(tài)定義為電路輸出狀態(tài)。端的狀態(tài)定義為電路輸出狀態(tài)。電路有兩個互補的輸出端電路有兩個互補的輸出端1. 電路結構電路結構 2021/2/1182、數(shù)字邏輯分析、數(shù)字邏輯分析電路具有記憶電路具有記憶1 1位二進制數(shù)據(jù)的功能。位二進制數(shù)據(jù)的功能。 如如 Q = 1如如 Q = 0 Q Q

5、 G1 G2 VO1 VO2 VI1 VI2 10011 Q Q G1 G2 VO1 VO2 VI1 VI2 011002021/2/1193. 模擬特性分析模擬特性分析 Q Q G1 G2 VO1 VO2 VI1 VI2 I1 = O2 O1 = I2 0 穩(wěn)穩(wěn)態(tài)態(tài)點點(Q=1) 穩(wěn)穩(wěn)態(tài)態(tài)點點( (Q Q= =0 0) ) 介介穩(wěn)穩(wěn)態(tài)態(tài)點點 I1(=O2) O1(=I2) a b c d e G1 G2 圖中兩個非門的傳輸特性圖中兩個非門的傳輸特性2021/2/11105.2.1 基本基本SR 鎖存器鎖存器5.2 SR鎖存鎖存器器5.2.2 門控門控SR鎖存器鎖存器2021/2/11115.

6、2.1基本基本SR 鎖存器鎖存器5.2 SR鎖存器鎖存器 Q Q R G1 G2 S 1. 1. 工作原理工作原理現(xiàn)態(tài)現(xiàn)態(tài): :R、S信號作用前信號作用前Q端的端的 狀態(tài)狀態(tài),現(xiàn)態(tài)現(xiàn)態(tài)用用Q n表示。表示。次態(tài)次態(tài): :R、S信號作用后信號作用后Q端的端的 狀態(tài)狀態(tài),次態(tài)次態(tài)用用Q n+1表示。表示。2021/2/11121. 工作原理工作原理R=0、S=0狀態(tài)不變狀態(tài)不變0 00 0若現(xiàn)態(tài)若現(xiàn)態(tài) Q n = 11 10 01 1 Q Q R G1 G2 S 若現(xiàn)態(tài)若現(xiàn)態(tài) Q n = 00 01 10 00 00 0 Q Q R G1 G2 S 2021/2/1113無論現(xiàn)態(tài)無論現(xiàn)態(tài)Q n為為

7、0或或1,鎖存器的次態(tài)為鎖存器的次態(tài)為1態(tài)。態(tài)。 信號消失后信號消失后新的狀態(tài)將被記憶下來。新的狀態(tài)將被記憶下來。 S Q Q R G1 G2 0 01 1若若現(xiàn)態(tài)現(xiàn)態(tài) Q n = 11 10 01 1 S Q Q R G1 G2 若現(xiàn)態(tài)若現(xiàn)態(tài) Q n = 00 01 10 00 01 10 0R=0、S=1置置12021/2/1114無論現(xiàn)態(tài)無論現(xiàn)態(tài)Q n為為0或或1,鎖存器的次態(tài)為鎖存器的次態(tài)為0態(tài)。態(tài)。 信號消失后信號消失后新的狀態(tài)將被記憶下來。新的狀態(tài)將被記憶下來。 S Q Q R G1 G2 1 10 0若若現(xiàn)態(tài)現(xiàn)態(tài) Q n = 11 11 10 0若現(xiàn)態(tài)若現(xiàn)態(tài) Q n = 0 S

8、Q Q R G1 G2 1 10 00 01 10 01 1R=1 、 S=0置置02021/2/1115 S Q Q R G1 G2 1 11 10 00 0S=1 、 R=1無論現(xiàn)態(tài)無論現(xiàn)態(tài)Q n為為0或或1,觸發(fā)器的次態(tài),觸發(fā)器的次態(tài) 、 都為都為0 。nQnQ狀態(tài)不確定狀態(tài)不確定約束條件約束條件: SR = 0當當S、R 同時回到同時回到0時時,由于兩個與非由于兩個與非門的延遲時間無法確定門的延遲時間無法確定,使得觸發(fā)器最使得觸發(fā)器最終穩(wěn)定狀態(tài)也不能確定。終穩(wěn)定狀態(tài)也不能確定。觸發(fā)器的輸出既不是觸發(fā)器的輸出既不是0態(tài)態(tài),也不是也不是1態(tài)態(tài)2021/2/1116工作波形工作波形 S R

9、Q Q 置置 1 置置 0 2021/2/11172. 基本基本SR鎖存器的動態(tài)特性鎖存器的動態(tài)特性tpLH和和tpHL分別為輸出由高到低和由低到高時分別為輸出由高到低和由低到高時,相對于輸入的相對于輸入的延遲時間。延遲時間。脈沖寬度脈沖寬度tW:如果輸入脈沖寬度如果輸入脈沖寬度 tW ,Q未越過介穩(wěn)態(tài)點未越過介穩(wěn)態(tài)點,S端信端信號撤出號撤出,會使輸出狀態(tài)不穩(wěn)定。圖中會使輸出狀態(tài)不穩(wěn)定。圖中tW1和和tW2均均 tW 。2021/2/1118 Q Q R S 3. 3. 用與非門構成的基本用與非門構成的基本SR鎖存器鎖存器、 S Q Q R R S c.國標邏輯符號國標邏輯符號a.電路圖電路圖

10、b.b.功能表功能表 RSQ110010100101不變不變1 11不變不變Q約束條件約束條件: S +R = 12021/2/1119 例例 運用基本運用基本SR鎖存器消除機械開關觸點抖動引起的脈沖輸出。鎖存器消除機械開關觸點抖動引起的脈沖輸出。 R vO t0 t1 vO t0 t1 t +5V +5V 2021/2/11205.2.2 門控門控SR 鎖存器鎖存器 R E S G3 G1 G2 G4 Q4 Q3 Q Q 1. 電路結構電路結構 1R E1 1S Q Q E S R 國標邏輯符號國標邏輯符號簡單簡單SR鎖存器鎖存器使能信號控制門電路使能信號控制門電路2021/2/1121 R

11、 E S G3 G1 G2 G4 Q4 Q3 Q Q 2、工作原理、工作原理 S=0,R=0:Qn+1=Qn S=1,R=0:Qn+1=1 S=0,R=1:Qn+1=0 S=1,R=1:Qn+1= E=1:E=0:狀態(tài)發(fā)生變化。狀態(tài)發(fā)生變化。 狀態(tài)不變狀態(tài)不變Q3 = S Q4 = R2021/2/1122 E S R Q3 Q4 Q Q 1 2 3 4 的波形。的波形。 例:邏輯門控例:邏輯門控SR鎖存器的鎖存器的E、S、R的波形如下圖虛線上邊所示,的波形如下圖虛線上邊所示,鎖存器的原始狀態(tài)為鎖存器的原始狀態(tài)為Q = 0,試畫出試畫出Q3、Q4、Q和和Q R E S G3 G1 G2 G4

12、Q4 Q3 Q Q 2021/2/11235.3.1 D鎖存器的電路結構鎖存器的電路結構5.3 D鎖存器鎖存器5.3.2 典型的典型的D 鎖存器集成電路鎖存器集成電路5.3.3 D 鎖存器的動態(tài)特性鎖存器的動態(tài)特性2021/2/11245.3.1 D鎖存器的電路結構鎖存器的電路結構1. 傳輸門控傳輸門控D鎖存器鎖存器 1D C1 Q Q E D 邏輯符號邏輯符號 TG2 TG1 G1 G2 Q Q C C C D C G4 G3 E C C (1) 邏輯電路圖邏輯電路圖2021/2/1125(2)工作原理工作原理 G1 TG2 G2 Q Q TG1 D G1 TG2 G2 Q Q TG1 D

13、(b) E=0時時(a) E=1時時TG2導通導通,TG1斷開斷開 TG1導通導通,TG2斷開斷開Q = DQ 不變不變 TG2 TG1 G1 G2 Q Q C C C D C G4 G3 E C C 2021/2/1126Q = DE=1D鎖存器的功能表鎖存器的功能表置置10111置置01001保持保持不變不變不變不變0功能功能QDEQ(3) 邏輯邏輯功能功能Q不變不變E=0,2021/2/1127(4) 工作波形工作波形 D E Q Q TG2 TG1 G1 G2 Q Q C C C D C G4 G3 E C C 2021/2/11282. 邏輯門控邏輯門控D鎖存器鎖存器 R=S E D

14、 G3 G1 G2 G4 Q4 Q3 Q Q S=D G5 邏輯電路圖邏輯電路圖S =0 R=1D=0Q = 0D=1Q = 1E=0Q不變不變E=1S =1 R=0D鎖存器的功能表鎖存器的功能表置置10111置置01001保持保持不變不變不不變變0功能功能QDEQ2021/2/112974HC/HCT373 八八D鎖存器鎖存器5.3.2 典型的典型的D鎖存器集成電鎖存器集成電路路2021/2/113074HC/HCT373的功能表的功能表OE工作模式工作模式輸輸 入入內部鎖存器內部鎖存器狀狀 態(tài)態(tài)輸輸 出出LEDnQn使能和讀鎖存使能和讀鎖存器器(傳送模式)(傳送模式)LHLLLLHHHH鎖

15、存和讀鎖存鎖存和讀鎖存器器LLL*LLLLH*HH鎖存和禁止輸鎖存和禁止輸出出H高阻高阻H高阻高阻L*和和H*表示門控電平表示門控電平LE由高變低之前瞬間由高變低之前瞬間Dn的邏輯電平。的邏輯電平。2021/2/11315.3.3 D鎖存器的動態(tài)特鎖存器的動態(tài)特性性定時圖定時圖: :表示電路動作過程中表示電路動作過程中, ,對各輸入信號的對各輸入信號的時間要求以及輸出對輸入信號的響應時間。時間要求以及輸出對輸入信號的響應時間。 D Q tSU tH tW TpLH E TpHL 有建立時間有建立時間t tSUSU、保持時間、保持時間t tU U 、脈沖寬度、脈沖寬度t tW W等。等。 202

16、1/2/11325.4 觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理5.4.1 主從主從D觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理5.4.2 典型主從典型主從D觸發(fā)器集成電路觸發(fā)器集成電路5.4.4 其他電路結構的觸發(fā)器其他電路結構的觸發(fā)器5.4.3 主從主從D觸發(fā)器的動態(tài)特性觸發(fā)器的動態(tài)特性2021/2/1133 E 5.4 觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理1. 鎖存器與觸發(fā)器鎖存器與觸發(fā)器 CP CP 鎖存器在鎖存器在E的高的高(低低)電平期間電平期間對信號敏感對信號敏感觸發(fā)器在觸發(fā)器在CP的上升沿的上升沿(下降下降沿沿)對信號敏感對信號敏感在在Ve

17、rilogHDL中對中對鎖存器與鎖存器與觸發(fā)器的描述語句是不同的觸發(fā)器的描述語句是不同的 E 2021/2/11345.4 觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理 CP C C TG2 TG1 Q C C C D C 主鎖存器 TG4 TG3 Q Q C C C C 從鎖存器 Q G1 G4 G3 G2 主鎖存器與從鎖存器結主鎖存器與從鎖存器結構相同構相同1. 電路結構電路結構5.4.1 主從主從D觸發(fā)器的電路結構和工作原理觸發(fā)器的電路結構和工作原理TG1和和TG4的工作狀態(tài)相同的工作狀態(tài)相同TG2和和TG3的工作狀態(tài)相同的工作狀態(tài)相同2021/2/11352. 工作原理工作原理

18、TG1導通導通,TG2斷開斷開輸入信號輸入信號D 送入主鎖存器。送入主鎖存器。TG3斷開斷開,TG4導通導通從鎖存器維持在原來的狀態(tài)不變。從鎖存器維持在原來的狀態(tài)不變。 (1) CP=0時時: TG2 TG1 Q C C C D C 主鎖存器 TG4 TG3 Q Q C C C C 從鎖存器 Q G1 G4 G3 G2 C =1,C=0,Q 跟隨跟隨D端的狀態(tài)變化端的狀態(tài)變化,使使Q =D。 CP C C 2021/2/11362. 工作原理工作原理(2) CP由由0跳變到跳變到1 : TG2 TG1 Q C C C D C 主鎖存器 TG4 TG3 Q Q C C C C 從鎖存器 Q G1

19、 G4 G3 G2 C =0,C=1, CP C C 觸發(fā)器的狀態(tài)僅僅取決于觸發(fā)器的狀態(tài)僅僅取決于CP信號上升沿到達前瞬間的信號上升沿到達前瞬間的D信號信號 TG3導通導通,TG4斷開斷開從鎖存器從鎖存器Q 的的信號送信號送Q端。端。TG1斷開,斷開,TG2導通導通輸入信號輸入信號D 不能送入主鎖存器。不能送入主鎖存器。主鎖存器主鎖存器維持原態(tài)不變。維持原態(tài)不變。 2021/2/1137 5.4.2 典型主從典型主從D觸發(fā)器集成電路觸發(fā)器集成電路 74HC/HCT74 中中D觸發(fā)器的邏輯圖觸發(fā)器的邏輯圖2021/2/1138 74HC/HCT74的功能表的功能表DSQDSDR1nQLHHHHH

20、LLHHQn+1DCPHHLLHLLHLHHLQDCP輸輸 出出輸輸 入入DR S C1 1D R S C2 2D R 1SD 1RD 1CP 1D 1Q 1Q 2SD 2RD 2CP 2D 2Q 2Q 國標邏輯符號國標邏輯符號74HC/HCT74的邏輯符號和功能表的邏輯符號和功能表具有直接置具有直接置1、直接置、直接置0,正邊沿觸發(fā)的正邊沿觸發(fā)的D功能功能觸發(fā)器觸發(fā)器2021/2/1139 D Q tSU tH tW tPLH CP tPHL Tcmin Q tPHL tPLH 5.4.3 主從主從D觸發(fā)器的動態(tài)特性觸發(fā)器的動態(tài)特性 C1 1D Q Q D C 動態(tài)特性反映其觸發(fā)器對輸入信號

21、和時鐘信號間的時間要求動態(tài)特性反映其觸發(fā)器對輸入信號和時鐘信號間的時間要求,以及輸出狀態(tài)對時鐘信號響應的延遲時間。以及輸出狀態(tài)對時鐘信號響應的延遲時間。 建立時間建立時間保持時間保持時間脈沖寬度脈沖寬度傳輸延時時間傳輸延時時間傳輸延時時間傳輸延時時間2021/2/1140保持時間保持時間tH :保證保證D狀態(tài)可靠地傳送到狀態(tài)可靠地傳送到Q建立時間建立時間tSU :保證與保證與D 相關的電路建立起穩(wěn)定的狀態(tài)相關的電路建立起穩(wěn)定的狀態(tài),使觸發(fā)使觸發(fā)器狀態(tài)器狀態(tài)得到正確的轉換。得到正確的轉換。最高觸發(fā)頻率最高觸發(fā)頻率fcmax :觸發(fā)器內部都要完成一系列動作觸發(fā)器內部都要完成一系列動作,需要一定需要

22、一定的時間延遲的時間延遲,所以對于所以對于CP最高工作頻率有一個限制。最高工作頻率有一個限制。觸發(fā)脈沖寬度觸發(fā)脈沖寬度tW :保證內部各門正確翻轉。保證內部各門正確翻轉。傳輸延遲時間傳輸延遲時間tPLH和和tPHL :時鐘脈沖時鐘脈沖CP上升沿至輸出端新狀態(tài)穩(wěn)上升沿至輸出端新狀態(tài)穩(wěn)定建立起來的時間定建立起來的時間2021/2/11415.4.4 其他電路結構的觸發(fā)器其他電路結構的觸發(fā)器1. 1. 維持阻塞觸發(fā)器維持阻塞觸發(fā)器 置置0維持線維持線響應輸入響應輸入D和和CP信號信號根據(jù)根據(jù) 確定確定觸發(fā)器的狀態(tài)觸發(fā)器的狀態(tài) RS Q1 Q2 Q3 Q4 G1 CP G2 G3 G5 G4 D G6

23、 Q Q S R 2021/2/1142 G1 CP D G2 G3 G5 G4 D G6 Q Q S R 1 1 D 0 4 CP = 0 2、工作原理工作原理 Qn+1=QnD 信號進入觸發(fā)器信號進入觸發(fā)器, ,為狀態(tài)刷新作好準備為狀態(tài)刷新作好準備Q1 = DQ4= DD信號存于信號存于Q42021/2/11434 當當CP 由由0 跳變?yōu)樘優(yōu)?DQn 1在在CP脈沖的上升沿脈沖的上升沿,觸法器按此前觸法器按此前的的D信號刷新信號刷新 G1 CP D G2 G3 G5 G4 D G6 Q Q S R D D D 1 0 1 0 0 2021/2/1144 當當CP =1在在CP脈沖的上升

24、沿到來瞬間使觸發(fā)器的狀態(tài)變化脈沖的上升沿到來瞬間使觸發(fā)器的狀態(tài)變化D信號不影響信號不影響 、 的狀態(tài),的狀態(tài),Q的狀態(tài)不變的狀態(tài)不變RS G1 CP Y1 G2 G3 G5 G4 Y4 D G6 Q Q S R 置 1 維持線 置 1 阻塞、置 0 維持線 置 0 阻塞線 2021/2/11455.5.1 D 觸發(fā)器觸發(fā)器 5.5 觸發(fā)器的邏輯功能觸發(fā)器的邏輯功能5.5.2 JK 觸發(fā)器觸發(fā)器 5.5.3 SR 觸發(fā)器觸發(fā)器 5.5.4 D 觸發(fā)器功能的轉換觸發(fā)器功能的轉換 5.5.2 T 觸發(fā)器觸發(fā)器 2021/2/11465.5 觸發(fā)器的邏輯功能觸發(fā)器的邏輯功能不同邏輯功能的觸發(fā)器國際邏輯

25、符號不同邏輯功能的觸發(fā)器國際邏輯符號 1D C1 Q Q D CP D 觸發(fā)器觸發(fā)器 1J C1 1K Q Q J CP K JK 觸發(fā)器觸發(fā)器 1T C1 Q Q T CP T 觸發(fā)器觸發(fā)器 1S C1 1R Q Q S CP R RS 觸發(fā)器觸發(fā)器2021/2/11475.5.1 D 觸發(fā)器觸發(fā)器 1. 特性表特性表 DQn Qn+10000101011112. 特性方程特性方程Qn+1 = D D=1 D=0 D=0 D=1 0 1 3. 狀態(tài)圖狀態(tài)圖2021/2/11483.狀態(tài)轉換圖狀態(tài)轉換圖 翻翻 轉轉10011111 置置 111010011 置置 000011100狀態(tài)不變狀態(tài)

26、不變01010000 說說 明明Qn+1QnKJ1.特性表特性表 1nnnQJQKQ2.特性方程特性方程 0 1 0 0 1 1 0 1 J 1 KQn 0 00 01 11 10 5.5.2 JK 觸發(fā)器觸發(fā)器 J=0 K= J= K=0 J=1 K= J= K=1 0 1 2021/2/1149 J K 1 2 3 4 5 6 7 CP 例例5.4.1 設下降沿觸發(fā)的設下降沿觸發(fā)的JK觸發(fā)器時鐘脈沖和觸發(fā)器時鐘脈沖和J、K信號的波形信號的波形如圖所示試畫出輸出端如圖所示試畫出輸出端Q的波形。設觸發(fā)器的初始狀態(tài)為的波形。設觸發(fā)器的初始狀態(tài)為0。 Q 2021/2/11505.5.3 T觸發(fā)器

27、觸發(fā)器 特性方程特性方程狀態(tài)轉換圖狀態(tài)轉換圖特性表特性表nQ1n Q011101110000TnnnQTQTQ1 T=1 T=1 T=0 T=0 0 1 1T C1 Q Q T CP 邏輯符號邏輯符號 2021/2/11514. T觸發(fā)器觸發(fā)器 Q Q CP C 邏輯符號邏輯符號 特性方程特性方程nnQQ1時鐘脈沖每作用一次時鐘脈沖每作用一次,觸發(fā)器翻轉一次。觸發(fā)器翻轉一次。 2021/2/11525.5.4 SR 觸發(fā)器觸發(fā)器 1. 特性表特性表 2. 特性方程特性方程3. 狀態(tài)圖狀態(tài)圖Qn S RQn+100 0000100101011不確定不確定100110101101111不確定不確定

28、 nnQRSQ 1SR=0(約束條件)(約束條件) S=0 R= S= R=0 S=1 R=0 S=0 R=1 0 1 2021/2/11535.5.5 D觸發(fā)器功能的轉換觸發(fā)器功能的轉換1. D 觸發(fā)器構成觸發(fā)器構成 J K 觸發(fā)器觸發(fā)器QKQJD Q Q 1D C1 CP J K Q Q 1D C1 CP 組合組合電路電路DKJ1nnnQJQKQQn+1 = D 2021/2/11542. D 觸發(fā)器構成觸發(fā)器構成 T 觸發(fā)器觸發(fā)器QTQTQTD Qn+1 = D nnnQTQTQ 1 Q Q 1D C1 T CP Q Q 1D C1 T CP Q Q 1D C1 CP 組合組合電路電路D

29、T 2021/2/11553. D 觸發(fā)器構成觸發(fā)器構成 T 觸發(fā)器觸發(fā)器 Q Q 1D C1 CP Qn+1 = D nnQQ 1nQD CPQ二分頻二分頻2021/2/1156鎖存器和觸發(fā)器都是具有存儲功能的邏輯電路鎖存器和觸發(fā)器都是具有存儲功能的邏輯電路,是構成時是構成時序電路的基本邏輯單元。每個鎖存器或觸發(fā)器都能存儲序電路的基本邏輯單元。每個鎖存器或觸發(fā)器都能存儲1位二位二值信息。值信息。 鎖存器是對脈沖電平敏感的電路鎖存器是對脈沖電平敏感的電路,它們在一定電平作用下它們在一定電平作用下改變狀態(tài)。改變狀態(tài)。觸發(fā)器是對時鐘脈沖邊沿敏感的電路觸發(fā)器是對時鐘脈沖邊沿敏感的電路,它們在時鐘脈沖的它們在時鐘脈沖的上升沿或下降沿作用下改變狀態(tài)。上升沿或下降沿作用下改變狀態(tài)。觸發(fā)器按邏輯功能分類有觸發(fā)器按邏輯功能分類有D觸發(fā)器、觸發(fā)器、JK觸發(fā)器、觸發(fā)器、T(T)觸發(fā)器和觸發(fā)器和SR觸發(fā)器。它們的功能可用特性表、特性方程和狀觸發(fā)器。它們的功能可用特性表、特性方程和狀態(tài)圖來描述。觸發(fā)器的電路結構與邏輯功能沒有必然聯(lián)系。態(tài)圖來描述。觸發(fā)器的電路結構與邏輯功能沒有必然聯(lián)系。小小 結結2021/2/1157 5.6.1 時序電路建?;A時序電路建?;A 5.6.2 鎖存器和觸發(fā)器的鎖存器和觸發(fā)器的VerilogVerilog建模建模 5.6 用用Verilog HDL描述鎖存器和觸發(fā)器描

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論