數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告_第1頁(yè)
數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告_第2頁(yè)
數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告_第3頁(yè)
數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告_第4頁(yè)
數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告_第5頁(yè)
已閱讀5頁(yè),還剩7頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)電時(shí)序邏輯電路實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)課安全知識(shí)須知1. 須知1:規(guī)范著裝。為保證實(shí)驗(yàn)操作過程安全、避免實(shí)驗(yàn)過程中意外發(fā)生,學(xué)生禁止穿拖鞋進(jìn)入實(shí)驗(yàn)室,女生盡量避免穿裙子參加實(shí)驗(yàn)。2. 須知2:實(shí)驗(yàn)前必須熟悉實(shí)驗(yàn)設(shè)備參數(shù)、掌握設(shè)備的技術(shù)性能以及操作規(guī)程。3. 須知3:實(shí)驗(yàn)時(shí)人體不可接觸帶電線路,接線或拆線都必須在切斷電源的情況下進(jìn)行。4. 須知4:學(xué)生獨(dú)立完成接線或改接線路后必須經(jīng)指導(dǎo)教師檢查和允許,并使組內(nèi)其他同學(xué)引起注意后方可接通電源。實(shí)驗(yàn)中如設(shè)備發(fā)生故障,應(yīng)立即切斷電源,經(jīng)查清問題和妥善處理故障后,才能繼續(xù)進(jìn)行實(shí)驗(yàn)。5. 須知5:接通電源前應(yīng)先檢查功率表及電流表的電流量程是否符合要求,有否短路回路存

2、在,以免損壞儀表或電源。特別提醒:實(shí)驗(yàn)過程中違反以上任一須知,需再次進(jìn)行預(yù)習(xí)后方可再來參加實(shí)驗(yàn);課程中違反三次及以上,直接重修。實(shí)驗(yàn)報(bào)告撰寫要求1. 要求 1:預(yù)習(xí)報(bào)告部分列出該次實(shí)驗(yàn)使用組件名稱或者設(shè)備額定參數(shù);繪制實(shí)驗(yàn)線路圖,并注明儀表量程、電阻器阻值、電源端編號(hào)等。繪制數(shù)據(jù)記錄表格,并注明相關(guān)的實(shí)驗(yàn)環(huán)境參數(shù)與要求。2. 要求2:分析報(bào)告部分一方面參考思考題要求,對(duì)實(shí)驗(yàn)數(shù)據(jù)進(jìn)行分析和整理,說明實(shí)驗(yàn)結(jié)果與理論是否符合;另一方面根據(jù)實(shí)測(cè)數(shù)據(jù)和在實(shí)驗(yàn)中觀察和發(fā)現(xiàn)的問題,經(jīng)過自己研究或分析討論后寫出的心得體會(huì)。3. 要求3:在數(shù)據(jù)處理中,曲線的繪制必須用坐標(biāo)紙畫出曲線,曲線要用曲線尺或曲線板連成光

3、滑曲線,不在曲線上的點(diǎn)仍按實(shí)際數(shù)據(jù)標(biāo)出其具體坐標(biāo)。4. 要求4:本課程實(shí)驗(yàn)結(jié)束后,將各次的實(shí)驗(yàn)報(bào)告按要求裝訂,并在首頁(yè)寫上序號(hào)(實(shí)驗(yàn)課上簽到表對(duì)應(yīng)的序號(hào))。請(qǐng)班長(zhǎng)按照序號(hào)排序,并在課程結(jié)束后按要求上交實(shí)驗(yàn)報(bào)告。溫馨提示:實(shí)驗(yàn)報(bào)告撰寫過程中如遇預(yù)留空白不足,請(qǐng)?jiān)谠擁?yè)背面空白接續(xù)。哈爾濱工業(yè)大學(xué)(深圳)實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)?zāi)康?1)理解計(jì)數(shù)器的工作原理和邏輯功能。(2)掌握時(shí)序邏輯電路的設(shè)計(jì)方法。(3)學(xué)會(huì)在實(shí)際電路中正確使用計(jì)數(shù)器。實(shí)驗(yàn)設(shè)備及元器件實(shí)魅所需的儀器及器件如表4-1所示.r J- 1寶險(xiǎn)儀壽叮珞桿利表名稱數(shù)量型號(hào)白流電源及適配舞1瞌5V, snr?SB14芯1C桶修若SDJ4516芯【匚插座

4、苔干J012I05K4便輸入羽若干SDJUJ4位鞋出器若下SDI02B4便數(shù)碼顯示翳若干芯用KT74LSU2, 74LS74. PLSIMk74LS161 等要驗(yàn)IH6兒杼n方A展悖故若干PL 3nomm 7麴i三、實(shí)驗(yàn)原理(簡(jiǎn)述實(shí)驗(yàn)原理,畫出原理圖)1、J-K觸發(fā)器實(shí)現(xiàn)六進(jìn)制的計(jì)數(shù)器狀忘轉(zhuǎn)換亞狀翥編嗎進(jìn)也輸出 co狀態(tài)序號(hào)QldSt。000St0010s,0100為0I1081000S&1011Q2Q100011110Q3/0001010100011Q3/1101000Q1Q200011110Q3/01001Q3/110*Q1Q200011110Q3/00010Q3/1101狀態(tài)方程

5、:Q3*=Q2Ql+Q3QrQ2*=Q3Q2JQl+Q2QltQl*=Qt驅(qū)動(dòng)方程J3=Q2Q1 K3=Q1J2=Q3'Q1 K2=Q1Jl=l K1=Lset_property PACKAGE_PIN R11 get_ports intclk;set_property PACKAGE_PIN R1 get_ports inti;set_property PACKAGE_PIN N4 get_ports int2;set_property PACKAGE_PIN M4 get_ports int3;set_property PACKAGE_PIN K2 get_ports outl;s

6、et_property PACKAGE_PIN J2 get_ports out2;set_property PACKAGE_PIN J3 get_ports out3;set_property IOSTANDARD LVCMOS33 get_ports intclk;set_property IOSTANDARD LVCMOS33 get_ports inti;set_property IOSTANDARD LVCMOS33 get_ports int2;set_property IOSTANDARD LVCMOS33 get_ports int3;set_property IOSTANDA

7、RD LVCMOS33 get_ports outl;set_property IOSTANDARD LVCMOS33 get_ports out2;set_property IOSTANDARD LVCMOS33 get_ports out3;set_property BITSTREAM.CONFIG.UNUSEDPIN PULLNONE current_design;2、JK觸發(fā)器組成的異步八進(jìn)制計(jì)數(shù)器000-001-010-011-100-101-110-111/1卡諾圖:CPQ1Q2Q300001001201030114100510161107111次態(tài)卡諾圖Q3Q1Q20001111

8、000010101000111101110*111分別列卡諾圖Q3Q1Q20001111001111*1J1=Q3 K1=Q3J2=Q1' K2=Q1' +Q3J3=QT +Q1Q2 K3=Q1' +Q2CLK1cos 74LS112_OQ3、741s160六進(jìn)制計(jì)數(shù)器狀態(tài)轉(zhuǎn)換圖0000-0001-0010-0011-0100-0101-0110轉(zhuǎn)化表Q1Q2Q3Q4000000010010001101000101清零法0101作為清零的端口進(jìn)行清零得操作 置數(shù)法XILINXSystem Net irrt5_1O OtfTnwv1rgy uhijr-O 1*XILINX

9、4、七進(jìn)制顯示管0000-0001-0010-0011-0100-0101-0110-0111Q1Q2Q3Q400000001001000110100010101100K8CLKHabset_property PACKAGE_PIN R1 get_ports CLK;set_property PACKAGE_PIN N4 get_ports L;set_property PACKAGE_PIN M4 get_ports H;set_property PACKAGE_PIN G6 get_ports DK8;set_property PACKAGE_PIN D4 get_ports a;set_

10、property PACKAGE_PIN E3 get_ports b;set_property PACKAGE_PIN D3 get_ports c;set_property PACKAGE_PIN F4 get_ports d;set_property PACKAGE_PIN F3 get_ports e;set_property PACKAGE_PIN E2 get_ports f;set_property PACKAGE_PIN D2 get_ports g;set_property IOSTANDARD LVCMOS33 get_ports CLK;set_property IOST

11、ANDARD LVCMOS33 get_ports L;set_property IOSTANDARD LVCMOS33 get_ports H;set_property IOSTANDARD LVCMOS33 get_ports a;set_property IOSTANDARD LVCMOS33 get_ports b;set_property IOSTANDARD LVCMOS33 get_ports c;set_property IOSTANDARD LVCMOS33 get_ports d;set_property IOSTANDARD LVCMOS33 get_ports e;se

12、t_property IOSTANDARD LVCMOS33 get_ports f;set_property IOSTANDARD LVCMOS33 get_ports g;set_property IOSTANDARD LVCMOS33 get_ports DK8;set_property BITSTREAM.CONFIG.UNUSEDPIN PULLNONE current_design;5、741s161 十二進(jìn)制異步清零同步置數(shù)清零法0000-0001-0010-0011-0100-0101-0110-0111-1000-1001-1010-1011-/1100Q1Q2Q3Q4000

13、0000100100011010001010110011110001001101010111100Lset_property PACKAGE_PIN P17 get_ports clk;set_property PACKAGE_PIN N4 get_ports L;set_property PACKAGE_PIN M4 get_ports H;set_property PACKAGE_PIN K2 get_ports outl;set_property PACKAGE_PIN J2 get_ports out2;set_property PACKAGE_PIN J3 get_ports out

14、3;set_property PACKAGE_PIN H4 get_ports out4;set_property IOSTANDARD LVCMOS33 get_ports clk;set_property IOSTANDARD LVCMOS33 get_ports L;set_property IOSTANDARD LVCMOS33 get_ports H;set_property IOSTANDARD LVCMOS33 get_ports out1;set_property IOSTANDARD LVCMOS33 get_ports out2 ;set_property IOSTANDA

15、RD LVCMOS33 get_ports out3;set_property IOSTANDARD LVCMOS33 get_ports out4;set_property BITSTREAM.CONFIG.UNUSEDPIN PULLNONE current_design;置癡0000-0001-0010-0011-0100-0101-0110-0111-1000-1001-1010-1011Q1Q2Q3Q4000000010010001101000101011001111000100110101011dh 曲L 0sync bmiy (xunln0 *11 -XILINXbAUihM必

16、3 5Mf 一,會(huì)I上Alc? 0Ut42 XILINX K3 IA3 Bi-Qi ch£36、順序脈沖發(fā)生器0000-0001-0010-0100- 1000紅色的和紅色的聚集成一條環(huán)路,剩余的向右走形成轉(zhuǎn)化圖ClkQ0Q1Q2Q30000011000010001010000100100100001010001010011100010010哈爾濱工業(yè)大學(xué)(深圳)實(shí)驗(yàn)報(bào)告d flipncp set reset 0QOCLK OH Odklxup_nor3_0elk?XUP 3-<nput NORelk 0 5Hzelk 1Hidk 2Hzdk 4H工eftv dk v1 0cl

17、ri nDllclk2d2 n 02Dipr2_ndrf nXILINX g| S5SSS* 0 m _n74LS74d_fl tpflo p_sel_rese t_1XILINXqi n q2q2 nQ12Q374LS74五、實(shí)驗(yàn)數(shù)據(jù)分析(按指導(dǎo)書中實(shí)驗(yàn)報(bào)告的要求用圖表或曲線對(duì)實(shí)驗(yàn)數(shù)據(jù)進(jìn)行分析和處理,并對(duì)實(shí)驗(yàn)結(jié)果做出判斷,如需繪制曲線請(qǐng)?jiān)谧鴺?biāo)紙中進(jìn)行)六、問題思考(回答指導(dǎo)書中的思考題)(1)如果使用74LS162/163芯片實(shí)現(xiàn)六進(jìn)制和十二進(jìn)制計(jì)數(shù)器,電路設(shè)計(jì)方案與現(xiàn)有的74LS160/161芯片有何區(qū)別?74LS161和74LS163都是四位二進(jìn)制同步計(jì)數(shù)器。兩種芯片引腳排列一樣。只是清零不一樣。74LS161是直接清除。74LS163是同步清除。主要區(qū)別就在于同步清零或者是異步清零(2)什么叫反饋歸零法?什么叫置數(shù)法?

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論