模擬數(shù)字混合仿真指導(dǎo)(DOC)_第1頁
模擬數(shù)字混合仿真指導(dǎo)(DOC)_第2頁
模擬數(shù)字混合仿真指導(dǎo)(DOC)_第3頁
模擬數(shù)字混合仿真指導(dǎo)(DOC)_第4頁
模擬數(shù)字混合仿真指導(dǎo)(DOC)_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、Spectre 與 verilog 混合仿真初級指導(dǎo)盧志堅 2010-4-24又有有 verilog 語言Spectre 與 verilog 混合仿真, 顧名思義, 就是電路既含有模擬電路, 編寫而成的數(shù)字處理模塊;主要針對時序分析,以及自動校準(zhǔn)功能。1. 把 verolog 模塊導(dǎo)入到 spectre 中。如果需要導(dǎo)入多個模塊, 而且模塊之間存在嵌套調(diào)用的話, 需要把所有嵌套調(diào)用的模塊都寫 在同一個 .v 文件中。(不是一定要這樣做,只不過這樣做是不會有問題的,其他更便捷的做 法則需要各位仁人志士去發(fā)掘了)a) 如上圖:在 icfb 最初窗口上選 File,接著 Import ,接著 Ver

2、ilog ;b) 接著在彈出的窗口“ Verilog In ”中,如上圖,只關(guān)心紅框標(biāo)注的 4 個地方,在 第 2 個紅框處,可以瀏覽到需要把文件導(dǎo)入的目標(biāo)庫“test_lu ”;在第一個大框中,可以瀏覽到逆需要導(dǎo)入的 try.v ,選中后,點擊第 3 各紅框“ Verilog Files To Import ”右邊的“ Add ”;在第 4 個紅框中“ Import Structural Modules As”選 “functional ”;其他可以不用管吧,不過盡量與截圖一致的話會比較順利的。最 后點擊“ OK ”,然后等一會,會提示導(dǎo)入完成,提示逆查看以下信息,如果導(dǎo) 入不成功, 很可能

3、是你的 .v 文件沒有寫好, 需要修正以下, 然后再做導(dǎo)入工作。c) 如上圖,導(dǎo)入成功以后,在“ Library Manager”中的庫“ test_lu ”中,“ Cell” 一欄下就會出現(xiàn)所導(dǎo)入的所有模塊,每個模塊都有“functional ”與“ symbol ”兩個 View 。2. 把數(shù)字模塊添加到 schematic 中a) 如上圖, Cell“test_dft”只有 schematic View ,打開之,如下圖b) 按照一般的添加 instance 的步驟,把數(shù)字模塊“ digital_3 ”加進(jìn)來,如下圖c) 保存好,然后關(guān)掉 schematic Viewd) 在 Cell

4、test_dft 中新建一個 View ,叫 config ,如上圖; 做法是在上圖紅框處輸入 “ config ”,然后回車,就會彈出下圖( e)“ Library Name” 與“ Cell Name ”明顯是不 用改的 ,而 “ Tool ”需 要選 到 “ Hierarchy-Editor ”,之后“ View Name”自動變?yōu)椤?config ”,然后“ OK ”,則繼續(xù)彈 出下圖的兩個窗口“ New Configuration ”和“ hierarchy-editor ”f)如上圖,在“ New Configuration ”窗口中,在 View 處瀏覽,彈出下圖瀏覽窗口(g)選

5、中 test_dft 中的 schematic,之后“ OK ”,然后又回到 “New Configuration ”窗口, 點擊“ Use Template ” , 如下圖( h)之后會彈出“ Use Template”窗口,如下圖,在“ Name ”中選中“ spectreVerilog ”, 之后“ OK ”;i) 然后“ New Configuration ”窗口中的有關(guān)信息被填好,如下圖,然后“OK ”j) 然后剛才空著的“ hierarchy-editor ”窗口,會被填滿信息,該信息都是關(guān)于 schematic View 中的信息,如下圖k) 然后可以保存,則完成該 config

6、 View 的設(shè)置,然后關(guān)閉該窗口。3)在 config View 中操作a)打開 test_dft 的 config View ,其與 schematic View 是很相似的,如下圖( b)在左上角的“ Tools”中打開,選“ Mixed Signal Opts. ”則會在工具欄中多了兩 項,如下圖c)在新出現(xiàn)的“Mixed Signal ”中選“ Interface Elements”,然后選“ Instance”,如e) 然后點擊數(shù)字模塊 digital_3 ,則會彈出設(shè)置輸入輸出電平 Binding 的窗口, 如下 圖,顯示了對輸入輸出點平的設(shè)置:輸入 1.5v 以下為 0,3.5v 以上為 1;輸出 1 代表 5v,0 代表 0v;然后“ OK ”保存,然后打開“ Tools”下打開“ Analog Environment ”,如圖,在“ Setup”中選“ Simulator/Directory/Hostg) 然后彈出選擇仿真器的窗口,如

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論