觸發(fā)器及其應(yīng)用_第1頁(yè)
觸發(fā)器及其應(yīng)用_第2頁(yè)
觸發(fā)器及其應(yīng)用_第3頁(yè)
觸發(fā)器及其應(yīng)用_第4頁(yè)
觸發(fā)器及其應(yīng)用_第5頁(yè)
已閱讀5頁(yè),還剩2頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、實(shí)驗(yàn)五 觸發(fā)器及其應(yīng)用一、實(shí)驗(yàn)?zāi)康?、掌握基本RS、JK、D和T觸發(fā)器的邏輯功能 2、掌握集成觸發(fā)器的邏輯功能及使用方法3、熟悉觸發(fā)器之間相互轉(zhuǎn)換的方法二、實(shí)驗(yàn)原理觸發(fā)器具有兩個(gè)穩(wěn)定狀態(tài),用以表示邏輯狀態(tài)“1”和“0”,在一定的外界信號(hào)作用下,可以從一個(gè)穩(wěn)定狀態(tài)翻轉(zhuǎn)到另一個(gè)穩(wěn)定狀態(tài),它是一個(gè)具有記憶功能的二進(jìn)制信息存貯器件,是構(gòu)成各種時(shí)序電路的最基本邏輯單元。 1、基本RS觸發(fā)器圖51為由兩個(gè)與非門交叉耦合構(gòu)成的基本RS觸發(fā)器,它是無(wú)時(shí)鐘控制低電平直接觸發(fā)的觸發(fā)器?;綬S觸發(fā)器具有置“0”、置“1”和“保持”三種功能。通常稱為置“1”端,因?yàn)?(1)時(shí)觸發(fā)器被置“1”;為置“0”端,因?yàn)?(

2、1)時(shí)觸發(fā)器被置“0”,當(dāng)1時(shí)狀態(tài)保持;0時(shí),觸發(fā)器狀態(tài)不定,應(yīng)避免此種情況發(fā)生,表51為基本RS觸發(fā)器的功能表。基本RS觸發(fā)器。也可以用兩個(gè)“或非門”組成,此時(shí)為高電平觸發(fā)有效。 表51 輸 入輸 出Qn+1n+101101001圖5-1 基本RS觸發(fā)器11Qnn00 2、JK觸發(fā)器 在輸入信號(hào)為雙端的情況下,JK觸發(fā)器是功能完善、使用靈活和通用性較強(qiáng)的一種觸發(fā)器。本實(shí)驗(yàn)采用74LS112雙JK觸發(fā)器,是下降邊沿觸發(fā)的邊沿觸發(fā)器。引腳功能及邏輯符號(hào)如圖52所示。 JK觸發(fā)器的狀態(tài)方程為Qn+1 JnQn J和K是數(shù)據(jù)輸入端,是觸發(fā)器狀態(tài)更新的依據(jù),若J、K有兩個(gè)或兩個(gè)以上輸入端時(shí),組成“與”

3、的關(guān)系。Q與 為兩個(gè)互補(bǔ)輸出端。通常把 Q0、1的狀態(tài)定為觸發(fā)器“0”狀態(tài);而把Q1,0定為“1”狀態(tài)。圖52 74LS112雙JK觸發(fā)器引腳排列及邏輯符號(hào)下降沿觸發(fā)JK觸發(fā)器的功能如表52 表52輸 入輸 出DDCPJKQn+1n+101×××1010×××0100×××1100Qnn1110101101011111nQn11××Qnn注:× 任意態(tài) 高到低電平跳變 低到高電平跳變Qn(n ) 現(xiàn)態(tài) Qn+1(n+1 ) 次態(tài) 不定態(tài) JK觸發(fā)器常被用作緩沖存儲(chǔ)器,移位寄存

4、器和計(jì)數(shù)器。 3、D觸發(fā)器 在輸入信號(hào)為單端的情況下,D觸發(fā)器用起來(lái)最為方便,其狀態(tài)方程為Qn+1Dn,其輸出狀態(tài)的更新發(fā)生在CP脈沖的上升沿,故又稱為上升沿觸發(fā)的邊沿觸發(fā)器,觸發(fā)器的狀態(tài)只取決于時(shí)鐘到來(lái)前D端的狀態(tài),D觸發(fā)器的應(yīng)用很廣,可用作數(shù)字信號(hào)的寄存,移位寄存,分頻和波形發(fā)生等。有很多種型號(hào)可供各種用途的需要而選用。如雙D 74LS74、四D 74LS175、六D 74LS174等。圖53 為雙D 74LS74的引腳排列及邏輯符號(hào)。功能如表53。圖53 74LS74引腳排列及邏輯符號(hào)表53 表54 輸 入輸 出DDCPDQn1n101××1010×

5、5;0100××111101100111×Qnn輸 入輸出DDCPTQn101××110××0110Qn111n 4、觸發(fā)器之間的相互轉(zhuǎn)換在集成觸發(fā)器的產(chǎn)品中,每一種觸發(fā)器都有自己固定的邏輯功能。但可以利用轉(zhuǎn)換的方法獲得具有其它功能的觸發(fā)器。例如將JK觸發(fā)器的J、k兩端連在一起,并認(rèn)它為T端,就得到所需的T觸發(fā)器。如圖54(a)所示,其狀態(tài)方程為: Qn+1 Tn Qn (a) T觸發(fā)器 (b) T'觸發(fā)器圖54 JK觸發(fā)器轉(zhuǎn)換為T、T'觸發(fā)器 T觸發(fā)器的功能如表54。 由功能表可見,當(dāng)T0時(shí),時(shí)鐘脈沖作用后

6、,其狀態(tài)保持不變;當(dāng)T1時(shí),時(shí)鐘脈沖作用后,觸發(fā)器狀態(tài)翻轉(zhuǎn)。所以,若將T觸發(fā)器的T端置“1”,如圖54(b)所示,即得T'觸發(fā)器。在T'觸發(fā)器的CP端每來(lái)一個(gè)CP脈沖信號(hào),觸發(fā)器的狀態(tài)就翻轉(zhuǎn)一次,故稱之為反轉(zhuǎn)觸發(fā)器,廣泛用于計(jì)數(shù)電路中。 同樣,若將D觸發(fā)器 端與D端相連,便轉(zhuǎn)換成T'觸發(fā)器。如圖55所示。 JK觸發(fā)器也可轉(zhuǎn)換為D觸發(fā)器,如圖56。 圖55 D轉(zhuǎn)成T' 圖56 JK轉(zhuǎn)成D 5、CMOS觸發(fā)器(1)CMOS邊沿型D觸發(fā)器CC4013是由CMOS傳輸門構(gòu)成的邊沿型D觸發(fā)器。它是上升沿觸發(fā)的雙D觸發(fā)器,表55為其功能表,圖57為引腳排列。表55輸 入輸

7、出SRCPDQn110××101××011××0011000000×Qn圖57 雙上升沿D觸發(fā)器(2)CMOS邊沿型JK觸發(fā)器CC4027是由CMOS傳輸門構(gòu)成的邊沿型JK觸發(fā)器,它是上升沿觸發(fā)的雙JK觸發(fā)器,表56為其功能表,圖58為引腳排列。表56輸 入輸 出SRCPJ K Qn110×××101×××011×××0000Qn00101000100011n00××Qn 圖58 雙上升沿JK觸發(fā)器CMOS觸發(fā)器的直

8、接置位、復(fù)位輸入端S和R是高電平有效,當(dāng)S1(或R1)時(shí),觸發(fā)器將不受其它輸入端所處狀態(tài)的影響,使觸發(fā)器直接接置1(或置0)。但直接置位、復(fù)位輸入端S和R必須遵守RS0的約束條件。CMOS觸發(fā)器在按邏輯功能工作時(shí),S和R必須均置0。三、實(shí)驗(yàn)設(shè)備與器件 1、5V直流電源 2、雙蹤示波器 3、連續(xù)脈沖源 4、單次脈沖源 5、邏輯電平開關(guān) 6、邏輯電平顯示器 7、74LS112(或CC4027) 74LS00(或CC4011) 74LS74(或CC4013)四、實(shí)驗(yàn)內(nèi)容、步驟及數(shù)據(jù)記錄1、測(cè)試基本RS觸發(fā)器的邏輯功能按圖51,用兩個(gè)與非門組成基本RS觸發(fā)器,輸入端、接邏輯開關(guān)的輸出插口,輸出端 Q、

9、接邏輯電平顯示輸入插口,按表57要求測(cè)試,記錄之。表57Q1100110101002、測(cè)試雙JK觸發(fā)器74LS112邏輯功能 (1) 測(cè)試D 、D的復(fù)位、置位功能任取一只JK觸發(fā)器,D、D、J、K端接邏輯開關(guān)輸出插口,CP端接單次脈沖源,Q、端接至邏輯電平顯示輸入插口。要求改變D,D(J、K、CP處于任意狀態(tài)),并在D0(D1)或D0(D1)作用期間任意改變J、K及CP的狀態(tài),觀察Q、狀態(tài)。自擬表格并記錄之。 表58JKCPQn1Qn0Qn10 001100 101101 001101 10110 (2) 測(cè)試JK觸發(fā)器的邏輯功能按表58的要求改變J、K、CP端狀態(tài),觀察Q、狀態(tài)變化,觀察觸發(fā)

10、器狀態(tài)更新是否發(fā)生在CP脈沖的下降沿(即CP由10),記錄之。 (3) 將JK觸發(fā)器的J、K端連在一起,構(gòu)成T觸發(fā)器。在CP端輸入1HZ連續(xù)脈沖,觀察Q端的變化。在CP端輸入1KHZ連續(xù)脈沖,用雙蹤示波器觀察CP、Q、端波形,注意相位關(guān)系,描繪之。3、測(cè)試雙D觸發(fā)器74LS74的邏輯功能 (1) 測(cè)試D 、D的復(fù)位、置位功能測(cè)試方法同實(shí)驗(yàn)內(nèi)容2、1),自擬表格記錄。 (2) 測(cè)試D觸發(fā)器的邏輯功能按表59要求進(jìn)行測(cè)試,并觀察觸發(fā)器狀態(tài)更新是否發(fā)生在CP脈沖的上升沿(即由01),記錄之。表59DCPQn1Qn0Qn10011010110 (3) 將D觸發(fā)器的端與D端相連接,構(gòu)成T'觸發(fā)器。 測(cè)試方法同實(shí)驗(yàn)內(nèi)容(2)、(3),記錄之。4、雙相時(shí)鐘脈沖電路用JK觸發(fā)器及與非門構(gòu)成的雙相時(shí)鐘脈沖電路如圖59所示,此電路是用來(lái)將時(shí)鐘脈沖CP轉(zhuǎn)換成兩相時(shí)鐘脈沖CPA及CPB,其頻率相同、相位不同。分析電路工作原理,并按圖59接線,用雙蹤示波器同時(shí)觀察CP、CPA;CP、CPB及CPA、CPB波形,并描繪之。圖59 雙相時(shí)鐘脈沖電路5、乒乓球練習(xí)電路電路功能要求:模擬二名動(dòng)運(yùn)員在練球時(shí),乒乓球能往返運(yùn)轉(zhuǎn)。提示:采用雙D觸發(fā)器74LS74設(shè)計(jì)實(shí)驗(yàn)線路,兩個(gè)CP端觸發(fā)脈沖分別由兩名運(yùn)動(dòng)員操作,兩觸發(fā)器的輸出狀態(tài)用邏輯電平顯示器顯示。五、實(shí)驗(yàn)預(yù)習(xí)要求1、復(fù)習(xí)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論