版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、1第七章考慮電氣特性的基本版圖設(shè)計技術(shù)2基本IC單元版圖 電阻 電容 電感 二極管 雙極晶體管3n電阻材料: 常用的電阻材料是多晶硅。 較厚的多晶硅薄層有較低的電阻值(有較多的空間讓電流流過,傳導(dǎo)電流的能力較強(qiáng)),較薄的多晶硅薄層有較大的電阻值。 其他因素,如材料的類型、長度、寬度等也將改變電阻值。 對于一個給定的集成電路工藝,可以認(rèn)為薄膜厚度是常數(shù),它是我們不能改變的參數(shù)之一。對于一個給定的材料,我們能夠改變的只有長度和寬度。 基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻WLH()HWLR45n方塊/薄層電阻: 每方歐姆是IC中電阻的基本單位。 每方歐姆數(shù)值也被稱為材料的薄層電阻。材料可以
2、是poly,也可以是金屬,或者任何其他采用的材料。 可以根據(jù)任意矩形計算方數(shù)。 “方數(shù)=L/W”方數(shù)并不一定是整數(shù),可以含有小數(shù),如4.28方。 例如,設(shè)材料是“80 x10”大?。ㄈ魏慰赡軉挝唬?,則80/10=8方?;净綢CIC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻1 2 3 4 5 6 7 8 8010電流6n方塊/薄層電阻: - 設(shè)計/工藝/規(guī)則手冊: 薄層電阻(率) - 對于薄層電阻,同一種材料層,不同制造商的數(shù)值會有所不同,其中一個可能的原因是厚度的不同。 - 用“四探針測試”法探測每方歐姆數(shù)值(R=V/I)。 - ic中典型的電阻值: poly柵: 23歐姆/方 metal層: 2
3、0100毫歐姆/方(小電阻;良導(dǎo)體) diffusion: 2200歐姆/方 - 工藝中的任何材料都可以做電阻。 常用的材料有poly和diffusion。 常用電阻器阻值范圍: 1050 歐姆 1002k 歐姆 2k100k 歐姆 - 電阻值計算公式: R = (L/W)* 基本IC單元版圖設(shè)計 電阻7 四探針測試法:對芯片上一個很大的正方形電阻器通以給定的電流并且測試兩端電壓差得方法。根據(jù)已知的電流值 ,由公式V=IR,計算得到電阻值。如何確定每方歐姆數(shù)值8n多晶硅電阻公式:基本電阻器版圖 - 以硅片作為襯底材料,在襯底上淀積一層多晶硅,再在多晶硅層上覆蓋一層氧化層,形成隔離的絕緣層,然后
4、在氧化層上刻蝕出用于連接的接觸孔。 一般接觸孔位于多晶硅的兩頭。 體區(qū)電阻公式: rb = (Lb/Wb)* b 基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻LWtop viewcross sectional viewsubstratepolyoxidemetalcontact9n多晶硅電阻公式:考慮接觸電阻rc - 由于有接觸電阻的存在,所以 R = rb + 2rc (rc為兩個接觸端的接觸電阻) - 接觸區(qū)被認(rèn)為是有固定長度的。如果接觸區(qū)的寬度增大,接觸電阻將 變??;如果接觸區(qū)的寬度減小,接觸電阻將變大。 - 總接觸電阻 Rcontact = rc = Rc/Wc = *um/um (
5、Rc是由接觸所決定的電阻因子,單位“*um”;Wc為接觸區(qū)寬度) - 接觸區(qū)的寬度可能并不一定和電阻器的寬度相同,它取決于工藝的設(shè) 計規(guī)則,可能會要求接觸區(qū)寬度必須小于電阻器寬度?;净綢C單元版圖設(shè)計單元版圖設(shè)計 電阻電阻1002003001020 3040 50W/umR/1002003001020 3040 50W/umR/ideally, R/=constantactually, R/ increases as “W” decreases10n多晶硅電阻公式:改變體材料 - 原因:poly柵電阻大約只有23歐姆/方,有時我們要求電阻的范圍 更大一些。改變體材料能夠有效提高電阻率,有助
6、于得到較高的、更 有用的電阻率。 - 改變電阻率的方法: 可以淀積另一層具有不同電阻特性的多晶硅。 可以通過改變已淀積在芯片上的多晶硅材料層的結(jié)構(gòu)來改變電阻率。 - 具體制作方法: 在所用的多晶硅材料的中部開一個窗口,并注入另外的雜質(zhì)材料,阻 礙電子的流動,來提高電阻率。另一種方法是將中間的多晶硅刻蝕掉 一部分使其變薄。 這些被改變的材料塊為電阻的“體”。通常會有一個設(shè)計規(guī)則用以說明 體區(qū)邊界與接觸區(qū)的最小距離,這個間隔上原始的多晶硅被稱為電阻 器的“頭”。總電阻: R = rb + 2rh + 2rc = (Lb/Wb)*b + 2 (Lh/Wh)*h +2 Rc/Wc 基本基本IC單元版圖
7、設(shè)計單元版圖設(shè)計 電阻電阻11n多晶硅電阻公式:改變體材料 基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻top viewcross sectional viewsubstratepolyoxidemetalcontactbodyhead12n實際電阻分析: - 在CAD畫圖中做出來的電阻器經(jīng)常是明顯地小于或者大于你所畫的, 被稱為項,需要在公式里對該項進(jìn)行補(bǔ)償。 - 接觸區(qū)誤差: 接觸孔刻蝕的時候,得到的實際接觸孔尺寸和寬度產(chǎn)生了誤差,我們 稱之為寬度的(也稱為公差、誤差、變化量、尺寸變化、溢出或者 變化)。可正可負(fù),即過加工或者欠加工。寬度、長度變化分別用 W和L表示。如假設(shè)W是4um,而
8、W是0.06um,這表明實際的寬度最大是4.06um ,最小是3.94um ,大小取決于表示的是過加工還是欠加工。 - “體區(qū)誤差” 和“頭區(qū)誤差”同樣也需考慮。電阻公式改寫為: R = (Lb + Lb )/(Wb + Wb ) b + 2(Lh + Lh )/(Wh + Wh ) h + 2 Rc/(Wc+Wc)基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻13練習(xí)題n某電阻器的圖形尺寸為:長度=95um,寬度=12um,材料的電阻率為每方65歐姆。在制造時,測量得到的電阻器的寬度減小了0.2um,實際電阻值是多少呢?14n實際電阻分析:擴(kuò)展電阻 基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻
9、電阻small spread regionbig spread regionuncertain regionuncertain region15n實際電阻分析:擴(kuò)展電阻 - 當(dāng)電子離開接觸區(qū)后,電子傳播的實際路徑是逐漸展開的,直到它們 最終達(dá)到整個多晶硅寬度。所表現(xiàn)出的電阻稱之為“擴(kuò)展電阻”。 - 擴(kuò)展電阻和許多因素有關(guān)。如果采用的是寬接觸區(qū)和寬電阻條結(jié)構(gòu), 這種影響可以忽略。但如果一個電阻的接觸區(qū)設(shè)計的較小且非???近,以至于電子沒有足夠的時間展開到多晶硅全部寬度方向,電流分 布的寬度小于多晶硅的設(shè)計寬度,此時需考慮因擴(kuò)展而帶來的誤差。 - 有些制造商允許金屬與接觸延伸到多晶硅之外,這消除了
10、展開區(qū)的問 題。能否這樣設(shè)計取決于工藝技術(shù)。 - 對于接觸電阻和擴(kuò)展電阻項精確而詳細(xì)的計算隨制造商的不同而變, 并且這屬于商業(yè)秘密。有多種技術(shù)和公式用于ic制造去確定擴(kuò)展電阻 項,這些技術(shù)和公式的大部分是不公開的。 - 總電阻方程: R = rb + 2rh + 2rc + 2rs (“rs”是來自于擴(kuò)展區(qū)的電阻,擴(kuò)展因子,見工藝手冊。) (也有將接觸電阻和擴(kuò)散電阻組合在一起以一個單獨項表示的)基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻16n實際的最小電阻尺寸: - 制造商可以很好地控制中部區(qū)域(體區(qū))的材料,但對外部的區(qū)域,如頭區(qū)或接觸區(qū)的控制不太理想。 - 因為某些項可能會比較大,如0
11、.1um,因此應(yīng)保持最小體區(qū)長度為10um,這將使你的誤差下降到百分之一。如果需要一個相當(dāng)精確的電阻,則要確保體區(qū)長度為10um或更長,以使的影響最小化。 - “確保體區(qū)長度至少達(dá)到10um,寬度5um?!?則電阻器的最小寬度也應(yīng)為5um。經(jīng)驗法則經(jīng)驗法則:對高精度要求,將電阻做寬,做長,或即寬又長。 (經(jīng)驗是給出至少是10微米長,5微米寬)基本基本ICIC單元版圖設(shè)計單元版圖設(shè)計 電阻電阻17思考題n某電阻需要通過100微安電流,該電阻寬3微米,如果它的電流密度值為0.2毫安/微米,該電阻能可靠工作嗎?n假設(shè)需要一個能承受12毫安電流的電阻。其大小為50歐姆,并且要求其對工藝變化不敏感。有三
12、個選擇: 多晶硅:電流密度為0.27mA/um,薄層電阻率為225; N阱:電流密度為0.72mA/um,薄層電阻率為870; 擴(kuò)散電阻:電流密度為0.93mA/um,薄層電阻率為1290; 那個能滿足設(shè)計要求呢?18219n特殊要求的電阻: - 通常情況下,在CMOS工藝中只有一些低電阻率的材料。 - 通常,體區(qū)材料的最小寬度比接觸區(qū)材料的最小寬度小。 = “狗骨” - 采用折彎結(jié)構(gòu)的“折彎型電阻器”可以減小占用空間大小。 - 計算方塊數(shù)的經(jīng)驗法則: 直線區(qū)按方塊數(shù)計算,而每個拐角僅按半方計算。 - 一般來說,2k歐姆的電阻比較容易設(shè)計。 - 小電阻-高精度:可以利用大塊的金屬。金屬將滿足低
13、電阻的要求,大尺寸則將使項的影響最小化,有助于提高精度?;净綢C單元版圖設(shè)計單元版圖設(shè)計 電阻電阻1 2 5 4 32021n設(shè)計的重要依據(jù): 電流密度 - 對于選擇電阻的寬度,電流密度是重要的。 如果需要通過電阻大量的電流,你會使用一個大的、粗的線。 - 電流密度是材料中能夠可靠流過的電流量。 工藝手冊中有關(guān)于某些特定材料電流密度的介紹,工藝中任何能夠被 用于傳導(dǎo)電流的材料都有一個對應(yīng)的電流密度,制造商的這些數(shù)據(jù)是 根據(jù)薄層厚度來確定的。 典型的電流密度大約是“每微米寬度0.5mA”。和寬度有關(guān)是因為設(shè)計得越寬,能夠通過的電流越多。 - 有時,在工藝手冊中會告知“熔斷電流”大小,就是在一
14、定的時間內(nèi)毀 壞電阻所需的電流大小。 Imax = D * W Imax:最大允許可靠流過的電流mA D: 材料的電流密度 mA/um W: 材料的寬度 um基本IC單元版圖設(shè)計 電阻22n基本材料的復(fù)用: - pmos/nmos晶體管去掉柵,就可以得到一些我們想要的電阻,這些電阻被稱為“擴(kuò)散電阻”。對于擴(kuò)散電阻器版圖設(shè)計特別需要注意的是作為偏置連接的第 三個電極(襯底連接到最正/負(fù)的電源)。 - 擴(kuò)散電阻和多晶硅電阻比較: 擴(kuò)散電阻: 在襯底上進(jìn)行擴(kuò)散制得。邊界不清晰,在加工中擴(kuò)散區(qū)的擴(kuò)散使 它們不太容易控制。 多晶硅電阻:柵也是由多晶硅制造的,所以多晶硅是存在的材料,多晶硅層沉 積在表面,
15、可以精確地控制厚/長/寬度。 - “雙層多晶硅工藝”:一層多晶硅作柵,一層作電阻?;綢C單元版圖設(shè)計 電阻多晶硅電阻擴(kuò)散電阻低的功率耗散高的功率耗散寄生小寄生較大易于工藝控制工藝控制較難典型薄層電阻率小薄層電阻率可大可小兩電極器件三電極器件2324n阱是低摻雜的,方塊電阻較大,因此大阻值的電阻亦可以用阱來做。2526n各種能用于制作電阻的材料有:n去掉柵的P型器件;n去掉柵并且橫著全部做成P+,得到P+電阻;n如果需要,可以去掉柵,再去掉P和P+,只在N阱中制作N+構(gòu)成N阱電阻。 利用已有的可用材料構(gòu)造電阻可以節(jié)省費用,減少問題和試驗。27n電容概述: - 電容器是一種能夠儲存一定量電荷,即
16、一定數(shù)目電子的器件。電容器 存儲電荷的能力稱為電容。 - 隨著電壓頻率的增加,通過電容器的電流AC電流會不斷增加。 3.3 3.3 基本基本ICIC單元版圖設(shè)計單元版圖設(shè)計 電容電容28 電容器的DC特性 電容器的AC特性 - 可以將電容器認(rèn)為是一個對頻率敏感的電阻。如果電容足夠大,當(dāng)某個頻率的電壓通過時,電路中仿佛根本不存在這個電容器,此時它更像一個阻值很小的電阻?!半娙萜魇菍︻l率敏感的電阻。” - 電容器的兩種阻斷情況:完全阻斷dc和僅允許通過某種頻率的AC信號。被稱為“隔直電容器”或“耦合電容器”。29 - DC電源可能被許多噪聲所干擾 ,噪聲往往是高頻的AC信號。因此,如果在電源上跨接
17、一個電容器,高頻噪聲將會被短路到地。而DC電壓被隔離,不會與地短接。 -電容器有助于減少噪聲,旁路的電容器會將所有的高頻噪聲分流。這種電容器稱之為“去耦電容器”。30n電容值: - 在集成電路中,電介質(zhì)的厚度由所采用的制備工藝所限定。因此,單位面積的電容值是一個常數(shù)C1,C1由電介質(zhì)的厚度和介電常數(shù)決定。 - 與電阻一樣,制備得到的實際電容器尺寸可能會比設(shè)計值偏大或者偏小,稱之為,計算長度,寬度以及面積時應(yīng)該考慮?;净綢C單元版圖設(shè)計單元版圖設(shè)計 電容電容- 表面/平面電容Carea :即為平行板電容31 邊緣電容:當(dāng)電容非常小時,電容并不能完全根據(jù)單位電容按比例變化。通過測試大量不同尺寸
18、的電容器,研究人員發(fā)現(xiàn)對于小的電容器,電容值比預(yù)想的要大。 - 研究發(fā)現(xiàn)沿著極板的邊緣隱藏著電容,稱為邊緣電容。在遠(yuǎn)離電容器邊緣的區(qū)域,邊緣電容可以忽略。 - 邊緣電容Cperiphery : 單位邊緣電容常數(shù)乘以電容器的總周長 - 總電容: Ctotal = Carea + Cperiphery= L*W*C1 + (2(L+ )+2(W+ )C232基本IC單元版圖設(shè)計 電容33nN阱電容器: - N阱與多晶硅覆蓋部分的面積即為電容器的面積。 由于N阱存在電阻,因此N阱電容器的下極板明顯存在著串聯(lián)電阻??赏ㄟ^在上極板的兩邊或四邊都放置接觸孔的方法來降低串聯(lián)電阻。 n擴(kuò)散電容器: - 上極板
19、使用一大塊多晶硅柵,下極板使用N阱,柵下面的二氧化硅作為電介質(zhì),用n+作為下極板N阱的接觸區(qū),因為上極板是一大塊柵,所以采用馬蹄形的多個金屬接觸孔。稱之為“擴(kuò)散電容器”?;净綢CIC單元版圖設(shè)計單元版圖設(shè)計 電容電容N wellN+gateN well capacitorgateM1diffusion capacitor34基本基本ICIC單元版圖設(shè)計單元版圖設(shè)計 電容電容n寄生電容 35n金屬電容器: - 大多數(shù)用于信號傳輸?shù)碾娙萜鞫加山饘僦苽涠?。這樣就消除了寄生pn結(jié),從而消除了寄生二極管的固有電容,同樣,對電壓的依賴性也消除了。 - 由于上下層金屬間隔較遠(yuǎn),所以為了得到與擴(kuò)散電容器
20、相同的電容值,需要制備的金屬極板面積將大大增加。所以相同容值的金屬-金屬電容器比擴(kuò)散電容器占用的面積多得多。然而,為了得到一個性能優(yōu)越的信號傳輸電容,必須承受這種犧牲。 基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電容電容36基本基本ICIC單元版圖設(shè)計單元版圖設(shè)計 電容電容M1M2M3M4疊層金屬電容器疊層金屬電容器37M1M2氮化物介質(zhì)電容器氮化物介質(zhì)電容器介質(zhì)介質(zhì)(氮化物氮化物)39n基本電感: - “右手定則”,又稱“Hitchhiker定律”。 - 如果導(dǎo)線上有電流,那么它產(chǎn)生的磁場會使附近導(dǎo)線產(chǎn)生電流,即第二根導(dǎo)線會感應(yīng)出電流,這稱為“電感”。 - 磁場不僅會與周圍的ic器件相互作用,而
21、且對導(dǎo)線本身的電流產(chǎn)生影響,這種現(xiàn)象稱為“自感”。 - 穩(wěn)定的直流電流會產(chǎn)生靜止的磁場。靜止的磁場對其他導(dǎo)體雖然有影響,但不會在這些導(dǎo)體中產(chǎn)生電流。 基本IC單元版圖設(shè)計 電感40基本IC單元版圖設(shè)計 電感- 電容上電壓頻率增加時,其傳導(dǎo)電流的能力加強(qiáng),電感的特性與之不同。電感上電壓頻率增加時,變化的磁場會感應(yīng)出電壓與電流,并與原來的電壓電流方向相反,這樣原來的電壓電流就會被抵消掉一部分。頻率越高,此效應(yīng)越嚴(yán)重,流過電感的電流就越小。 “電容對高頻來說是通路,電感阻礙高頻信號通過?!? 電感主要用于高頻電路中,或作為匹配電路,或作為射頻扼流圈。也可用電感制作片上變壓器。41拐角特征化 42n螺
22、旋電感: - 螺旋電感,字面上是將導(dǎo)線繞成螺旋形狀。 - 螺旋電感不僅節(jié)省空間,還有另一好處,就是螺旋線每一圈形成的磁場會與其他圈產(chǎn)生的磁場相互作用,使總的電感比相同長度的導(dǎo)線產(chǎn)生的電感量大,稱為互感。 - 螺旋電感金屬層性質(zhì)對器件性能有嚴(yán)重影響。電感的金屬層很薄,就會有寄生電阻,金屬的電阻特性會影響電感的Q值?;綢C單元版圖設(shè)計 電感43基本IC單元版圖設(shè)計 電感n電感品質(zhì)因子: - 寄生電阻、電容會對電感性能有不利的影響。低頻和高頻時,串聯(lián)電阻和電容分別會使電感偏離理想的頻率響應(yīng)。 Q值為40的電感性能較優(yōu) - 寄生效應(yīng)很?。?Q值為5的電感性能較劣 - 寄生效應(yīng)很大。 - 提高Q值:
23、1)減少螺旋線的串聯(lián)電阻。厚的、電阻率低的金屬制作螺旋電感。 2)寬的金屬線也可以提高Q值,但寄生電容增加。 3)在螺旋線圈下面加入一些結(jié)構(gòu)減少電容。?44基本基本IC單元版圖設(shè)計單元版圖設(shè)計 電感電感螺旋電感M1M245n疊層電感: 從一層金屬電感的中心連到另一層金屬電感上。 最好使用螺旋電感,而非疊層電感。建模困難n臨近效應(yīng): - 要保證所有的導(dǎo)線都遠(yuǎn)離電感。因為靠近電感的導(dǎo)線會影響電感量。 “導(dǎo)線距離電感的最小距離是5倍的電感線寬?!?- 電感存在于ic的任何地方,每根導(dǎo)線自身都存在著電感,但最重要的 是要考慮電源線。 - 高頻版圖要平滑?;净綢C單元版圖設(shè)計單元版圖設(shè)計 電感電感5
24、6n二極管: - 在cmos工藝中,二極管對提供參考電壓、溫度補(bǔ)償以及溫度測量等都非常有用。如放大器和反饋回路中的二極管可以構(gòu)成對數(shù)放大器。 - 由雙極型晶體管構(gòu)造二極管時,可以將基極和集電極短路。作為一種選擇可以將bipolar的埋層、集電極及其接觸層省略掉。但是為了確保更好的匹配性,一般會將集電極保留下來,并與基極短接。 基本IC單元版圖設(shè)計 二極管EBCCbipolar -diode57基本IC單元版圖設(shè)計 二極管- 變?nèi)荻O管具有一個可高度變化的結(jié)電容。所有的二極管都具有變?nèi)萏匦?,但是在變?nèi)荻O管中,我們采用了特殊的摻雜來進(jìn)一步增強(qiáng)這種可變電容的特性。 - 變?nèi)荻O管的應(yīng)用: 變?nèi)荻O
25、管在構(gòu)造壓控振蕩器時非常有用。利用其電容可變的特性,可以和芯片上的電感一起共同形成串聯(lián)或并聯(lián)的諧振電路。這樣,如果用一個外部的調(diào)諧電壓來改變二極管的電容,就可以改變電路的諧振頻率。58nESD保護(hù): - ESD保護(hù),即“ElectroStatic Discharge”靜電釋放保護(hù),是利用二極管的反向擊穿特性(因為靜電都是很高的,如上千伏特電壓)。 - diode的反向擊穿電壓大約12伏左右。所以當(dāng)使用靜電保護(hù)的diode時,下一級的最大電壓也被鉗位在12v。 - 優(yōu)秀的ESD二極管版圖都和能量流有關(guān)。 - 為了盡可能多地泄放流入或流出diode的能量,將其畫成環(huán)形結(jié)構(gòu)。基本基本IC單元版圖設(shè)計
26、單元版圖設(shè)計 二極管二極管PN環(huán)形結(jié)構(gòu)環(huán)形結(jié)構(gòu)PN結(jié)二極管結(jié)二極管59nESD保護(hù):襯底ESD二極管:在p襯底上做n參雜形成“襯底二極管”的結(jié)構(gòu)被普遍用于ESD保護(hù)。 當(dāng)環(huán)形二極管遭到高電壓沖擊時,能量從N接觸處注入,因為有P環(huán)包圍N輸入,這樣高壓靜電的能量就有很多方向可以傳輸。這就是環(huán)形結(jié)構(gòu)的優(yōu)點可以有許多通路讓能量離開芯片。 在CMOS工藝中,襯底二極管是免費制作的,不需要附加的工藝成本 基本IC單元版圖設(shè)計 二極管PN襯底二極管襯底二極管60-在n阱中制作的diode被稱為“阱二極管”。-在芯片上會會存在N阱,利用N阱,可以在中央注入P,周圍采用N型包圍-電流方向和襯底ESD二極管相反;
27、-每個輸入和輸出引腳都需要ESD保護(hù);NP阱二極管阱二極管61基本IC單元版圖設(shè)計 二極管 阱二極管的典型應(yīng)用是形成從輸入到正電源的保護(hù)電路。 襯底二極管的典型應(yīng)用是形成從輸入到負(fù)電源的保護(hù)電路。 某些bipolar的研究者,對于到正負(fù)電源的通路都使用阱二極管。 襯底二極管的版圖是p圍繞著n,而阱二極管的版圖是n圍繞著p。PN襯底二極管襯底二極管NP阱二極管阱二極管62nESD保護(hù): - 每個輸入和輸出的引腳都需要ESD保護(hù)。每個引腳都放置ESD二極管也有一個缺陷,ESD二極管可能毀掉一塊芯片的優(yōu)良性能。假如一個很敏感的輸入引腳和一些噪聲很大的輸出引腳,ESD二極管將通過襯底和ESD二極管的電
28、容將輸出連接到輸入。因此,在高頻電路中,任何應(yīng)用ESD二極管將是一個很大的問題。 - 隨著電路頻率的增加,從阱到襯底的電容幾乎將所有的輸入輸出相互連接起來,這樣,在一些高頻電路中,人們可能故意不放ESD二極管,但在大規(guī)模的cmos微處理器中,ESD保護(hù)是一個需要重點關(guān)注的問題?;净綢C單元版圖設(shè)計單元版圖設(shè)計 二極管二極管63特殊版圖結(jié)構(gòu)n圓形版圖: 因高壓集中到一點時會像突然爆發(fā)的尖峰,若使用正方形版圖設(shè)計ESD二極管,那些電荷集中的拐角就存在電壓劇增的危險??墒褂脠A形的版圖防止高電壓和電流破壞二極管。n梳狀版圖: 在ESD二極管和變?nèi)荻O管中,還??吹绞褂檬釥罱Y(jié)構(gòu)的版圖?;净綢C單元版圖設(shè)計單元版圖設(shè)計 二極管二極管NP圓形圓形ESD二極管版圖二極管版圖PPPPNNN梳狀梳狀ESD二極管版圖二極管版圖64n工作原理: - cmos晶體管中的固有柵電容降低了器件的工作速度,然而,在bipolar中,開關(guān)區(qū)域可以做得很小,從而降低電容。 - bipolar用小尺寸解決了電容問題,具有更小的RC時間常數(shù),因此,它們比CMOS晶體管的工作速度快很多。 - 雙極:晶體管工作時,同時利用電子和空穴兩種載流子,好像存在兩個電極,一
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 組態(tài)教學(xué)第7課
- 2024-2025學(xué)年高中數(shù)學(xué)單元素養(yǎng)評價第1章導(dǎo)數(shù)及其應(yīng)用含解析蘇教版選修2-2
- 八年級英語下冊Module2ExperiencesUnit1I'vealsoenteredlotsofspeakingcompetitions第一課時教案新版外研版
- 2024-2025學(xué)年新教材高中生物第二章細(xì)胞的結(jié)構(gòu)第五節(jié)細(xì)胞在結(jié)構(gòu)和功能上是一個統(tǒng)一整體課后精練含解析浙科版必修1
- 2024-2025版高中物理第五章交變電流5電能的輸送課時練習(xí)含解析新人教版選修3-2
- 山東專用2025版高考?xì)v史一輪復(fù)習(xí)模塊1政治文明歷程第2單元第3講古代希臘民主政治和羅馬法學(xué)案含解析新人教版
- 小學(xué)學(xué)校美術(shù)工作計劃5篇
- 2掌握核心-2024年3dmax高級建模培訓(xùn)
- 2024屆上海市松江某中學(xué)高考壓軸卷語文試卷含解析
- 網(wǎng)絡(luò)行業(yè)大數(shù)據(jù)安全與隱私保護(hù)機(jī)制方案
- 2024年廖俊波同志先進(jìn)事跡心得體會教師4篇
- 高考物理系統(tǒng)性復(fù)習(xí) (能力提高練) 第五節(jié) 實驗:探究小車速度隨時間變化的規(guī)律(附解析)
- 眼科護(hù)理中的孕婦與產(chǎn)婦護(hù)理
- 業(yè)主業(yè)主委員會通用課件
- 了解金融市場和金融產(chǎn)品
- 南京理工大學(xué)2015年613物理化學(xué)(含答案)考研真題
- 初中數(shù)學(xué)應(yīng)用題解題思路分享
- 安全生產(chǎn)科技創(chuàng)新與應(yīng)用
- 人工智能在文化傳承與遺產(chǎn)保護(hù)中的價值實現(xiàn)
- 2024年汽修廠開業(yè)計劃書
- ISTA標(biāo)準(zhǔn)-2A、2B、2C系列解讀(圖文)
評論
0/150
提交評論