多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)_第1頁(yè)
多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)_第2頁(yè)
多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)_第3頁(yè)
多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)_第4頁(yè)
多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)_第5頁(yè)
已閱讀5頁(yè),還剩3頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)設(shè)計(jì)實(shí)驗(yàn)組員: 張亞輝2807101019楊海龍 2807101010馬騰達(dá) 2807101024老師: 姜書艷日期:2 0 1 0年6月1 5日摘要:多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)原理是,通過數(shù)據(jù)選擇器將并行數(shù)據(jù)分時(shí)一一送生,再通過數(shù)據(jù)分配器(用譯碼器實(shí)現(xiàn))將接收到的串行數(shù)據(jù)分配到其各個(gè)相應(yīng)的輸由端口,從而恢復(fù)原來(lái)的并行數(shù)據(jù).關(guān)鍵字:計(jì)數(shù)器,數(shù)據(jù)選擇器(并行數(shù)據(jù)),數(shù)據(jù)分配器(并 行數(shù)據(jù)),輸由端口課程設(shè)計(jì)題目:設(shè)計(jì)一個(gè)多通道數(shù)據(jù)分時(shí)傳送系統(tǒng),數(shù)據(jù)分配器選用74154,為416線譯碼器,數(shù)據(jù)選擇器選用 74151,為8選1數(shù)據(jù)選擇器。具體要求:1)列出真值表;2)畫出邏輯圖;3

2、)試用Verilog HDL進(jìn)行仿真;原理:多路選擇器:以用于選擇發(fā)往總線的n個(gè)數(shù)據(jù)源之一,即從多路信號(hào)中選擇一路信號(hào)輸出。多路分配器:可以用于把總線數(shù)據(jù)送到m個(gè)目的地之一,即將總線數(shù)據(jù)傳送到所選擇的輸出端口。1、真值表:輸 入并行輸出串行輸出ABCDEFGH12345678Ya b c d e f g haOOOOOOOaObOOOOOObOOcOOOOOcOOOdOOOOdOOOOeOOOe0 0 0 0 0 fo 0f000000g0g0000000hh2、邏輯圖:方框圖圖前直言想曲+|)511 Fie 的 5aM幻乎 5箱方即如怖憫*函呻巾 _工工Ou=kE蟲00卷/而而息,陰口04十

3、三* Ml -瓦二.I74161n=o=IH時(shí) ULTFlE延 R原理:74163實(shí)現(xiàn)模8的計(jì)數(shù)器,QA QB QC三個(gè)輸由分別輸由 0 00,0 0 1,0 1 0,0 1 1 ,0 0 0 0 0 1 1 1 o控制多路復(fù)用器和譯碼器的輸由,多路復(fù)用器實(shí)現(xiàn) D0,D1,D2.D7的串行輸由,譯碼器實(shí)現(xiàn)Q0,Q1,Q2:.Q7的并行輸由,3、Verilog仿真結(jié)果(仿真圖):| 卑u$H FTiaiplus2yi 球1把 Waweform Zilpr!亍拓Fie Edit View Nodt 昌&魏卜 Ulif也 口陣m Widow Hdp_ 自 工匚岳當(dāng)* g 腕心H國(guó)且總鼻閡修 的傅電,

4、就受即.眠口Start國(guó)國(guó)小|生1州| End圍日幽Ng mekvlflivai W 近-K* S_ _ _ _ _ _ _ _ _ 1嗎D的_FlTTTTTTTTTTTTTTTTmrtrTTTTTTTTTTTTTTTTTTer吐 411 3|d|7 0|由如果輸入ABCDEFGH00101011則串行輸出YY00101011說明輸入信號(hào)A B CDEFG H分時(shí)從Y輸出,即實(shí)現(xiàn)了數(shù)據(jù)的分時(shí) 傳送。1234567800000000000000000010000000000000000010000000000000000010000000011 2 3 4 5 6 7 8輸出則實(shí)現(xiàn)了并行輸出二、總結(jié):通過對(duì)多通道數(shù)據(jù)分時(shí)傳送系統(tǒng)的設(shè)計(jì)與仿真,可以加深對(duì)組合邏輯電路和 Verilog HDL仿真軟件的了解,在邏輯圖的設(shè)計(jì) 中我們先把模型簡(jiǎn)化為數(shù)據(jù)選擇器,數(shù)據(jù)分配器,輸出端3個(gè)部

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論