五邑大學(xué)1632位微機(jī)原理匯編語(yǔ)言及接口技術(shù)錢(qián)曉捷第4章_第1頁(yè)
五邑大學(xué)1632位微機(jī)原理匯編語(yǔ)言及接口技術(shù)錢(qián)曉捷第4章_第2頁(yè)
五邑大學(xué)1632位微機(jī)原理匯編語(yǔ)言及接口技術(shù)錢(qián)曉捷第4章_第3頁(yè)
五邑大學(xué)1632位微機(jī)原理匯編語(yǔ)言及接口技術(shù)錢(qián)曉捷第4章_第4頁(yè)
五邑大學(xué)1632位微機(jī)原理匯編語(yǔ)言及接口技術(shù)錢(qián)曉捷第4章_第5頁(yè)
已閱讀5頁(yè),還剩53頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第4章微機(jī)總線第4章:微機(jī)總線教學(xué)重點(diǎn)總線的數(shù)據(jù)傳輸8088的基本引腳8088的總線時(shí)序4.1總線技術(shù)計(jì)算機(jī)系統(tǒng)的總線結(jié)構(gòu)以總線作為信息傳輸?shù)墓餐ǖ揽偩€結(jié)構(gòu)的特點(diǎn)通過(guò)總線相互連接、實(shí)現(xiàn)數(shù)據(jù)傳輸組態(tài)靈活、易于擴(kuò)展等廣泛應(yīng)用的總線都實(shí)現(xiàn)了標(biāo)準(zhǔn)化便于在互連各個(gè)部件時(shí)遵循共同的總線規(guī)范4.1.1總線類型芯片總線(ChipBus)芯片級(jí)互連,大規(guī)模集成電路芯片內(nèi)部,或系統(tǒng)中各種不同器件連接在一起的總線局部總線(LocalBus)、片內(nèi)總線內(nèi)總線(InternalBus)模板級(jí)互連,主機(jī)內(nèi)部功能單元(模板)間連接的總線板級(jí)總線、母板總線,或系統(tǒng)總線系統(tǒng)總線(SystemBus)是微機(jī)系統(tǒng)的主要總線外總線(ExternalBus)設(shè)備級(jí)互連,微機(jī)與其外設(shè)或微機(jī)之間連接的總線過(guò)去,指通信總線現(xiàn)在,常延伸為外設(shè)總線示意圖4.1.2總線的數(shù)據(jù)傳輸主設(shè)備(Master):控制總線完成數(shù)據(jù)傳輸從設(shè)備(Slave):被動(dòng)實(shí)現(xiàn)數(shù)據(jù)交換某一時(shí)刻,只能有一個(gè)主設(shè)備控制總線,其他設(shè)備此時(shí)可以作為從設(shè)備某一時(shí)刻,只能有一個(gè)設(shè)備向總線發(fā)送數(shù)據(jù),但可以有多個(gè)設(shè)備從總線接收數(shù)據(jù)1.總線操作總線請(qǐng)求和仲裁(Busrequest&Arbitration)使用總線的主模塊提出申請(qǐng)總線仲裁機(jī)制確定把總線分配給請(qǐng)求模塊尋址(Addressing)主模塊發(fā)出將要訪問(wèn)的從模塊地址信息以及有關(guān)命令,啟動(dòng)從模塊數(shù)據(jù)傳送(DataTransfer)源模塊發(fā)出數(shù)據(jù),經(jīng)數(shù)據(jù)總線傳送到目標(biāo)模塊結(jié)束(Ending)數(shù)據(jù)、地址、狀態(tài)、命令信息均從總線上撤除,讓出總線2.總線仲裁總線仲裁:決定當(dāng)前控制總線的主設(shè)備集中仲裁系統(tǒng)具有中央仲裁器(控制器)負(fù)責(zé)主模塊的總線請(qǐng)求和分配總線的使用分布仲裁各個(gè)主模塊都有自己的仲裁器和唯一的仲裁號(hào)主模塊請(qǐng)求總線時(shí),發(fā)送其仲裁號(hào)比較各個(gè)主設(shè)備仲裁號(hào)決定3.同步方式同步時(shí)序總線操作過(guò)程由共用的總線時(shí)鐘信號(hào)控制適合速度相當(dāng)?shù)钠骷ミB總線,否則需要準(zhǔn)備好信號(hào)讓快速器件等待慢速器件(半同步)處理器控制的總線時(shí)序采用同步時(shí)序異步時(shí)序總線操作需要握手聯(lián)絡(luò)(應(yīng)答)信號(hào)控制傳輸?shù)拈_(kāi)始伴隨有啟動(dòng)(選通或讀寫(xiě))信號(hào)傳輸?shù)慕Y(jié)束有一個(gè)確認(rèn)信號(hào),進(jìn)行應(yīng)答操作周期可變、可以混合慢速和快速器件4.傳輸類型讀數(shù)據(jù)傳送:數(shù)據(jù)由從設(shè)備到主設(shè)備寫(xiě)數(shù)據(jù)傳送:數(shù)據(jù)由主設(shè)備到從設(shè)備猝發(fā)傳送(數(shù)據(jù)塊傳送)給出起始地址,將固定塊長(zhǎng)的數(shù)據(jù)一個(gè)接一個(gè)地從相鄰地址讀出或?qū)懭雽?xiě)后讀(Read-After-Write)先寫(xiě)后讀同一個(gè)地址單元,適用于校驗(yàn)讀修改寫(xiě)(Read-Modify-Write)先讀后寫(xiě)同一個(gè)地址單元,適用共享數(shù)據(jù)保護(hù)廣播(Broadcast)一個(gè)主設(shè)備對(duì)多個(gè)從設(shè)備的寫(xiě)入操作5.性能指標(biāo)總線寬度總線能夠同時(shí)傳送的數(shù)據(jù)位數(shù)位數(shù)越多,一次能夠傳送的數(shù)據(jù)量越大總線頻率總線信號(hào)的時(shí)鐘頻率時(shí)鐘頻率越高,工作速度越快總線帶寬(Bandwidth)單位時(shí)間傳輸?shù)臄?shù)據(jù)量總線帶寬越大,總線性能越高總線帶寬總線帶寬=總線傳輸速率=吞吐率總線帶寬=傳輸?shù)臄?shù)據(jù)量÷需要的時(shí)間常用單位每秒兆字節(jié)(MB/s)每秒兆位(Mb/s)或每秒位(bps)5MHz的8088處理器8÷(4×0.2×10-6)bps=10×106bps=1.25MB/S舉例1M=1064.28088的引腳信號(hào)請(qǐng)?zhí)貏e關(guān)注以下幾個(gè)方面:指引腳信號(hào)的定義、作用;通常采用英文單詞或其縮寫(xiě)表示信號(hào)從芯片向外輸出,還是從外部輸入芯片,或者是雙向的起作用的邏輯電平高、低電平有效上升、下降邊沿有效輸出正常的低電平、高電平外,還可以輸出高阻的第三態(tài)⑶有效電平⑷三態(tài)能力⑵信號(hào)的流向⑴引腳的功能示意圖4.2.18088的兩種組態(tài)模式兩種組態(tài)構(gòu)成兩種不同規(guī)模的應(yīng)用系統(tǒng)最小組態(tài)模式構(gòu)成小規(guī)模的應(yīng)用系統(tǒng)8088本身提供所有的系統(tǒng)總線信號(hào)最大組態(tài)模式構(gòu)成較大規(guī)模的應(yīng)用系統(tǒng)兩種組態(tài)下的內(nèi)部操作并沒(méi)有區(qū)別8088的引腳圖12345678910111213141516171819204039383736353433323130292827262524232221

GNDA14A13A12A11A10A9A8AD7AD6AD5AD4AD3AD2AD1AD0NMIINTRCLKGNDVCCAD15AD16/S3AD17/S4AD18/S5AD19/S6SS0*(HIGH)MN/MX*RD*HOLD(RQ)*/GT0*)HLDA(RQ1*/GT1*)WR*(LOCK*)M/IO(S2*

)DT/R*(S1*

)DEN(S0

)ALEINTATEST*READYRESET8088通常在信號(hào)名稱加上劃線(如:MX)或星號(hào)(如:MX*)表示低電平有效4.2.2地址/數(shù)據(jù)信號(hào)AD7~AD0(Address/Data)地址/數(shù)據(jù)分時(shí)復(fù)用引腳,雙向、三態(tài)在訪問(wèn)存儲(chǔ)器或外設(shè)的總線操作周期中,這些引腳在第一個(gè)時(shí)鐘周期輸出存儲(chǔ)器或I/O端口的低8位地址A7~A0其他時(shí)間用于傳送8位數(shù)據(jù)D7~D04.2.2地址/數(shù)據(jù)信號(hào)(續(xù)1)A15~A8(Address)

中間8位地址引腳,輸出、三態(tài)這些引腳在訪問(wèn)存儲(chǔ)器或外設(shè)時(shí),提供全部20位地址中的中間8位地址A15~A84.2.2地址/數(shù)據(jù)信號(hào)(續(xù)2)A19/S6~A16/S3(Address/Status)地址/狀態(tài)分時(shí)復(fù)用引腳,輸出、三態(tài)這些引腳在訪問(wèn)存儲(chǔ)器的第一個(gè)時(shí)鐘周期輸出高4位地址A19~A16在訪問(wèn)外設(shè)的第一個(gè)時(shí)鐘周期全部輸出低電平無(wú)效其他時(shí)間輸出狀態(tài)信號(hào)S6~S34.2.3讀寫(xiě)控制信號(hào)用于控制存儲(chǔ)器或I/O端口進(jìn)行數(shù)據(jù)傳輸存儲(chǔ)器外設(shè)CPURead

Write1.基本讀寫(xiě)引腳ALE(AddressLatchEnable)地址鎖存允許,輸出、三態(tài)、高電平有效ALE引腳高有效時(shí),表示復(fù)用引腳:AD7~AD0和A19/S6~A16/S3正在傳送地址信息由于地址信息在這些復(fù)用引腳上出現(xiàn)的時(shí)間很短暫,所以系統(tǒng)可以利用ALE引腳將地址鎖存起來(lái)1.基本讀寫(xiě)引腳(續(xù)1)IO/M*(InputandOutput/Memory)

I/O或存儲(chǔ)器訪問(wèn),輸出、三態(tài)該引腳輸出高電平時(shí),表示CPU將訪問(wèn)I/O端口,這時(shí)地址總線A15~A0提供16位I/O口地址該引腳輸出低電平時(shí),表示CPU將訪問(wèn)存儲(chǔ)器,這時(shí)地址總線A19~A0提供20位存儲(chǔ)器地址1.基本讀寫(xiě)引腳(續(xù)2)WR*(Write)

寫(xiě)控制,輸出、三態(tài)、低電平有效有效時(shí),表示CPU正在寫(xiě)出數(shù)據(jù)給存儲(chǔ)器或I/O端口RD*(Read)讀控制,輸出、三態(tài)、低電平有效有效時(shí),表示CPU正在從存儲(chǔ)器或I/O端口讀入數(shù)據(jù)2.基本總線操作IO/M*、WR*和RD*是最基本的控制信號(hào)組合后,控制4種基本的總線操作總線操作信號(hào)IO/M*WR*RD*存儲(chǔ)器讀MEMR*低高低存儲(chǔ)器寫(xiě)MEMW*低低高I/O讀IOR*高高低I/O寫(xiě)IOW*高低高3.同步操作引腳READY存儲(chǔ)器或I/O口就緒,輸入、高電平有效總線操作周期中,CPU會(huì)測(cè)試該引腳如果測(cè)到高有效,CPU直接進(jìn)入下一步如果測(cè)到無(wú)效,CPU將插入等待周期等待周期中仍然要監(jiān)測(cè)READY信號(hào),確定是否繼續(xù)插入等待周期4.2.4其他控制信號(hào)處理器必定具有地址總線數(shù)據(jù)總線基本讀寫(xiě)控制信號(hào)還有中斷請(qǐng)求和響應(yīng)信號(hào)總線請(qǐng)求和響應(yīng)信號(hào)時(shí)鐘信號(hào)、復(fù)位信號(hào)電源Vcc地線GND1.中斷請(qǐng)求和響應(yīng)引腳INTR(InterruptRequest)可屏蔽中斷請(qǐng)求,輸入、高電平有效有效時(shí),表示請(qǐng)求設(shè)備向CPU申請(qǐng)可屏蔽中斷該中斷請(qǐng)求是否響應(yīng)受控于IF(中斷允許標(biāo)志)、可以被屏蔽掉1.中斷請(qǐng)求和響應(yīng)引腳(續(xù)1)INTA*(InterruptAcknowledge)可屏蔽中斷響應(yīng),輸出、低電平有效有效時(shí),表示來(lái)自INTR引腳的中斷請(qǐng)求已被CPU響應(yīng),CPU進(jìn)入中斷響應(yīng)周期1.中斷請(qǐng)求和響應(yīng)引腳(續(xù)2)NMI(Non-MaskableInterrupt)不可屏蔽中斷請(qǐng)求,輸入、上升沿有效有效表示外界向CPU申請(qǐng)不可屏蔽中斷該中斷請(qǐng)求不能被CPU屏蔽,所以優(yōu)先級(jí)別高于INTR(可屏蔽中斷)主機(jī)與外設(shè)進(jìn)行數(shù)據(jù)交換通常采用可屏蔽中斷不可屏蔽中斷通常用于處理掉電等系統(tǒng)故障2.總線請(qǐng)求和響應(yīng)引腳HOLD總線保持(即總線請(qǐng)求),輸入、高電平有效有效時(shí),表示總線請(qǐng)求設(shè)備向CPU申請(qǐng)占有總線該信號(hào)從有效回到無(wú)效時(shí),表示總線請(qǐng)求設(shè)備對(duì)總線的使用已經(jīng)結(jié)束,通知CPU收回對(duì)總線的控制權(quán)2.總線請(qǐng)求和響應(yīng)引腳(續(xù)1)HLDA(HOLDAcknowledge)總線保持響應(yīng)(總線響應(yīng)),輸出、高電平有效有效表示CPU已響應(yīng)總線請(qǐng)求并已將總線釋放此時(shí)CPU的地址總線、數(shù)據(jù)總線及具有三態(tài)輸出能力的控制總線將全面呈現(xiàn)高阻,使總線請(qǐng)求設(shè)備可以順利接管總線待到總線請(qǐng)求信號(hào)HOLD無(wú)效,總線響應(yīng)信號(hào)HLDA也轉(zhuǎn)為無(wú)效,CPU重新獲得總線控制權(quán)3.其它引腳RESET復(fù)位請(qǐng)求,輸入、高電平有效該信號(hào)有效,將使CPU回到其初始狀態(tài);當(dāng)他再度返回?zé)o效時(shí),CPU將重新開(kāi)始工作8088復(fù)位后CS=FFFFH、IP=0000H,所以程序入口在物理地址FFFF0H3.其它引腳(續(xù)1)CLK(Clock)

時(shí)鐘輸入系統(tǒng)通過(guò)該引腳給CPU提供內(nèi)部定時(shí)信號(hào)8088的標(biāo)準(zhǔn)工作時(shí)鐘為5MHzIBMPC/XT機(jī)的8088采用了4.77MHz的時(shí)鐘,其時(shí)鐘周期約為210ns3.其它引腳(續(xù)2)MN/MX*(Minimum/Maximum)組態(tài)選擇,輸入接高電平時(shí),8088引腳工作在最小組態(tài);反之,8088工作在最大組態(tài)TEST*測(cè)試,輸入、低電平有效使用協(xié)處理器8087時(shí),通過(guò)該引腳和WAIT指令,可使8088與8087的操作保持同步“引腳”小結(jié)CPU引腳是系統(tǒng)總線的基本信號(hào)可以分成三類信號(hào)8位數(shù)據(jù)線:D0~D720位地址線:A0~A19控制線:ALE、IO/M*、WR*、RD*、READYINTR、INTA*、NMI,HOLD、HLDARESET、CLK、Vcc、GND4.38088的總線時(shí)序時(shí)序(Timing)是指信號(hào)高低電平(有效或無(wú)效)變化及相互間的時(shí)間順序關(guān)系CPU時(shí)序決定系統(tǒng)各部件間的同步和定時(shí)總線時(shí)序描述CPU引腳如何實(shí)現(xiàn)總線操作什么是總線操作?4.38088的總線時(shí)序(續(xù)1)總線操作是指CPU通過(guò)總線對(duì)外的各種操作8088的總線操作主要有:存儲(chǔ)器讀、I/O讀操作存儲(chǔ)器寫(xiě)、I/O寫(xiě)操作中斷響應(yīng)操作總線請(qǐng)求及響應(yīng)操作CPU正在進(jìn)行內(nèi)部操作、并不進(jìn)行實(shí)際對(duì)外操作的空閑狀態(tài)Ti描述總線操作的微處理器時(shí)序有三級(jí)指令周期→總線周期

→時(shí)鐘周期什么是指令、總線和時(shí)鐘周期?4.38088的總線時(shí)序(續(xù)2)指令周期是指一條指令經(jīng)取指、譯碼、讀寫(xiě)操作數(shù)到執(zhí)行完成的過(guò)程。若干總線周期組成一個(gè)指令周期總線周期是指CPU通過(guò)總線操作與外部(存儲(chǔ)器或I/O端口)進(jìn)行一次數(shù)據(jù)交換的過(guò)程8088的基本總線周期需要4個(gè)時(shí)鐘周期4個(gè)時(shí)鐘周期編號(hào)為T(mén)1、T2、T3和T4總線周期中的時(shí)鐘周期也被稱作“T狀態(tài)”時(shí)鐘周期的時(shí)間長(zhǎng)度就是時(shí)鐘頻率的倒數(shù)當(dāng)需要延長(zhǎng)總線周期時(shí)插入等待狀態(tài)TwCPU進(jìn)行內(nèi)部操作,沒(méi)有對(duì)外操作時(shí),其引腳就處于空閑狀態(tài)Ti何時(shí)有總線周期?4.38088的總線時(shí)序(續(xù)3)任何指令的取指階段都需要存儲(chǔ)器讀總線周期,讀取的內(nèi)容是指令代碼任何一條以存儲(chǔ)單元為源操作數(shù)的指令都將引起存儲(chǔ)器讀總線周期,任何一條以存儲(chǔ)單元為目的操作數(shù)的指令都將引起存儲(chǔ)器寫(xiě)總線周期只有執(zhí)行IN指令才出現(xiàn)I/O讀總線周期,執(zhí)行OUT指令才出現(xiàn)I/O寫(xiě)總線周期CPU響應(yīng)可屏蔽中斷時(shí)生成中斷響應(yīng)總線周期如何實(shí)現(xiàn)同步?4.38088的總線時(shí)序(續(xù)4)總線操作中如何實(shí)現(xiàn)時(shí)序同步是關(guān)鍵CPU總線周期采用半同步時(shí)序:各部件都以系統(tǒng)時(shí)鐘信號(hào)為基準(zhǔn)當(dāng)相互不能配合時(shí),快速部件(CPU)插入等待狀態(tài)等待慢速部件(I/O和存儲(chǔ)器)CPU與外設(shè)接口常采用異步時(shí)序,它們通過(guò)應(yīng)答聯(lián)絡(luò)信號(hào)實(shí)現(xiàn)同步操作存儲(chǔ)器寫(xiě)總線周期T4T3T2T1ALECLKA19/S6~A16/S3A15~A8AD7~AD0A15~A8A7~A0輸出數(shù)據(jù)A19~A16S6~S3READY(高電平)IO/M*WR*T1狀態(tài)——輸出20位存儲(chǔ)器地址A19~A0IO/M*輸出低電平,表示存儲(chǔ)器操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)——輸出控制信號(hào)WR*和數(shù)據(jù)D7~D0T3和Tw狀態(tài)——檢測(cè)數(shù)據(jù)傳送是否能夠完成T4狀態(tài)——完成數(shù)據(jù)傳送I/O(輸入/輸出)寫(xiě)總線周期T4T3T2T1ALECLKA19/S6~A16/S3A15~A8AD7~AD0A15~A8A7~A0輸出數(shù)據(jù)0000S6~S3READY(高電平)IO/M*WR*T1狀態(tài)——輸出16位I/O地址A15~A0IO/M*輸出高電平,表示I/O操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)——輸出控制信號(hào)WR*和數(shù)據(jù)D7~D0T3和Tw狀態(tài)——檢測(cè)數(shù)據(jù)傳送是否能夠完成T4狀態(tài)——完成數(shù)據(jù)傳送存儲(chǔ)器讀總線周期T4T3T2T1ALECLKA19/S6~A16/S3A15~A8AD7~AD0A15~A8A7~A0輸入數(shù)據(jù)A19~A16S6~S3READY(高電平)IO/M*RD*T1狀態(tài)——輸出20位存儲(chǔ)器地址A19~A0IO/M*輸出低電平,表示存儲(chǔ)器操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)——輸出控制信號(hào)RD*T3和Tw狀態(tài)——檢測(cè)數(shù)據(jù)傳送是否能夠完成T4狀態(tài)——前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送I/O讀總線周期T4T3T2T1ALECLKA19/S6~A16/S3A15~A8AD7~AD0A15~A8A7~A0輸入數(shù)據(jù)S6~S3READY(高電平)IO/M*RD*0000T1狀態(tài)——輸出16位I/O地址A15~A0IO/M*輸出高電平,表示I/O操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)——輸出控制信號(hào)RD*T3和Tw狀態(tài)——檢測(cè)數(shù)據(jù)傳送是否能夠完成T4狀態(tài)——前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送等待狀態(tài)Tw同步時(shí)序通過(guò)插入等待狀態(tài),來(lái)使速度差別較大的兩部分保持同步在讀寫(xiě)總線周期中,判斷是否插入Tw1.在T3的前沿檢測(cè)READY引腳是否有效2.如果READY無(wú)效,在T3和它T4之間插入一個(gè)等效于T3的Tw,轉(zhuǎn)13.如果READY有效,執(zhí)行完該T狀態(tài),進(jìn)入T4狀態(tài)演示4.48086和80286的引腳1.8086內(nèi)部結(jié)構(gòu):指令隊(duì)列長(zhǎng)度為6個(gè)字節(jié)外部引腳:16位的數(shù)據(jù)/地址復(fù)用總線AD15~AD0數(shù)據(jù)總線的高字節(jié)有效BHE*/S7存儲(chǔ)器、I/O選擇M/IO*2.80286內(nèi)部結(jié)構(gòu):增加存儲(chǔ)管理單元MMU等外部引腳:68條,多數(shù)引腳信號(hào)在功能和命名上與8086相同4.5微機(jī)系統(tǒng)總線IBMPC系列機(jī)的系統(tǒng)總線以I/O擴(kuò)展插槽形式提供給用戶,所以被稱為I/O通道IBMPC系列機(jī)的許多外設(shè),例如顯示器、打印機(jī)等,都是通過(guò)各自插在I/O通道上的接口電路卡(適配器)與微機(jī)系統(tǒng)連接組合起來(lái)的4.5.1IBMPC總線IBMPC總線是IBMPC/XT機(jī)上使用的8位系統(tǒng)總線有62條信號(hào)線,用雙列插槽連接,分A面(元件面)和B面(焊接面)實(shí)際上是8088CPU核心電路總線的擴(kuò)充和重新驅(qū)動(dòng)與最大組態(tài)下的8088總線相似1.信號(hào)功能D7~D0——8位雙向數(shù)據(jù)線A19~A0——20位輸出地址線ALE——地址鎖存允許MEMR*——存儲(chǔ)器讀,輸出、低有效MEMW*——存儲(chǔ)器寫(xiě),輸出、低有效IOR*——I/O讀,輸出、低有效IOW*——I/O寫(xiě),輸出、低有效I/OCHRDY——I/O通道準(zhǔn)備好1.信號(hào)功能(續(xù)1)IRQ2~IRQ7——中斷請(qǐng)求信號(hào),輸入、高有效AEN——地址允許信號(hào),輸出、高有效,用于指示DMA總線周期DRQ1~DRQ3——DMA請(qǐng)求信號(hào),輸入、高有效DACK0*~DACK3*——DMA響應(yīng)信號(hào),輸出、低有效T/C——計(jì)數(shù)結(jié)束信號(hào),輸出、正脈沖有效1.信號(hào)功能(續(xù)2)RESET——復(fù)位信號(hào),輸出、高有效IOCHCK*——I/O通道校驗(yàn),輸入、低有效OSC——晶振頻率脈沖,輸出14.31818MHz的主振頻率信號(hào)CLK——系統(tǒng)時(shí)鐘,輸出4.77MHz的系統(tǒng)時(shí)鐘信號(hào)+5V、-5V、+12V、-12V、GND——電源和地線2.存儲(chǔ)器讀總線周期I/OCHRDYA19~A0D7~D0T4T3T2T1ALECLKMEMR*T1狀態(tài)——送出存儲(chǔ)器地址T2狀態(tài)——存儲(chǔ)器讀控制信號(hào)有效T3狀態(tài)——檢測(cè)I/OCHRDY準(zhǔn)備好信號(hào),確定是否插入等待狀態(tài)TwT4狀態(tài)——讀取存儲(chǔ)器送來(lái)的數(shù)據(jù)2.存儲(chǔ)器寫(xiě)總線周期I/OCHRDY

A19~A0D7~D0T4T3T2T1ALECLKMEMW*T1狀態(tài)——送出存儲(chǔ)器地址T2狀態(tài)——存儲(chǔ)器寫(xiě)控制信號(hào)有效;同時(shí)送出數(shù)據(jù)T3狀態(tài)——檢測(cè)I/OCHRDY準(zhǔn)備好信號(hào),確定是否插入等待狀態(tài)TwT4狀態(tài)——存儲(chǔ)器讀取數(shù)據(jù)3.I/O讀總線周期I/OCHRDYA15~A0D7~D0T4TwT3T2T1ALECLKIOR*T1狀態(tài)——送出I/O地址T2狀態(tài)——I/O讀控制信號(hào)有效T3狀態(tài)——確定插入一個(gè)等待狀態(tài)TwTw狀態(tài)——檢測(cè)I/OCHRDY準(zhǔn)備好信號(hào),確定是否再插入等待狀態(tài)TwT4狀態(tài)——CPU讀取外設(shè)送來(lái)的數(shù)據(jù)3.I/O寫(xiě)總線周期I/OCHRDYA15~A0D7~D0T4TwT3T2T1ALECLKIOW*T1狀態(tài)——送出I/O地址T2狀態(tài)——I/O寫(xiě)控制信號(hào)有效;同時(shí)在送出數(shù)據(jù)T3狀態(tài)——確定插入一個(gè)等待狀態(tài)TwTw狀態(tài)——檢測(cè)I/OCHRDY準(zhǔn)備好信號(hào),確定是否再插入等待狀態(tài)TwT4狀態(tài)——外設(shè)讀取CPU送來(lái)的數(shù)據(jù)4.5.2ISA總線16位系統(tǒng)總線,用于IBMPC/AT及其兼容機(jī)由前62引腳(A和B面)和后36引腳(C和D接面)兩個(gè)插槽組成:IBMPC機(jī)和IBMPC/XT機(jī)的IBMPC總線前62個(gè)信號(hào),其中8位數(shù)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論