邏輯運(yùn)算與集成邏輯門_第1頁
邏輯運(yùn)算與集成邏輯門_第2頁
邏輯運(yùn)算與集成邏輯門_第3頁
邏輯運(yùn)算與集成邏輯門_第4頁
邏輯運(yùn)算與集成邏輯門_第5頁
已閱讀5頁,還剩68頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

邏輯運(yùn)算與集成邏輯門第1頁,課件共73頁,創(chuàng)作于2023年2月§2.1基本邏輯關(guān)系§2.2門電路概述§2.3TTL與非門§2.4其它類型的TTL門電路§2.5MOS門電路第2頁,課件共73頁,創(chuàng)作于2023年2月邏輯變量、邏輯函數(shù)、真值表一、邏輯函數(shù)與邏輯變量一個結(jié)論成立與否,取決于與其相關(guān)的前提條件是否成立。結(jié)論與前提條件之間的因果關(guān)系叫邏輯函數(shù)。通常記作:F=f(A,B,C,…)

邏輯函數(shù)F也是一個邏輯變量,叫做因變量或輸出變量。A,B,C,…叫做自變量或輸入變量。第3頁,課件共73頁,創(chuàng)作于2023年2月邏輯變量只有“真”、“假”兩種可能,在邏輯數(shù)學(xué)中,把“真”、“假”稱為邏輯變量的取值,簡稱邏輯值。通常用“1”表示“真”,用“0”表示“假”,稱之為正邏輯。二、真值表描述邏輯函數(shù)F與邏輯變量A之間真假關(guān)系的表格,稱之為真值表。(a)(b)A

FAF假真真假0110第4頁,課件共73頁,創(chuàng)作于2023年2月基本邏輯關(guān)系:與

(and)、或

(or)

非(not)?!?.1基本邏輯關(guān)系一、“與”邏輯與邏輯:決定事件發(fā)生的各條件中,所有條件都具備,事件才會發(fā)生(成立)。規(guī)定:

開關(guān)合為邏輯“1”

開關(guān)斷為邏輯“0”

燈亮為邏輯“1”

燈滅為邏輯“0”EFABC第5頁,課件共73頁,創(chuàng)作于2023年2月&ABCF邏輯符號:AFBC00001000010011000010101001101111邏輯式:F=A?B?C邏輯乘法邏輯與真值表EFABC真值表特點(diǎn):

任0則0,全1則1與邏輯運(yùn)算規(guī)則:0?0=00?1=01?0=01?1=1第6頁,課件共73頁,創(chuàng)作于2023年2月二、“或”邏輯AEFBC或邏輯:決定事件發(fā)生的各條件中,有一個或一個以上的條件具備,事件就會發(fā)生(成立)。規(guī)定:

開關(guān)合為邏輯“1”

開關(guān)斷為邏輯“0”

燈亮為邏輯“1”

燈滅為邏輯“0”第7頁,課件共73頁,創(chuàng)作于2023年2月AFBC00001001010111010011101101111111真值表1ABCF邏輯符號:邏輯式:F=A+B+C邏輯加法邏輯或AEFBC真值表特點(diǎn):

任1則1,全0則0?;蜻壿嬤\(yùn)算規(guī)則:0+0=00+1=11+0=11+1=1第8頁,課件共73頁,創(chuàng)作于2023年2月三、“非”邏輯“非”邏輯:決定事件發(fā)生的條件只有一個,條件不具備時事件發(fā)生(成立),條件具備時事件不發(fā)生。規(guī)定:

開關(guān)合為邏輯“1”

開關(guān)斷為邏輯“0”

燈亮為邏輯“1”

燈滅為邏輯“0”AEFR第9頁,課件共73頁,創(chuàng)作于2023年2月邏輯符號:邏輯非邏輯反AF0110真值表AEFR真值表特點(diǎn):1則0,0則1。邏輯式:運(yùn)算規(guī)則:AF1第10頁,課件共73頁,創(chuàng)作于2023年2月四、幾種常用的邏輯關(guān)系邏輯“與”、“或”、“非”是三種基本的邏輯關(guān)系,任何其它的邏輯關(guān)系都可以以它們?yōu)榛A(chǔ)表示。與非:條件A、B、C都具備,則F不發(fā)生。&ABCF其他幾種常用的邏輯關(guān)系如下表:第11頁,課件共73頁,創(chuàng)作于2023年2月或非:條件A、B、C任一具備,則F不發(fā)生。1ABCF異或:條件A、B有一個具備,另一個不具備則F發(fā)生。=1ABCF同或:條件A、B相同,則F發(fā)生。ABC=F第12頁,課件共73頁,創(chuàng)作于2023年2月與或非運(yùn)算:邏輯表達(dá)式為:第13頁,課件共73頁,創(chuàng)作于2023年2月基本邏輯關(guān)系小結(jié)邏輯符號表示式與&ABYABY≥1或非1YAY=ABY=A+B與非&ABY或非ABY≥1異或=1ABYY=AB第14頁,課件共73頁,創(chuàng)作于2023年2月門電路的作用:是用以實(shí)現(xiàn)邏輯關(guān)系的電子電路,與基本邏輯關(guān)系相對應(yīng)。門電路的主要類型:與門、或門、與非門、或非門、異或門等。門電路的輸出狀態(tài)與賦值對應(yīng)關(guān)系:正邏輯:高電位對應(yīng)“1”;低電位對應(yīng)“0”?;旌线壿嫞狠斎胗谜壿?、輸出用負(fù)邏輯;或者輸入用負(fù)邏輯、輸出用正邏輯。一般采用正邏輯負(fù)邏輯:高電位對應(yīng)“0”;低電位對應(yīng)“1”?!?.2門電路概述第15頁,課件共73頁,創(chuàng)作于2023年2月100VVcc在數(shù)字電路中,對電壓值為多少并不重要,只要能判斷高低電平即可。K開------VO輸出高電平,對應(yīng)“1”。K合------VO輸出低電平,對應(yīng)“0”。VOKVccRVV第16頁,課件共73頁,創(chuàng)作于2023年2月門(電子開關(guān))滿足一定條件時,電路允許信號通過開關(guān)接通。開門狀態(tài):關(guān)門狀態(tài):條件不滿足時,信號通不過開關(guān)斷開。第17頁,課件共73頁,創(chuàng)作于2023年2月開關(guān)作用二極管反向截止:開關(guān)接通開關(guān)斷開三極管(C,E)飽和區(qū):截止區(qū):開關(guān)接通CEB開關(guān)斷開正向?qū)ǎ篊EB第18頁,課件共73頁,創(chuàng)作于2023年2月R1R2AF+uccuAtuFt+ucc0.3V三極管的開關(guān)特性:第19頁,課件共73頁,創(chuàng)作于2023年2月一、二極管與門和或門電路1.與門電路第20頁,課件共73頁,創(chuàng)作于2023年2月

2.或門電路第21頁,課件共73頁,創(chuàng)作于2023年2月二、三極管非門電路第22頁,課件共73頁,創(chuàng)作于2023年2月1.體積大、工作不可靠。2.需要不同電源。3.各種門的輸入、輸出電平不匹配。分立元件門電路的缺點(diǎn):采用類似的方法還可以構(gòu)成或非門、異或門等。第23頁,課件共73頁,創(chuàng)作于2023年2月§2.3TTL與非門數(shù)字集成電路:在一塊半導(dǎo)體基片上制作出一個完整的邏輯電路所需要的全部元件和連線。使用時接:電源、輸入和輸出。數(shù)字集成電路具有體積小、可靠性高、速度快、而且價格便宜的特點(diǎn)。TTL型電路:輸入和輸出端結(jié)構(gòu)都采用了半導(dǎo)體晶體管,稱之為:

Transistor—TransistorLogic。第24頁,課件共73頁,創(chuàng)作于2023年2月2.3.1TTL與非門的基本原理一、結(jié)構(gòu)TTL與非門的內(nèi)部結(jié)構(gòu)+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC3603k750100第25頁,課件共73頁,創(chuàng)作于2023年2月輸入級輸出級中間級+5VABCR1T1R2T2R3FR4R5T3T4T5T1—多發(fā)射極晶體管:實(shí)現(xiàn)“與”運(yùn)算。第26頁,課件共73頁,創(chuàng)作于2023年2月+5VABCR1T1R2T2R3FR4R5T3T4T5“非”復(fù)合管形式與非門輸出級“與”第27頁,課件共73頁,創(chuàng)作于2023年2月1.任一輸入為低電平(0.3V)時“0”0.7V不足以讓T2、T5導(dǎo)通+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC3603k750100二、工作原理三個PN結(jié)導(dǎo)通需2.1V第28頁,課件共73頁,創(chuàng)作于2023年2月+5VFR4R2R13kR5R3T3T4T1T5b1c1ABC0.7V“0”uouo=5-uR2-ube3-ube43.4V高電平!邏輯關(guān)系:任0則1。第29頁,課件共73頁,創(chuàng)作于2023年2月+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC“1”全導(dǎo)通電位被嵌在2.1V全反偏1V截止2.輸入全為高電平(3.4V)時第30頁,課件共73頁,創(chuàng)作于2023年2月+5VFR2R13kT2R3T1T5b1c1ABC全反偏“1”飽和uF=0.3V輸入、輸出的邏輯關(guān)系式:邏輯關(guān)系:全1則0。第31頁,課件共73頁,創(chuàng)作于2023年2月一、電壓傳輸特性2.3.2TTL與非門的特性和技術(shù)參數(shù)測試電路&+5Vuiuo第32頁,課件共73頁,創(chuàng)作于2023年2月uo(V)ui(V)123UOH(3.4V)UOL(0.3V)傳輸特性曲線uo(V)ui(V)123UOH“1”UOL(0.3V)閾值UT=1.4V理想的傳輸特性輸出高電平輸出低點(diǎn)平第33頁,課件共73頁,創(chuàng)作于2023年2月1.輸出高電平UOH、輸出低電平UOL

UOH2.4V

UOL

0.4V便認(rèn)為合格。

典型值UOH=3.4V

UOL=0.3V。2.閾值電壓UTui<UT時,認(rèn)為ui是低電平。ui>UT時,認(rèn)為ui是高電平。UT=1.4V第34頁,課件共73頁,創(chuàng)作于2023年2月二、輸入、輸出負(fù)載特性&&?1.前后級之間電流的聯(lián)系分兩種情況討論:

(1)前級輸出為高電平時(2)前級輸出為低電平時第35頁,課件共73頁,創(chuàng)作于2023年2月前級輸出為高電平時前級后級反偏+5VR4R2R5T3T4R1T1+5V級間電流:流出前級,記為IOH(拉電流)。拉電流能力:維持UOH時,所允許的最大拉電流值。第36頁,課件共73頁,創(chuàng)作于2023年2月前級輸出為低電平時前級后級R1T1+5V級間電流:流入前級,記為IOL

,約1.4mA。稱為灌電流。+5VR2R13kT2R3T1T5b1c1第37頁,課件共73頁,創(chuàng)作于2023年2月灌電流的計(jì)算飽和壓降R1T1+5V+5VR2R13kT2R3T1T5b1c1第38頁,課件共73頁,創(chuàng)作于2023年2月2.扇出系數(shù)扇出系數(shù):與非門電路輸出能驅(qū)動同類門的個數(shù)。IiH1IiH3IOH前級輸出為高電平時:+5VR4R2R5T3T4T1前級T1T1IiH2第39頁,課件共73頁,創(chuàng)作于2023年2月T1T1T1+5VR2R13kT2R3T1T5b1c1前級IOLIiL1IiL2IiL3前級輸出為低電平時:與非門的扇出系數(shù)一般是10。第40頁,課件共73頁,創(chuàng)作于2023年2月3.輸入端通過電阻R接地Rui+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABC問題:這時,輸入是“1”還是“0”?第41頁,課件共73頁,創(chuàng)作于2023年2月R較小時:ui<UT

T2不導(dǎo)通,輸出高電平。R增大時:Ruiui=UT時,輸出低電平。+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABCRui第42頁,課件共73頁,創(chuàng)作于2023年2月+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABCRui計(jì)算臨界電阻值:即:當(dāng)R1.45k時,可以認(rèn)為輸入為“1”;當(dāng)R<1.45k時,可以認(rèn)為輸入為“0”。第43頁,課件共73頁,創(chuàng)作于2023年2月以上分析說明:懸空的輸入端相當(dāng)于接高電平。為了防止干擾,一般將懸空的輸入端接高電平。TTL與非門在使用時多余輸入端處理:1.接+5V。2.若懸空,UI=“1”。3.輸入端并聯(lián)使用。第44頁,課件共73頁,創(chuàng)作于2023年2月4.平均傳輸時間tui0tuo050%50%tpd1tpd2典型值:310ns第45頁,課件共73頁,創(chuàng)作于2023年2月如:TTL門電路芯片(四2輸入與非門,型號74LS00)地GNDTTL門電路芯片簡介外形&&&1413121110

9

8

1

2

3

4

5

6

7&管腳電源VCC(+5V)第46頁,課件共73頁,創(chuàng)作于2023年2月§2.4其它類型的TTL門電路2.4.1集電極開路的與非門(OC門)一、問題的提出標(biāo)準(zhǔn)TTL與非門進(jìn)行與運(yùn)算:&ABEF&CD&G1&ABEF&CDG能否“線與”?(OpenCollector)第47頁,課件共73頁,創(chuàng)作于2023年2月+5VR4R2T3T4T5R3TTL與非門的輸出電阻很低。這時,直接線與會使電流i

劇烈增加。i功耗T4熱擊穿UOL與非門2:不允許直接“線與”與非門1

截止與非門2

導(dǎo)通UOHUOL與非門1:i+5VR4R2T3T4T5R3問題:TTL與非門能否直接線與?第48頁,課件共73頁,創(chuàng)作于2023年2月RLUCC集電極懸空+5VFR2R13kT2R3T1T5b1c1ABC&符號應(yīng)用時輸出端要接一上拉負(fù)載電阻RL。二、OC門結(jié)構(gòu)特點(diǎn):RL

和UCC

可以外接。F=ABC第49頁,課件共73頁,創(chuàng)作于2023年2月1.OC門可以實(shí)現(xiàn)“線與”功能。&&&UCCF1F2F3F分析:F1、F2、F3任一導(dǎo)通,則F=0。F1、F2、F3全截止,則F=1。輸出級RLUCCRLT5T5T5F=F1F2F3OC門的應(yīng)用第50頁,課件共73頁,創(chuàng)作于2023年2月②實(shí)現(xiàn)電平轉(zhuǎn)換——抬高輸出高電平。

OC門輸出的低電平UOL=UCES5≈0.3V,高電平UOH=UCC-ICEO5RC≈UCC。所以,改變電源電壓可以方便地改變其輸出高電平。

OC門的這一特性,被廣泛用于數(shù)字系統(tǒng)的接口電路,實(shí)現(xiàn)前級和后級的電平匹配。第51頁,課件共73頁,創(chuàng)作于2023年2月

③驅(qū)動非邏輯性負(fù)載。圖2-22(a)是用來驅(qū)動發(fā)光二極管(LED)的。當(dāng)OC門輸出UOL時,LED導(dǎo)通發(fā)光;當(dāng)OC門輸出UOH時,LED截止熄滅。第52頁,課件共73頁,創(chuàng)作于2023年2月2.4.2三態(tài)門E—控制端+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDE一、結(jié)構(gòu)第53頁,課件共73頁,創(chuàng)作于2023年2月+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDE二、工作原理1.控制端E=0時的工作情況:01截止第54頁,課件共73頁,創(chuàng)作于2023年2月+5VFR4R2R13kT2R5R3T3T4T1T5b1c1ABDE2.控制端E=1時的工作情況:10導(dǎo)通截止截止高阻態(tài)第55頁,課件共73頁,創(chuàng)作于2023年2月&ABF符號功能表三、三態(tài)門的符號及功能表&ABF符號功能表使能端高電平起作用使能端低電平起作用第56頁,課件共73頁,創(chuàng)作于2023年2月E1E2E3公用總線010三態(tài)門主要作為TTL電路與總線間的接口電路。四、三態(tài)門的用途工作時,E1、E2、E3分時接入高電平。第57頁,課件共73頁,創(chuàng)作于2023年2月§2.5MOS門電路MOS電路的特點(diǎn):2.是電壓控制元件,靜態(tài)功耗小。3.允許電源電壓范圍寬(318V)。4.扇出系數(shù)大,抗噪聲容限大。優(yōu)點(diǎn)1.工藝簡單,集成度高。缺點(diǎn):工作速度比TTL低。第58頁,課件共73頁,創(chuàng)作于2023年2月2.5.1

CMOS

反相器1.工作原理AL1+VDD+10VD1S1vivOTNTPD2S20V+10VvivGSNvGSPTNTPvO0V

0V-10V截止導(dǎo)通10V10V10V

0V導(dǎo)通截止0VVTN=2VVTP=-2V邏輯圖邏輯表達(dá)式vi(A)0vO(L)1邏輯真值表10第59頁,課件共73頁,創(chuàng)作于2023年2月A

BTN1TP1

TN2TP2L00011011截止導(dǎo)通截止導(dǎo)通導(dǎo)通導(dǎo)通導(dǎo)通截止截止導(dǎo)通截止截止截止截止導(dǎo)通導(dǎo)通1110與非門1.CMOS與非門vA+VDD+10VTP1TN1TP2TN2ABLvBvLAB&(a)電路結(jié)構(gòu)(b)工作原理VTN=2VVTP=-2V0V10V2.5.2CMOS邏輯門第60頁,課件共73頁,創(chuàng)作于2023年2月或非門2.CMOS或非門+VDD+10VTP1TN1TN2TP2ABLA

B

TN1TP1TN2TP2L00011011截止導(dǎo)通截止導(dǎo)通導(dǎo)通導(dǎo)通導(dǎo)通截止截止導(dǎo)通截止截止截止截止導(dǎo)通導(dǎo)通1000AB≥10V10VVTN=2VVTP=-2VN輸入的或非門的電路的結(jié)構(gòu)?輸入端增加有什么問題?第61頁,課件共73頁,創(chuàng)作于2023年2月1.)CMOS漏極開路門的提出輸出短接,在一定情況下會產(chǎn)生低阻通路,大電流有可能導(dǎo)致器件的損毀,并且無法確定輸出是高電平還是低電平。2.5.3CMOS漏極開路(OD)門+VDDTN1TN2AB+VDDAB01第62頁,課件共73頁,創(chuàng)作于2023年2月(2)漏極開路門的結(jié)構(gòu)與邏輯符號(c)可以實(shí)現(xiàn)線與功能;+VDDVSSTP1TN1TP2TN2ABL電路邏輯符號(b)與非邏輯不變漏極開路門輸出連接(a)工作時必須外接電源和電阻;第63頁,課件共73頁,創(chuàng)作于2023年2月(2)上拉電阻對OD門動態(tài)性能的影響Rp的值愈小,負(fù)載電容的充電時間常數(shù)亦愈小,因而開關(guān)速度愈快。但功耗大,且可能使輸出電流超過允許的最大值IOL(max)

。電路帶電容負(fù)載10CLRp的值大,可保證輸出電流不能超過允許的最大值IOL(max)、功耗小。但負(fù)載電容的充電時間常數(shù)亦愈大,開關(guān)速度因而愈慢。第64頁,課件共73頁,創(chuàng)作于2023年2月只有一個OD門導(dǎo)通,110為保證低電平輸出OD門的輸出電流不能超過允許的最大值IOL(max)且VO=VOL(max),RP不能太小。當(dāng)VO=VOL+VDDIILRP&&&&n…&m&…kIIL(total)IOL(max)第65頁,課件共73頁,創(chuàng)作于2023年2月當(dāng)VO=VOH+VDDRP&&&&n…&m&…111IIH(total)I0H(total)為使得高電平不低于規(guī)定的VIH的最小值,則Rp的選擇不能過大。

第66頁,課件共73頁,創(chuàng)作于2023年2月2.5.4CMOS傳輸門(雙向模擬開關(guān))1.CMOS傳輸門電路邏輯符號υI

/υO(shè)υo/

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論