數(shù)字電子技術(shù)試卷_第1頁(yè)
數(shù)字電子技術(shù)試卷_第2頁(yè)
數(shù)字電子技術(shù)試卷_第3頁(yè)
數(shù)字電子技術(shù)試卷_第4頁(yè)
數(shù)字電子技術(shù)試卷_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

一、填空題(每空1分,共20分)1.有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時(shí),它相當(dāng)于十進(jìn)制數(shù)(147),作為8421BCD碼時(shí),它相當(dāng)于十進(jìn)制數(shù)(93)。2.三態(tài)門電路的輸出有高電平、低電平易(高阻)3種狀態(tài)。3.TTL與非門剩余的輸入端應(yīng)接(高電平或懸空)。4.TTL集成JK觸發(fā)器正常工作時(shí),其Rd和Sd端應(yīng)接(高)電平。5.已知某函數(shù)FBACDABCD,該函數(shù)的反函數(shù)F=BACDABCD假如對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,則起碼要(7)位二進(jìn)制數(shù)碼。7.典型的TTL與非門電路使用的電路為電源電壓為(5)V,其輸出高電平為(3.6)V,輸出低電平為(0.35)V,CMOS電路的電源電壓為(3-18)V。8.74LS138是3線—8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時(shí),輸出Y7Y6Y5Y4Y3Y2Y1Y0應(yīng)為(10111111)。9.將一個(gè)包括有32768個(gè)基本儲(chǔ)存單元的儲(chǔ)存電路設(shè)計(jì)16位為一個(gè)字節(jié)的ROM。該ROM有(11)根地點(diǎn)線,有(16)根數(shù)據(jù)讀出線。10.兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串連后,最大計(jì)數(shù)容量為(100)位。以下圖所示電路中,Y1=(AB);Y2=(AB+AB);Y3=(AB)。AY1BY2Y3某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是(5)進(jìn)制計(jì)數(shù)器。13.驅(qū)動(dòng)共陽(yáng)極七段數(shù)碼管的譯碼器的輸出電平為(低)有效。1.邏輯函數(shù)有四種表示方法,它們分別是(真值表、)、(邏輯圖式)、(邏輯表達(dá))和(卡諾圖)。

2.將2004個(gè)“1”異或起來(lái)獲取的結(jié)果是(0)。3.由555準(zhǔn)時(shí)器構(gòu)成的三種電路中,(施密特觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器)是脈沖的整形電路。4.TTL器件輸入腳懸空相當(dāng)于輸入(高)電平。5.基本邏輯運(yùn)算有:(與、或、非)運(yùn)算。6.采納四位比較器對(duì)兩個(gè)四位數(shù)比較時(shí),先比較(最高)位。7.觸發(fā)器按動(dòng)作特色可分為基本型、(同步型、主從型)和邊緣型;8.假如要把一寬脈沖變換為窄脈沖應(yīng)采納(積分型單穩(wěn)態(tài))觸發(fā)器9.當(dāng)前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是(TTL)電路和(CMOS)電路。10.施密特觸發(fā)器有(兩)個(gè)穩(wěn)固狀態(tài).,多諧振蕩器有(0)個(gè)穩(wěn)固狀態(tài)。11.?dāng)?shù)字系統(tǒng)按構(gòu)成方式可分為功能擴(kuò)展電路、功能綜合電路兩種;12.兩二進(jìn)制數(shù)相加時(shí),不考慮低位的進(jìn)位信號(hào)是(半)加器。13.不單考慮兩個(gè)本位(低位)相加,并且還考慮來(lái)自低位進(jìn)位相加的運(yùn)算電路,稱為全加器。14.時(shí)序邏輯電路的輸出不單和該時(shí)刻輸入變量的取值相關(guān),并且還與該時(shí)刻電路所處的狀態(tài)有關(guān)。15.計(jì)數(shù)器按CP脈沖的輸入方式可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器。16.觸發(fā)器依據(jù)邏輯功能的不一樣,可分為RS觸發(fā)器,T觸發(fā)器,JK觸發(fā)器,Tˊ觸發(fā)器,D觸發(fā)器等。17.依據(jù)不一樣需要,在集成計(jì)數(shù)器芯片的基礎(chǔ)上,經(jīng)過(guò)采納反應(yīng)歸零法,預(yù)置數(shù)法,進(jìn)位輸出置最小數(shù)法等方法能夠?qū)崿F(xiàn)隨意進(jìn)制的技術(shù)器。18.4.一個(gè)JK觸發(fā)器有兩個(gè)穩(wěn)態(tài),它可儲(chǔ)存一位二進(jìn)制數(shù)。19.若將一個(gè)正弦波電壓信號(hào)變換成同一頻次的矩形波,應(yīng)采納多諧振蕩器電路。20.把JK觸發(fā)器改成T觸發(fā)器的方法是J=K=T。21.N個(gè)觸發(fā)器構(gòu)成的計(jì)數(shù)器最多能夠構(gòu)成2n進(jìn)制的計(jì)數(shù)器。22.基本RS觸發(fā)器的拘束條件是RS=0。23.關(guān)于JK觸發(fā)器,若JK,則可達(dá)成T觸發(fā)器的邏輯功能;若JK,則可達(dá)成D觸發(fā)器的邏輯功能。二、單項(xiàng)選擇題(本大題共15小題,每題2分,共30分)(在每題列出的四個(gè)備選項(xiàng)中只有一個(gè)是最切合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多項(xiàng)選擇或未選均無(wú)分。)1.函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為()。A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)2.8線—3線優(yōu)先編碼器的輸入為0—I77Y?Y?YI,當(dāng)優(yōu)先級(jí)別最高的I有效時(shí),其輸出210的值是()。A.111B.010C.000D.1013.十六路數(shù)據(jù)選擇器的地點(diǎn)輸入(選擇控制)端有()個(gè)。A.16B.2C.4D.84.有一個(gè)左移移位存放器,當(dāng)早先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖CP作用下,四位數(shù)據(jù)的移位過(guò)程是()。A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--01115.已知74LS138譯碼器的輸入三個(gè)使能端(E1=1,E2A=E2B=0)時(shí),地點(diǎn)碼A2A1A0=011,則輸出Y7~Y0是()。A.11111101B.10111111C.11110111D.111111116.一只四輸入端或非門,使其輸出為1的輸入變量取值組合有()種。A.15B.8C.7D.17.隨機(jī)存取儲(chǔ)存器擁有()功能。A.讀/寫B(tài).無(wú)讀/寫C.只讀D.只寫8.N個(gè)觸發(fā)器能夠構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為()的計(jì)數(shù)器。A.NB.2NC.N2D.2N0000010101119.某計(jì)數(shù)器的狀態(tài)變換圖以下,其計(jì)數(shù)的容量為()110100011A.八B.五C.四D.三10110.已知某觸發(fā)的特征表以下(A、B為觸發(fā)器的輸入)其輸出信號(hào)的邏輯表達(dá)式為()。ABQn+1說(shuō)明00Qn保持010置0

101置111Qn翻轉(zhuǎn)A.Qn+1=AB.Qn1AQnAQnC.Qn1AQnBQnD.Qn+1=B11.有一個(gè)4位的D/A變換器,設(shè)它的滿刻度輸出電壓為10V,當(dāng)輸入數(shù)字量為1101時(shí),輸出電壓為()。A.8.125VB.4V12.函數(shù)F=AB+BC,使F=1的輸入ABC組合為()A.ABC=000B.ABC=010C.ABC=101D.ABC=11013.已知某電路的真值表以下,該電路的邏輯表達(dá)式為()。A.YCB.YABCC.YABCD.YBCCABCYABCY0000100000111011010011010111111114.四個(gè)觸發(fā)器構(gòu)成的環(huán)行計(jì)數(shù)器最多有()個(gè)有效狀態(tài)。b三、判斷說(shuō)明題(本大題共2小題,每題5分,共10分)(判斷以下各題正誤,正確的在題后括號(hào)內(nèi)打“√”,錯(cuò)誤的打“×”。)1、邏輯變量的取值,1比0大。(X)2、D/A變換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越?。ǎ?。3.八路數(shù)據(jù)分派器的地點(diǎn)輸入(選擇控制)端有8個(gè)。(X)4、由于邏輯表達(dá)式A+B+AB=A+B建立,因此AB=0建立。(X)5、利用反應(yīng)歸零法獲取N進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)SN只是短暫的過(guò)渡狀態(tài),不可以穩(wěn)固而是馬上變成0狀態(tài)。()6.在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。()7.拘束項(xiàng)就是邏輯函數(shù)中不一樣意出現(xiàn)的變量取值組合,用卡諾圖化簡(jiǎn)時(shí),可將拘束項(xiàng)看作1,也可看作0。()8.時(shí)序電路不含有記憶功能的器件。(X)9.計(jì)數(shù)器除了能對(duì)輸入脈沖入行計(jì)數(shù),還可以作為分頻器用。()10.優(yōu)先編碼器只對(duì)同時(shí)輸入的信號(hào)中的優(yōu)先級(jí)別最高的一個(gè)信號(hào)編碼.()四、綜合題(共30分)1.對(duì)以下Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡(jiǎn);(3)畫出化簡(jiǎn)后的邏輯圖。(8分)Z=ABA?B?CA?B?CBC=0(1)真值表(2分)(2)卡諾圖化簡(jiǎn)(2分)CTPCTTCPQ3Q2Q1Q0CRLD0××××000010××D3D2D1D0(3)表達(dá)式(2分)110××Q3Q2Q1Q0邏輯圖(2分)11×0×Q3Q2Q1Q01111加法計(jì)數(shù)Z=ABABC=A⊕B+CBC=0Q3Q2Q1Q0&CO74LS161CPCPCRLDCTPCTTD3D2D1D0“1“1“1”””

2.試用3線—8線譯碼器74LS138和門電路實(shí)現(xiàn)以下函數(shù)。(8分)Z(A、B、C)=AB+ACA2Y0Y0AA2A1Y1A1Y1BA0Y2A0Y2&74LS138C74LS138Y3Y3ZSTAY4Y4STA“1STBY5STBY5Y6STCY6STCY7Y7解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+ABCm1+m3+m6+m7ABCZ=m?m?m?m(4分)1670000A1110000100113.74LS161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表010101×1以下,試剖析以下電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。011×1001(8分)111×101174LS161邏輯功能表1100111×A=1B≥1ZC1.當(dāng)74LS161從0000開(kāi)始次序計(jì)數(shù)到1010時(shí),與非門輸出“0”,清零信號(hào)到來(lái),異步清零。(2分)2.該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。(2分)3.狀態(tài)圖(4分)12340000000100100011010010105101001910000111011001018764.觸發(fā)器電路以以下圖所示,試依據(jù)CP及輸入波形畫出輸出端Q1、Q2的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”(6分)。CPAQ1Q2二.?dāng)?shù)制變換(5分):1、(11.001)2=(3.2)16=(3.125)10

2、(8F.FF)16=(10001111.11111111)2=(143.9960937)103、(25.7)10=(11001.1011)2=(19.B)164、(+1011B)原碼=(01011)反碼=(01011)補(bǔ)碼5、(-101010B)原碼=(1010101)反碼=(1010110)補(bǔ)碼三.函數(shù)化簡(jiǎn)題:(5分)1、化簡(jiǎn)等式Y(jié)ABCABCABCYABACBCYCD(AB)ABCACD,給定拘束條件為:AB+CD=0解:1.利用摩根定律證明公式ABAB反演律(摩根定律)::ABAB2.用卡諾圖化簡(jiǎn)函數(shù)為最簡(jiǎn)單的與或式(繪圖)。Ym(0,2,8,10)ABCD0001111000m0m4m12m801m1m5m13m911m3m7m15m1110m2m6m14m10化簡(jiǎn)得YACAD4變量卡諾圖四.繪圖題:(5分)1.試畫出以下觸發(fā)器的輸出波形(設(shè)觸發(fā)器的初態(tài)為0)。(12分)1.2.解:1、寫出表達(dá)式Y(jié)1ABY2BCY3CAYABBCCA2、畫出真值表3.ABCY000000100100011110001011110111113、當(dāng)輸入A、B、C中有2個(gè)或3個(gè)為1時(shí),輸出Y為1,不然輸出Y為0。因此這個(gè)電路實(shí)際上是一種3人表決用的組合電路:只需有2票或3票贊同,表決就經(jīng)過(guò)。2.試剖析如圖3所示的組合邏輯電路。(15分)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論