項(xiàng)目7 多人表決器電路設(shè)計(jì)與制作_第1頁
項(xiàng)目7 多人表決器電路設(shè)計(jì)與制作_第2頁
項(xiàng)目7 多人表決器電路設(shè)計(jì)與制作_第3頁
項(xiàng)目7 多人表決器電路設(shè)計(jì)與制作_第4頁
項(xiàng)目7 多人表決器電路設(shè)計(jì)與制作_第5頁
已閱讀5頁,還剩56頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

項(xiàng)目7多人表決器電路設(shè)計(jì)與制作項(xiàng)目描述在我們的日常學(xué)習(xí)、工作和生活中,在對某一事件是否要進(jìn)行時(shí),有很多時(shí)候是根據(jù)多數(shù)人的意見和建議,通過投票表決方式來決定的。例如:有事件L,由A、B、C三人投票,多數(shù)人同意時(shí),事件L就通過,否則就不通過,這就需要一個(gè)多人表決器來實(shí)現(xiàn)。任務(wù)7.1數(shù)字電路的認(rèn)識【任務(wù)引入】近年來,隨著大規(guī)模、超大規(guī)模集成電路技術(shù)的發(fā)展,數(shù)字電子技術(shù)的應(yīng)用范圍越來越廣,數(shù)字產(chǎn)品體積越來越小,功能越來越強(qiáng),且更加可靠。本次任務(wù)我們就從數(shù)字電子技術(shù)的基礎(chǔ)知識開始,認(rèn)識數(shù)字電路。

電工電子產(chǎn)品制作與調(diào)試

數(shù)字信號和模擬信號電子電路中的信號模擬信號數(shù)字信號幅度隨時(shí)間連續(xù)變化的信號例:正弦波信號、鋸齒波信號等。幅度不隨時(shí)間連續(xù)變化,而是跳躍變化計(jì)算機(jī)中時(shí)間和幅度都不連續(xù),稱為離散變量模擬信號tV(t)tV(t)數(shù)字信號高電平低電平上升沿下降沿以脈沖的高電平代表二進(jìn)制數(shù)“1”,低電平代表二進(jìn)制數(shù)“0”,一個(gè)脈沖序列就可以用一個(gè)多位的二進(jìn)制數(shù)來表示,數(shù)字信號因此而得名。1.1.2數(shù)制和碼制(1)十進(jìn)制(Decimalnumber)--逢十進(jìn)一數(shù)碼:0~9位權(quán):(123.45)10=(123.45)D(2)二進(jìn)制(Binarynumber)--逢二進(jìn)一數(shù)碼:0,1位權(quán):2i10

i二進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù):整數(shù)的轉(zhuǎn)換--連除法26213余數(shù)2062132021101除基數(shù)得余數(shù)作系數(shù)從低位到高位十進(jìn)制數(shù)轉(zhuǎn)換為二進(jìn)制數(shù):(3)八進(jìn)制(Octalnumber)--逢八進(jìn)一

數(shù)碼:0~7位權(quán):(4)十六進(jìn)制(Hexadecimalnumber)--逢十六進(jìn)一數(shù)碼:0~9,A,B,C,D,E,F位權(quán):任意(N)進(jìn)制數(shù)展開式的普遍形式:—第i位的系數(shù),—第i位的權(quán)二、十、十六進(jìn)制的數(shù)碼比較:十進(jìn)制二進(jìn)制十六進(jìn)制十進(jìn)制二進(jìn)制十六進(jìn)制0000010011201023011341004510156110671117810008101010910019A111011B121100C131101D141110E151111F編碼:用二進(jìn)制數(shù)表示文字、符號等信息的過程。二進(jìn)制代碼:編碼后的二進(jìn)制數(shù)。幾種常見的BCD代碼:8421碼2421碼5421碼00000001001000110100012348421碼與十進(jìn)制碼的對應(yīng)關(guān)系:余3碼十進(jìn)制數(shù)碼:8421碼:十進(jìn)制數(shù)碼:8421碼:5678901010110011110001001任務(wù)7.2邏輯門電路的認(rèn)識【任務(wù)引入】在數(shù)字電路中,數(shù)字信號的高、低電平可以看成是邏輯關(guān)系上的“真”與“假”或二進(jìn)制數(shù)當(dāng)中的“1”和“0”,因此數(shù)字電路可以方便的實(shí)現(xiàn)邏輯運(yùn)算。在數(shù)字電路中,用以實(shí)現(xiàn)基本邏輯運(yùn)算和復(fù)合邏輯運(yùn)算的單元電路稱為門電路,這些電路就像“門”一樣,依一定的條件“開”或“關(guān)”,所以稱為門電路。

電工電子產(chǎn)品制作與調(diào)試與邏輯真值表ABY000110110001a)與邏輯舉例b)電路符號c)真值表邏輯門電路的認(rèn)識1.與門電路【與邏輯關(guān)系】

與邏輯關(guān)系是指,只有當(dāng)決定某一事件的全部條件都具備之后,該事件才發(fā)生,否則就不發(fā)生的一種邏輯關(guān)系。例如圖所示電路中,只有當(dāng)開關(guān)A與B全部閉合時(shí),燈泡Y才亮;若開關(guān)A或B其中有一個(gè)不閉合,燈泡Y就不亮。

【與門電路】

與門指能夠?qū)崿F(xiàn)與邏輯關(guān)系運(yùn)算的電路,其電路符號如圖所示。一個(gè)與門有兩個(gè)或兩個(gè)以上的輸入端,只有一個(gè)輸出端,輸入、輸出之間的邏輯函數(shù),即邏輯關(guān)系為:

Y=AB

與門的邏輯功能可以用真值表來描述,見圖所示。由真值表可以看出與門電路的邏輯功能為:當(dāng)輸入只要有一端為0時(shí),輸出就為0;只有當(dāng)輸入全為1時(shí),輸出才為1。與邏輯真值表ABY000110110001或邏輯及或門

【或邏輯關(guān)系】

或邏輯是指:在決定某事件的諸條件中,只要有一個(gè)或一個(gè)以上的條件具備,該事件就會(huì)發(fā)生;當(dāng)所有條件都不具備時(shí),該事件才不發(fā)生的一種邏輯關(guān)系。

例如圖所示電路中,只要開關(guān)A或B其中任一個(gè)閉合,燈泡Y就亮;只有A、B都不閉合時(shí),燈泡Y才不亮。在數(shù)字電路中,這種邏輯關(guān)系表示為Y=A+B,讀作“A或B”

邏輯關(guān)系的運(yùn)算規(guī)則為:0+0=0,0+1=1,1+0=1,1+1=1?;蜻壿嬚嬷当鞟BY000110110111a)或邏輯舉例b)電路符號c)真值表【或門電路】或門指能夠?qū)崿F(xiàn)或邏輯關(guān)系運(yùn)算的電路,其電路符號如圖所示。一個(gè)或門有兩個(gè)或兩個(gè)以上的輸入端,只有一個(gè)輸出端,輸入、輸出之間的邏輯函數(shù)為:Y=A+B

或門電路的邏輯功能如真值表所示。由真值表可知或門電路的邏輯功能為:當(dāng)輸入只要有一端為1時(shí),輸出就為1;只有當(dāng)輸入全為0時(shí),輸出才為0?;蜻壿嬚嬷当鞟BY0001101101113.非邏輯及非門【非邏輯關(guān)系】非邏輯是指:決定某事件的唯一條件不滿足時(shí),該事件就發(fā)生;而條件滿足時(shí),該事件反而不發(fā)生的一種因果關(guān)系。如圖所示電路,當(dāng)開關(guān)A閉合時(shí),燈泡Y不亮;當(dāng)開關(guān)A斷開時(shí),燈泡Y才亮。這種因果關(guān)系就是非邏輯關(guān)系。在數(shù)字電路中,這種邏輯關(guān)系表示為Y=,讀作“A非”或“非A”。在邏輯代數(shù)中,非邏輯稱為“求反”?!狈沁壿嬯P(guān)系的運(yùn)算規(guī)則為:=1,=0。非邏輯真值表AY0110a)非邏輯舉例b)電路符號c)真值表

【非門電路】

非門是指能夠?qū)崿F(xiàn)非邏輯關(guān)系的門電路。它有一個(gè)輸入端,一個(gè)輸出端。其電路符號如圖所示。

邏輯函數(shù)為:Y=

非門電路的真值表如表所示。由表可見,非門電路的邏輯功能就是取反。非邏輯真值表AY01104.復(fù)合邏輯門電路(1)與非門與非門電路符號如圖所示,實(shí)際就相當(dāng)于是將一個(gè)與門和一個(gè)非門按圖所示連接,它的邏輯函數(shù)式為:

Y==與非門電路的真值表見表所示。由此可知,與非門的邏輯功能為:當(dāng)輸入全為高電平時(shí),輸出為低電平;當(dāng)輸入有低電平時(shí),輸出為高電平?;蜻壿嬚嬷当鞟BY000110111110a)與非門電路結(jié)構(gòu)b)圖形符號c)真值表(2)或非門

把一個(gè)或門和一個(gè)非門連接起來就可以構(gòu)成一個(gè)或非門,如圖所示。或非門也可有多個(gè)輸入端和一個(gè)輸出端。或非門的電路符號如圖所示,它的邏輯表達(dá)式為:

Y=或非門真值表如表所示。由表可知,或非門的邏輯功能為:當(dāng)輸入全為低電平時(shí),輸出為高電平;當(dāng)輸入有高電平時(shí),輸出為低電平?;蜻壿嬚嬷当鞟BY000110111000a)或非門電路結(jié)構(gòu)b)圖形符號c)真值表任務(wù)7.3邏輯函數(shù)表示方法的認(rèn)知【任務(wù)引入】邏輯代數(shù)中,用以描述邏輯關(guān)系的函數(shù)稱為邏輯函數(shù)。前面討論的與、或、非、與非、或非、異或都是邏輯函數(shù)。邏輯函數(shù)是從生活和生產(chǎn)實(shí)踐中抽象出來的,但是只有那些能明確地用“是”或“否”作出回答的事物,才能定義為邏輯函數(shù)。

電工電子產(chǎn)品制作與調(diào)試邏輯函數(shù)是用以描述數(shù)字邏輯電路輸出與輸入變量之間邏輯關(guān)系的表達(dá)式。表示邏輯函數(shù)的方法有四種:真值表、邏輯函數(shù)表達(dá)式、邏輯圖和卡諾圖。邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換

真值表是將輸入邏輯變量的所有可能取值與相應(yīng)的輸出變量函數(shù)值排列在一起而組成的表格。

1個(gè)輸入變量有0和1兩種取值,

n個(gè)輸入變量就有2n個(gè)不同的取值組合。例:邏輯函數(shù)Y=AB+BC+AC

邏輯函數(shù)的真值表ABCY00000010010001111000101111011111三個(gè)輸入變量,八種取值組合1.邏輯真值表ABBCACABCY00000010010001111000101111011111真值表的特點(diǎn):①唯一性;②按自然二進(jìn)制遞增順序排列(既不易遺漏,也不會(huì)重復(fù))。③n個(gè)輸入變量就有2n個(gè)不同的取值組合。2.邏輯代數(shù)式邏輯代數(shù)式是按照對應(yīng)的邏輯關(guān)系,把輸出變量表示成為輸入變量的與、或、非運(yùn)算組合表達(dá)式。例如:和就是與、與或非邏輯關(guān)系的邏輯代數(shù)式,又稱邏輯表達(dá)式,簡稱邏輯式。3、邏輯圖用相應(yīng)的邏輯符號將邏輯表達(dá)式的邏輯運(yùn)算關(guān)系表示出來,就可以畫出邏輯函數(shù)的邏輯圖。ABY001010100111電路的邏輯圖4、各種表示方法間的互相轉(zhuǎn)換1)從真值表寫出邏輯函數(shù)式一般方法:①找出真值表中使邏輯函數(shù)為1的那些輸入變量取值的組合。②每組輸入變量取值的組合對應(yīng)一個(gè)乘積項(xiàng),其中取值為1的寫為原變量,取值為0的寫為反變量。③將這些乘積項(xiàng)相加,即得輸出函數(shù)式。[例1]已知邏輯函數(shù)真值表,試寫出它的邏輯函數(shù)式,并畫出邏輯圖。ABCY0

0

00

0

10

1

00

1

11

0

01

0

11

1

01

1

110000001真值表列寫出邏輯表達(dá)式。ABCF00000001101110001111010010111011真值表練習(xí)ABY001010100111ABAB2)從邏輯式列出真值表

由邏輯式得到邏輯真值表比較簡單,只要把輸入變量的全部取值組合,依次代入表達(dá)式進(jìn)行邏輯運(yùn)算,求出函數(shù)值,然后把它們列成表格即可。列出邏輯表達(dá)式的真值表。解:邏輯表達(dá)式中共有兩個(gè)輸入變量A、B。應(yīng)有22共四種組合:00、01、10、11,依次代入表達(dá)式,求得相應(yīng)的函數(shù)值為0、1、1、0,把它們列成表格形式,就是該邏輯代數(shù)式的真值表。ABL000011101110真值表例題2【練習(xí)】已知邏輯函數(shù)求它對應(yīng)的真值表。A

B

CY0

0

00

0

10

1

00

1

11

0

01

0

11

1

01

1

101010011真值表3)從邏輯電路圖寫邏輯式&1寫出下圖邏輯電路的表達(dá)式。&1&ABF真值表ABF000011101110F=AB+AB

練習(xí)2

已知邏輯圖如圖所示,列出Y的邏輯式解:(1)從輸入到輸出,用逐級推導(dǎo)方法,寫出各個(gè)輸出的邏輯函數(shù)式。4)從邏輯式畫邏輯電路圖例:畫出表達(dá)式的電路圖練習(xí)1畫出下列表達(dá)式對應(yīng)的邏輯電路圖。畫出下列表達(dá)式對應(yīng)的邏輯電路圖。邏輯代數(shù)的基本公式及法則1.變量和常量的關(guān)系2.與普通代數(shù)相似的規(guī)律自等律0-1律互補(bǔ)律交換律結(jié)合律分配律3、特殊的定理

De·morgen定理反演律(摩根定理)真值表反演規(guī)則

運(yùn)用反演規(guī)則時(shí),要注意運(yùn)算的優(yōu)先順序(先括號、再相與,最后或),必要時(shí)可加或減擴(kuò)號。反演變換:“﹒”→“﹢”“﹢”→“﹒”

“0”→“1”“1”→“0”,原變量→反變量反變量→原變量

對任何一個(gè)邏輯表達(dá)式Y(jié)作反演變換,可得Y

的反函數(shù)。這個(gè)規(guī)則叫做反演規(guī)則。邏輯代數(shù)的基本公式任務(wù)7.4組合邏輯電路的分析與設(shè)計(jì)【任務(wù)引入】數(shù)字電路根據(jù)邏輯功能的不同可分為組合邏輯電路(簡稱組合電路)和時(shí)序邏輯電路(簡稱時(shí)序電路)兩大類。組合邏輯電路是數(shù)字電路中最簡單的一類邏輯電路,其特點(diǎn)是功能上無記憶,結(jié)構(gòu)上無反饋。

電工電子產(chǎn)品制作與調(diào)試組合邏輯電路的功能特點(diǎn)是:電路在任一時(shí)刻的輸出狀態(tài)只取決于該時(shí)刻電路的輸入狀態(tài),而與電路的原有狀態(tài)無關(guān)。組合邏輯電路結(jié)構(gòu)特點(diǎn)是:主要由門電路組成,設(shè)有存儲記憶電路,只有從輸入到輸出的通路,沒有從輸出到輸入的反饋回路。描述組合邏輯電路的功能可用邏輯函數(shù)式、真值表、卡諾圖、邏輯圖等。組合邏輯電路輸入輸出關(guān)系在工程實(shí)際中,研究組合邏輯電路的任務(wù)有三個(gè)方面:1.對已給定的組合邏輯電路分析其邏輯功能。2.根據(jù)邏輯命題的需要設(shè)計(jì)組合電路。3.掌握常用典型組合電路的邏輯功能,選擇和應(yīng)用到工程實(shí)際中去。已知組合邏輯電路圖,確定它們的邏輯功能。(2)對邏輯函數(shù)表達(dá)式化簡或變換組合邏輯電路:邏輯電路在某一時(shí)刻的輸出狀態(tài)僅由該時(shí)刻電路的輸入信號所決定。分析步驟:(1)根據(jù)邏輯圖,寫出邏輯函數(shù)表達(dá)式(4)由狀態(tài)表確定邏輯電路的功能(3)根據(jù)最簡表達(dá)式列出狀態(tài)表

組合邏輯電路的分析:邏輯函數(shù)用下列三種方法表示:

邏輯表達(dá)式、邏輯狀態(tài)表和邏輯圖[例題1]分析圖所示邏輯電路的功能。解:(1)寫出邏輯函數(shù)表達(dá)式

(2)化簡

A

B

CYA

B

CY0

0

00

0

10

1

00

1

101111

0

01

0

11

1

01

1

11110(3)根據(jù)邏輯函數(shù)填寫真值表(4)功能分析由真值表可知,當(dāng)輸入變量A、B、C的取值不相同時(shí),輸出Y就為1;反之,當(dāng)A、B、C輸入相同時(shí),輸出Y為0。所以,這是一個(gè)三變量的非一致電路。[例]分析下圖邏輯電路的功能。狀態(tài)表ABY000011101110功能:當(dāng)A、B取值不相同時(shí),輸出為1。是異或門。F&&&AB&解:(1)由邏輯圖寫出邏輯函數(shù)表式,并進(jìn)行化簡。(2)由邏輯表達(dá)式列出狀態(tài)表(3)分析邏輯功能&1分析下圖邏輯電路的功能。&1&ABFABABABF=ABAB=AB+AB真值表ABF001010100111功能:當(dāng)A、B取值相同時(shí),輸出為1,是同或電路。AB=1FA+B=A?B反演定理:A?B=A+B練習(xí)1組合邏輯電路設(shè)計(jì)一般步驟

1.分析設(shè)計(jì)要求確定輸入變量和輸出函數(shù)的數(shù)目,并進(jìn)行邏輯賦值

2.根據(jù)輸出函數(shù)與輸入變量之間的邏輯關(guān)系列出真值表

3.由真值表寫出邏輯函數(shù)表達(dá)式,或者直接畫出邏輯函數(shù)的卡諾圖

4.對邏輯函數(shù)進(jìn)行化簡或變換,得到所需的最簡表達(dá)式

5.根據(jù)最簡表達(dá)式畫出邏輯電路圖需要指出,上述是設(shè)計(jì)的一般步驟,不是一成不變的,有些邏輯問題比較簡單

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論