國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成_第1頁
國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成_第2頁
國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成_第3頁
國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成_第4頁
國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成_第5頁
已閱讀5頁,還剩231頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PAGEPAGE1國家電網(wǎng)(計算機(jī)類)專業(yè)知識備考題庫大全(按章節(jié))-計算機(jī)原理組成一、單選題1.采用了虛擬存儲器的計算機(jī)系統(tǒng)中,邏輯地址與物理地址相比()。A、兩者位數(shù)相等B、邏輯地址位數(shù)多C、物理地址位數(shù)多D、無法判斷答案:B解析:虛擬存儲器主要是為了解決存儲系統(tǒng)的容量問題,引入虛擬存儲器后,程序員編程可使用的虛擬空間要遠(yuǎn)大物理內(nèi)存容量,故邏輯地址位數(shù)要大于物理地址位數(shù)。2.某計算機(jī)的指令系統(tǒng)中共有101條不同的指令,采用微程序控制方式時,控制存儲器中具有的微程序數(shù)目至少是()A、101B、102C、103D、104答案:B解析:除去101條機(jī)器指令所對應(yīng)的101個微程序外,至少還有一個取指微程序,所以至少有102個微程序。3.在主存和CPU之間增加Cache的目的是()。A、擴(kuò)大主存的容量B、增加CPU中通用寄存器的數(shù)量C、解決CPU和主存之間的速度匹配D、代替CPU中的寄存器工作答案:C解析:Cache提出來的目的就是解決CPU和主存之間速度不匹配的問題。高速緩沖存儲器是存在于主存與CPU之間的一級存儲器,由靜態(tài)存儲芯片(SRAM)組成,容量比較小但速度比主存高得多,接近于CPU的速度。4.已知小寫英文字母“a”的ASCII碼值為61H,現(xiàn)字母“g”被存放在某個存儲單元中,若采用偶校驗(假設(shè)最高位作為校驗位),則該存儲單元中存放的十六進(jìn)制數(shù)是()。A、66HB、E6HC、67HD、E7H答案:D解析:因為“a”的ASCⅡ碼值為61H,而“g”是第7號字母,所以“g”的ASCⅡ碼值應(yīng)為67H=1100111B。標(biāo)準(zhǔn)的ASCII碼為7位,在7位數(shù)前面增加1位校驗位。現(xiàn)“g”的ASCII碼中1的個數(shù)有5個,按照偶校驗規(guī)則,存儲單元中存放的是整個校驗碼(包括校驗位和信息位),為11100111B=E7H。5.在CPU中,()可用于傳送和暫存用戶數(shù)據(jù),為ALU執(zhí)行算術(shù)邏輯運算提供工作區(qū)。A、程序計數(shù)器B、累加寄存器C、程序狀態(tài)寄存器D、地址寄存器答案:B解析:寄存器是CPU中的一個重要組成部分,它是CPU內(nèi)部的臨時存儲單元。寄存器既可以用來存放數(shù)據(jù)和地址,也可以存放控制信息或CPU工作時的狀態(tài)。在CPU中增加寄存器的數(shù)量,可以使CPU把執(zhí)行程序時所需的數(shù)據(jù)盡可能地放在寄存器件中,從而減少訪問內(nèi)存的次數(shù),提高其運行速度。但是,寄存器的數(shù)目也不能太多,除了增加成本外,由于寄存器地址編碼增加也會相對增加指令的長度。CPU中的寄存器通常分為存放數(shù)據(jù)的寄存器、存放地址的寄存器、存放控制信息的寄存器、存放狀態(tài)信息的寄存器和其他寄存器等類型。程序狀態(tài)寄存器用于記錄運算中產(chǎn)生的標(biāo)志信息,典型的標(biāo)志為有進(jìn)位標(biāo)志位、零標(biāo)志位、符號標(biāo)志位、溢出標(biāo)志位和奇偶標(biāo)志等。地址寄存器包括程序計數(shù)器、堆棧指示器、變址寄存器和段地址寄存器等,用于記錄各種內(nèi)存地址。程序計數(shù)器用于存放指令的地址。當(dāng)程序順序執(zhí)行時,每取出一條指令,PC內(nèi)容自動增加一個值,指向下一條要取的指令。當(dāng)程序出現(xiàn)轉(zhuǎn)移時,則將轉(zhuǎn)移地址送入PC,然后由PC指向新的程序地址。累加寄存器是一個數(shù)據(jù)寄存器,在運算過程中暫時存放被操作數(shù)和中間運算結(jié)果,累加器不能用于長時間地保存一個數(shù)據(jù)。6.某數(shù)碼相機(jī)內(nèi)置128MB的存儲空間,拍攝分辨率設(shè)定為1600*1200像素,顏色深度為24位,若不采用壓縮存儲技術(shù),使用內(nèi)部存儲器最多可以存儲的照片數(shù)是()。A、12B、25C、13D、23答案:D解析:數(shù)碼相機(jī)內(nèi)部存儲器存放照片數(shù)的多少與照片的分辨率和顏色數(shù)有關(guān)。顏色深度為24位(3個字節(jié)),每張照片的存儲量為1600*1200*3B=5.5MB,128MB/5.5MB=23.3,所以內(nèi)置的存儲空間最多可存儲23張照片。7.下列各種數(shù)制的數(shù)中最大的數(shù)是()。A.(1001011)2A、75B、(112)8C、(4D、H答案:D解析:轉(zhuǎn)化為十進(jìn)制的結(jié)果分別是:75,75,74,79。所以答案選擇D。8.設(shè)機(jī)器數(shù)字長8位(舍1位符號位),若機(jī)器數(shù)BAH為原碼,算術(shù)左移l位和算術(shù)右移1位分別得()。A.F4H,EDHB.B4H,6DHA、F4B、9DHC、B5D、EDH答案:C解析:9.微程序存放在()中。A、指令寄存器B、RAMC、控制存儲器D、內(nèi)存儲器答案:C解析:CPU內(nèi)部有一個控制存儲器,里面存放著各種程序指令對應(yīng)的微程序段。當(dāng)CPU執(zhí)行一句程序指令時,會從控制存儲器里取一段與該程序指令對應(yīng)的微程序段解釋執(zhí)行,從而完成該程序語句的功能。10.下面是關(guān)于計算機(jī)內(nèi)存的敘述:①PC機(jī)的內(nèi)存包括高速緩存、主內(nèi)存和虛擬內(nèi)存三個層次:②虛擬內(nèi)存與主內(nèi)存完全相同;③PC機(jī)的存儲器以字節(jié)作為存儲信息的基本單位;④PC機(jī)的主內(nèi)存一般使用靜態(tài)隨機(jī)存取存儲器SRAM。其中不正確的是()。A、①③B、②③C、②④D、③④答案:C解析:內(nèi)存包括高速緩存、主內(nèi)存和虛擬內(nèi)存。我們常講的內(nèi)存指主內(nèi)存中的RAM,以內(nèi)存條的形式出現(xiàn)。虛擬內(nèi)存是指將硬盤的一部分空間當(dāng)作普通內(nèi)存來使用,以解決內(nèi)存不足的問題。但由于在硬盤上不斷有交換文件在內(nèi)存與硬盤之間交換數(shù)據(jù),所以執(zhí)行速度比RAM慢。在PC機(jī)中,高速緩存Cache一般使用較快的靜態(tài)隨機(jī)存取存儲器SRAM,而RAM一般使用動態(tài)隨機(jī)存取存儲器DRAM。11.統(tǒng)一編址的情況下,就I/O設(shè)備而言,其對應(yīng)的I/O地址說法錯誤的是()。A、要求固定在地址高端B、要求固定在地址低端C、要求相對固定在地址的某部分D、可以隨意在地址的任何地方答案:D解析:在統(tǒng)一編址方式下,指令靠地址碼區(qū)分內(nèi)存和I/O設(shè)備,如果隨意在地址的任何地方,將給編程造成極大的混亂。12.DMA數(shù)據(jù)的傳送是以()為單位進(jìn)行的。A、字節(jié)B、字C、數(shù)據(jù)塊D、位答案:C解析:DMA方式是以數(shù)據(jù)塊為單位傳送的。13.中斷系統(tǒng)是由()實現(xiàn)的。A、僅用硬件B、僅用軟件C、軟、硬件結(jié)合D、以上都不對答案:C解析:中斷裝置和中斷處理程序統(tǒng)稱為中斷系統(tǒng)。中斷系統(tǒng)是計算機(jī)的重要組成部分,由硬件與軟件結(jié)合實現(xiàn)的。中斷分為硬件中斷與軟件中斷。14.與流水線最大吞吐率高低有關(guān)的是()。A、最慢子過程的時間B、最后子過程的時間C、各個子過程的時間D、最快子過程的時間答案:A解析:15.有關(guān)中斷的論述不正確的是()。A、CPU和I/O設(shè)備可并行工作,但設(shè)備間不可并行工作B、可實現(xiàn)多道程序、分時操作、實時操作C、對硬盤采用中斷可能引起數(shù)據(jù)丟失D、計算機(jī)的中斷源,可來自主機(jī),也可來自外設(shè)答案:A解析:處理器與設(shè)備,是通過通道通訊的,處理器與設(shè)備、處理器與通道通訊,是相同的意思。設(shè)備與設(shè)備通訊,可以不通過處理器核心、直接通過DMA控制器等進(jìn)行通訊。因此,單核處理器計算機(jī),處理器與設(shè)備、設(shè)備與設(shè)備的通訊,可以并行運行。因此A選項“設(shè)備間不可并行工作”是有誤的。16.A、456B、454C、227D、228答案:C解析:17.在程序的執(zhí)行過程中,Cache與主存的地址映象是由()。A、操作系統(tǒng)來管理的B、程序員調(diào)度的C、由硬件自動完成的D、用戶軟件完成答案:C解析:地址映象變化機(jī)構(gòu)將CPU送來的主存地址轉(zhuǎn)為Cache地址,主要是主存的塊號與Cache塊號間的轉(zhuǎn)換,這種轉(zhuǎn)換與轉(zhuǎn)換的函數(shù)有關(guān),而轉(zhuǎn)換函數(shù)都是由硬件實現(xiàn)的。18.指令()從主存中讀出。A、總是根據(jù)程序計數(shù)器B、有時根據(jù)程序計數(shù)器,有時根據(jù)轉(zhuǎn)移指令C、根據(jù)地址寄存器D、有時根據(jù)程序計數(shù)器,有時根據(jù)地址寄存器答案:A解析:程序計數(shù)器用于指出F一條指令在主存中的存放地址,執(zhí)行轉(zhuǎn)移指令后也需將目標(biāo)指令地址傳到程序計數(shù)器中。CPU正是根據(jù)程序計數(shù)器中的內(nèi)容去主存取指令的。19.某一SRAM芯片,容量為16K×1位,則其地址線有()。A、14根B、18根C、20根D、32根答案:A解析:20.在同步通信中,一個總線周期的傳輸過程是()。A、先傳送數(shù)據(jù),再傳輸?shù)刂稡、先傳送地址,再傳輸數(shù)據(jù)C、只傳輸數(shù)據(jù)D、只傳輸?shù)刂反鸢福築解析:同步通信時一個總線傳輸周期內(nèi)有4個時鐘周期,第一個時鐘周期CPU發(fā)出地址信息,第二個時鐘周期CPU發(fā)出讀命令,輸入設(shè)備在第三個時鐘周期到來之前把CPU所需的數(shù)據(jù)送到數(shù)據(jù)總線上,CPU在第三個時鐘周期將總線上的數(shù)據(jù)信息取至寄存器中,第四個時鐘周期CPU撤銷讀命令。21.指令優(yōu)化編碼方法,就編碼的效率來講,哪種方法最好()。A、固定長度編碼B、擴(kuò)展編碼法C、huffman編碼法D、以上編碼都不是答案:C解析:采用huffman編碼能使操作碼的平均長度最短,編碼效率最高。22.用八片74181和兩片74182可組成()。A、組內(nèi)并行進(jìn)位,組內(nèi)串行進(jìn)位的32位ALUB、二級先行進(jìn)位結(jié)構(gòu)的32位ALUC、組內(nèi)先行進(jìn)位,組間先行進(jìn)位的16位ALUD、三級先行進(jìn)位結(jié)構(gòu)的32位ALU答案:B解析:74181芯片是4位的ALU電路,其4位進(jìn)位是同時產(chǎn)生的,多片74181級聯(lián)就形成單重分組跳躍進(jìn)位,即組內(nèi)并行,組間串行。將74181和74182芯片配合,就可組成雙重分組跳躍進(jìn)位鏈。74182為先行進(jìn)位部件,兩片74182和八片74181組成32為ALU電路,該電路采用雙重分組先行進(jìn)位方案,74182提供了大組的本地進(jìn)位和大組的傳送條件。23.在統(tǒng)一編址的方式下,區(qū)分存儲單元和I/O設(shè)備是靠()。A、不同的地址碼B、不同的地址線C、不同的控制線D、不同的數(shù)據(jù)線答案:A解析:在外設(shè)寄存器和主存單元統(tǒng)一編址的情況下,沒有專門的I/O指令,就用訪存指令來實現(xiàn)I/O操作,區(qū)分存儲單元和I/O設(shè)備全靠它們各自不同的地址碼。24.表示浮點數(shù)時,若要求機(jī)器零在計算機(jī)中的表示為全“0”則階碼應(yīng)采用的編碼是()。A、原碼B、反碼C、補(bǔ)碼D、移碼答案:D解析:移碼全為0時,它所對應(yīng)的真值最小(絕對值最大的負(fù)數(shù))。所以當(dāng)階碼為全。,尾數(shù)也為全0時,表示機(jī)器零。25.在3種集中式總線控制中,()方式響應(yīng)時間最快,鏈?zhǔn)讲樵兎绞綄﹄娐饭收献蠲舾?。A、計數(shù)器定時查詢B、鏈?zhǔn)讲樵僀、獨立請求D、混亂查詢答案:C解析:常見的集中式總線控制有三種:鏈?zhǔn)讲樵儭⒂嫈?shù)器定時查詢、獨立請求。特點:鏈?zhǔn)讲樵兎绞竭B線簡單,易于擴(kuò)充,對電路故障最敏感;計數(shù)器定時查詢方式優(yōu)先級設(shè)置較靈活,對故障不敏感,連線及控制過程較復(fù)雜;獨立請求方式速度最快,但硬件器件用量大,連線多,成本較高。26.下列說法正確的是()。A、程序中斷過程是由硬件和中斷服務(wù)程序共同完成的B、每條指令的執(zhí)行過程中,每個總線周期要檢查一次有無中斷請求C、檢測有無DMA請求,一般安排在一條指令執(zhí)行過程的末尾D、中斷服務(wù)程序的最后指令是無條件轉(zhuǎn)移指令答案:A解析:B項,CPU總是在每條指令執(zhí)行階段的最后時刻查詢所有的設(shè)備是否有中斷,而不是每條指令的執(zhí)行過程中;C項,CPU響應(yīng)DMA請求是在一個總線周期結(jié)束后,指令并不一定執(zhí)行結(jié)束;D項,中斷服務(wù)程序的最后指令是中斷返回指令。27.計算機(jī)系統(tǒng)結(jié)構(gòu)的層次結(jié)構(gòu)按照由高到低的順序是()。A、高級語言機(jī)器級、匯編語言機(jī)器級、傳統(tǒng)機(jī)器語言機(jī)器級、微程序機(jī)器級B、高級語言機(jī)器級、應(yīng)用語言機(jī)器級、匯編語言機(jī)器級、微程序機(jī)器級C、應(yīng)用語言機(jī)器級、傳統(tǒng)語言機(jī)器級、匯編語言機(jī)器級、操作系統(tǒng)機(jī)器級D、應(yīng)用語言機(jī)器級、操作語言機(jī)器級、微程序機(jī)器級、傳統(tǒng)機(jī)器語言機(jī)器級答案:A解析:計算機(jī)系統(tǒng)結(jié)構(gòu)的層次結(jié)構(gòu)按照由高到低的順序是高級語言機(jī)器級、匯編語言機(jī)器級、傳統(tǒng)機(jī)器語言機(jī)器級、微程序機(jī)器級。28.在補(bǔ)碼加法運算時,產(chǎn)生溢出的情況是()。Ⅰ.兩個操作數(shù)的符號位相同,運算時采用單符號位,結(jié)果的符號位與操作數(shù)相同Ⅱ.兩個操作數(shù)的符號位相同,運算時采用單符號位,結(jié)果的符號位與操作數(shù)不同Ⅲ.運算時采用單符號位,結(jié)果的符號位和最高教位不同時產(chǎn)生進(jìn)位Ⅳ.運算時采用單符號位,結(jié)果的符號位和最高數(shù)位同時產(chǎn)生進(jìn)位Ⅴ.運算時采用雙符號位,運算結(jié)果的兩個符號位相同Ⅵ.運算時采用雙符號位,運算結(jié)果的兩個符號位不同A、Ⅰ,Ⅲ,VB、Ⅱ,Ⅳ,ⅥC、Ⅱ,Ⅲ,ⅥD、Ⅰ,Ⅲ,Ⅵ答案:C解析:29.企事業(yè)單位用計算機(jī)計算、管理職工工資,這屬于計算機(jī)的()應(yīng)用領(lǐng)域。A、過程控制B、數(shù)據(jù)處理C、科學(xué)計算D、輔助設(shè)計答案:B解析:數(shù)據(jù)處理(dataprocessing)是對數(shù)據(jù)的采集、存儲、檢索、加工、變換和傳輸。數(shù)據(jù)處理的基本目的是從大量的、可能是雜亂無章的、難以理解的數(shù)據(jù)中抽取并推導(dǎo)出對于某些特定的人們來說是有價值、有意義的數(shù)據(jù)。80%的計算機(jī)應(yīng)用于數(shù)據(jù)處理。30.關(guān)于Cache的更新策略,下列說法正確的是()。A、讀操作時,全寫法和寫回法在命中時應(yīng)用B、寫操作時,寫回法和按寫分配法在命中時應(yīng)用C、讀操作時,全寫法和按寫分配法在失效時應(yīng)用D、寫操作時,按寫分配法、不按寫分配法在失效時應(yīng)用答案:D解析:在寫主存的同時把該塊調(diào)入Cache的方法稱為寫分配法,其通常和寫回法配合使用。而寫主存時不將該塊調(diào)入Cache則稱為不按寫分配,其通常與全寫法配合使用。這兩種方法都是在不命中Cache的情況下使用的,而寫回法和全寫法是在命中Cache的情況下使用的。31.以下關(guān)于校驗碼的敘述中,正確的是()。Ⅰ.校驗碼的碼距必須大于2Ⅱ.校驗碼的碼距越大檢錯糾錯能力越強(qiáng)Ⅲ.增加奇偶校驗位的位數(shù)可以提高奇偶校驗的正確性Ⅳ,采用奇偶校驗可檢測出一位數(shù)據(jù)錯誤的位置并加以糾正Ⅴ.采用海明校驗可檢測出一位數(shù)據(jù)錯誤的位置并加以糾正Ⅵ.循環(huán)冗余校驗碼是通過除法運算來建立數(shù)據(jù)和校驗位之間的約定關(guān)系的A、Ⅰ、Ⅲ、ⅤB、Ⅱ、Ⅳ、ⅥC、Ⅰ、Ⅴ、ⅥD、Ⅱ、Ⅴ、Ⅵ答案:D解析:碼距≥2的數(shù)據(jù)校驗碼,開始具有檢錯的能力。碼距越大,檢、糾錯能力就越強(qiáng);奇偶校驗碼的碼距等于2,可以檢測出一位錯誤(或奇數(shù)位錯誤),但不能確定出錯的位置,也不能檢測出偶數(shù)位錯誤;海明碼的碼距大于2,不僅可以發(fā)現(xiàn)錯誤,還能指出錯誤的位置,為自動糾錯提供了依據(jù);循環(huán)冗余校驗碼則通過除法運算來建立數(shù)據(jù)和校驗位之間的約定關(guān)系。32.狀態(tài)寄存器中的各個狀態(tài)標(biāo)志位是依據(jù)()來置位的。A、算術(shù)邏輯部件上次的運算結(jié)果B、CPU將要執(zhí)行的指令C、CPU已執(zhí)行的指令D、累加器中的數(shù)據(jù)答案:A解析:狀態(tài)寄存器中的各個狀態(tài)標(biāo)志位是依據(jù)算術(shù)邏輯部件上次的運算結(jié)果來置位的。33.不同信號在同一條信號線上分時傳輸?shù)姆绞椒Q為()。A、總線復(fù)用方式B、并串行傳輸方式C、并行傳輸方式D、串行傳輸方式答案:A解析:串行傳輸是指數(shù)據(jù)的傳輸在一條線路上按位進(jìn)行。并行傳輸是每個數(shù)據(jù)位都需要單獨一條傳輸線,所有的數(shù)據(jù)位同時進(jìn)行傳輸。不同信號在同一條信號線上分時傳輸?shù)姆绞椒Q為總線復(fù)用方式。34.DMA是在()之間建立的直接數(shù)據(jù)通路。A、主存與外設(shè)B、CPU與外設(shè)C、外設(shè)與外設(shè)D、CPU與主存答案:A解析:DMA方式,有時也稱為直接內(nèi)存操作。CPU根本不參加傳送操作,是在主存和外設(shè)之間建立的直接數(shù)據(jù)通路。35.某計算機(jī)的指令流水線由四個功能段組成,指令流經(jīng)各功能段的實際(忽略功能段之間的緩存時間)分別是90ns,80ns,70ns,60ns,則該CPU時鐘周期至少是()。A、60nsB、70nsC、80nsD、90ns答案:D解析:時鐘周期應(yīng)以最長的執(zhí)行時間為準(zhǔn),否則用時長的流水段功能將不能正確完成。36.在機(jī)器數(shù)中,正數(shù)的符號位用“1”表示的是()。A、原碼B、補(bǔ)碼C、反碼D、移碼答案:D解析:在原碼、補(bǔ)碼和反碼表示數(shù)據(jù)時,用符號位“0”表示正數(shù),符號位“1”表示負(fù)數(shù)。37.操作數(shù)地址存放在寄存器的尋址方式叫()。A、相對尋址方式B、變址寄存器尋址方式C、寄存器尋址方式D、寄存器間接尋址方式答案:D解析:在寄存器尋址的指令字中,地址碼字段直接指出了寄存器的編號;在寄存器間接尋址方式中,寄存器中的內(nèi)容不是操作數(shù),而是操作數(shù)所在主存單元的地址號。38.下面描述的RISC機(jī)器基本概念中不正確的句子是()。A、RISC機(jī)器不一定是流水CPUB、RISC機(jī)器一定是流水CPUC、RISC機(jī)器有復(fù)雜的指令系統(tǒng)D、CPU配置很少的通用寄存器答案:C解析:RISC(精簡指令集計算機(jī))是一種執(zhí)行較少類型計算機(jī)指令的微處理器。39.某浮點機(jī)字長16位,其中,階碼5位(含1位階符),采用補(bǔ)碼表示,基數(shù)為4;尾數(shù)兒位(含1位數(shù)符),采用補(bǔ)碼表示,且為規(guī)格化形式,則其可以表示的最小正數(shù)是()。A、AB、BC、CD、D答案:C解析:40.ASCII碼是對()進(jìn)行編碼的一種方案,它是美國標(biāo)準(zhǔn)信息交換代碼的縮寫。A、字符B、漢字C、聲音D、圖形符號答案:A解析:ASCII碼是對字符進(jìn)行編碼的一種方案,它是美國標(biāo)準(zhǔn)信息交換代碼的縮寫。41.主存地址寄存器MAR的位數(shù)與下列哪個寄存器相同?()A、主存數(shù)據(jù)寄存器MDRB、程序計數(shù)器PCC、指令寄存器IRD、累加器AC答案:B解析:主存地址寄存器MAR和程序計數(shù)器PC的位數(shù)都取決于主存儲器的容量,二者位數(shù)相等。42.在單獨(獨立)編址下,下面的說法()是對的。A、一個具體地址既可對應(yīng)輸入輸出設(shè)備,也可對應(yīng)內(nèi)存單元B、一個具體地址只能對應(yīng)內(nèi)存單元C、一個具體地址只能對應(yīng)輸入輸出設(shè)備D、只對應(yīng)內(nèi)存單元或只對應(yīng)I/O設(shè)備答案:A解析:I/O獨立編址,I/O端口編址和存儲器的編址相互獨立,即I/O端口地址空間和存儲器地址空間分開設(shè)置,互不影響。采用這種編址方式,對I/O端口的操作使用輸入/輸出指令(I/O指令)。43.在共享主存的多處理機(jī)中,為減少訪主存沖突,采用的方式一般是()。A、共享Cache存儲器B、用高速單體主存儲器C、并行多體交叉主存系統(tǒng)D、虛擬存儲器答案:C解析:M個并行的存儲器具有各自的地址寄存器、讀/寫電路和數(shù)據(jù)寄存器,稱為存儲模塊。它們各自以同等的方式與CPU傳遞信息,形成可以同時工作又獨立編址且容量相同的M個分存儲體,這就是多體方式。采用多體并行方式的主存系統(tǒng)可以提高系統(tǒng)的吞吐速率44.下列說法中正確的是()。A、采用變形補(bǔ)碼進(jìn)行加減運算可以避免溢出B、只有定點數(shù)運算才有可能溢出,浮點數(shù)運算不會產(chǎn)生溢出C、只有帶符號數(shù)的運算才有可能產(chǎn)生溢出D、將兩個正數(shù)相加有可能產(chǎn)生溢出答案:D解析:變形補(bǔ)碼可以判斷溢出,但是不能避免溢出。浮點數(shù)階碼超過上限(最大數(shù))也會溢出,同號數(shù)相加或異號數(shù)相減都會產(chǎn)生溢出。45.某256×1位的存儲芯片內(nèi)部結(jié)構(gòu)為16×16的存儲元矩陣,且采用“重合法”的譯碼驅(qū)動方式來選擇存儲元,則該芯片引腳中地址線的數(shù)目為()。A、256B、32C、16D、8答案:D解析:當(dāng)采用“重合法”時,存儲芯片內(nèi)行、列各使用16根選擇線便可選中16×16矩陣中的任一位;又采用譯碼器時,4根地址線即可對應(yīng)16根選擇線,故該芯片引腳中地址線數(shù)目為4+4=8。注意,當(dāng)行地址與列地址分兩次傳送時,可將芯片引腳中地址線數(shù)減少到4,但題中未給出相關(guān)說明,且無對應(yīng)選項。46.如果某單精度浮點數(shù)、某原碼、某補(bǔ)碼、某移碼的32位機(jī)器數(shù)均為O×FOOOOOOO。這些數(shù)從大到小的順序是()。A、浮原補(bǔ)移B、浮移補(bǔ)原C、移原補(bǔ)浮D、移補(bǔ)原浮答案:D解析:47.在讀寫硬盤的一個物理記錄塊時,不需要的參數(shù)是()。A、柱面(磁道)號B、盤片(磁頭)C、簇號D、扇區(qū)號答案:C解析:在讀寫硬盤的一個物理記錄塊時,需要的參數(shù)是磁道號、磁頭號和扇區(qū)號。48.下列不符合RISC特點的是()。A、指令長度固定,指令種類少B、尋址方式種類豐富,指令功能盡量增強(qiáng)C、設(shè)置大量通用寄存器,訪問存儲器指令簡單D、選取使用頻率較高的一些簡單指令答案:B解析:B項是CISC的特點。49.馮·諾依曼計算機(jī)中,取指令的操作()。A、由機(jī)器指令控制完成B、由微指令控制完成C、不需任何指令控制,由控制器自動完成D、以上說法都不正確答案:C解析:馮·諾依曼計算機(jī)中,控制器能夠根據(jù)程序計數(shù)器PC的內(nèi)容自動完成取指令的操作,取指過程不需要任何指令的控制。50.在不同速度的設(shè)備之間傳送數(shù)據(jù),()A、必須采用同步控制方式B、必須采用異步控制方式C、可以選用同步控制方式,也可選用異步控制方式D、必須采用應(yīng)答方式答案:C解析:在不同速度的設(shè)備之間傳送數(shù)據(jù),可以采用同步方式,也可以采用異步方式。異步方式主要用于在不同的設(shè)備間進(jìn)行通信,如果兩種速度不同的設(shè)備使用同一時鐘進(jìn)行控制,采用同步控制方式同樣可以進(jìn)行數(shù)據(jù)的傳送,但不能發(fā)揮快速設(shè)備的高速性能。51.A、AB、BC、CD、D答案:C解析:52.若十進(jìn)制數(shù)為132.75,則相應(yīng)的十六進(jìn)制數(shù)為()。A、21.3B、84.CC、24.6D、84.6答案:B解析:十進(jìn)制數(shù)轉(zhuǎn)化為十六進(jìn)制數(shù)時,采用除16取余法;對于小數(shù)的轉(zhuǎn)化,采用乘16取整法:將小數(shù)乘以16,所得積的整數(shù)部分轉(zhuǎn)換為十六進(jìn)制。此題經(jīng)轉(zhuǎn)換后得十六進(jìn)制數(shù)為84.C。53.補(bǔ)碼定點小數(shù)除法中,被除數(shù)和除數(shù)應(yīng)滿足()。A、0≤|被除數(shù)|≤|除數(shù)|B、O<|被除數(shù)|≤|除數(shù)|C、0<|除數(shù)|≤被除數(shù)|D、0<|被除數(shù)|<|除數(shù)|答案:B解析:54.掛接在總線上的多個部件()A、只能分時向總線發(fā)送數(shù)據(jù),并只能分時從總線接收數(shù)據(jù)B、只能分時向總線發(fā)送數(shù)據(jù),但可同時從總線接收數(shù)據(jù)C、可同時向總線發(fā)送數(shù)據(jù),并同時從總線接收數(shù)據(jù)D、可同時向總線發(fā)送數(shù)據(jù),但只能分時從總線接收數(shù)據(jù)答案:B解析:掛接在總線上的多個部件只能分時向總線發(fā)送數(shù)據(jù),因為同時發(fā)送會造成數(shù)據(jù)碰撞。55.在計算機(jī)系統(tǒng)中構(gòu)成虛擬存儲器時()。A、只需要一定的硬件資源便可實現(xiàn)B、只需要一定的軟件即可實現(xiàn)C、既需要軟件也需要硬件方可實現(xiàn)D、既不需要軟件也不需要硬件答案:C解析:虛擬存儲器是對物理存儲器的邏輯擴(kuò)充,程序運行中要進(jìn)行虛擬地址到物理地址的轉(zhuǎn)換。這個轉(zhuǎn)換過程需要用到頁表寄存器或段表寄存器、mmu等硬件,還要靠操作系統(tǒng)才能實現(xiàn)頁的動態(tài)調(diào)入或換出等操作,整個過程需要軟硬件協(xié)同工作。56.海明校驗碼是在n個信息位之外增設(shè)k個校驗位,從而形成一個k+n位的新的碼字,使新的碼字的碼距比較均勻地拉大。n與k的關(guān)系是()。A、AB、BC、CD、D答案:A解析:57.程序員編制程序所使用的地址是()。A、輔存實地址B、主存地址C、有效地址D、邏輯地址答案:D解析:邏輯地址是程序員編程時使用的地址。主存物理地址是程序在主存中的實際地址。58.以下說法正確的是()。A、BIG5碼是一種簡體漢字的編碼方案B、按照國家標(biāo)準(zhǔn),中文字符在計算機(jī)內(nèi)采用雙字節(jié)表示C、中文字符在計算機(jī)內(nèi)采用ASCⅡ碼表示D、中文字符的輸入與在計算機(jī)內(nèi)采用的編碼是一致的答案:B解析:一個英文字符占1個字節(jié),一個漢字占2個字節(jié)。59.A、10101011B、11011011C、11000111D、11110000答案:A解析:60.下列關(guān)于虛擬存儲器的說法,比較正確的是()。A、訪主存命中率隨存儲容量增加而提高B、更換替換算法能提高命中率C、在主存命中率低時,改用堆棧型替換算法,并增大主存容量,可提高命中率D、訪主存命中率隨頁面大小增大而提高答案:C解析:虛擬存儲是為了增大內(nèi)存容量而設(shè)計的。命中率與替換算法和頁面多少有一定的關(guān)系,增大容量和替換算法可以提高命中率。61.下列有關(guān)存儲器的說法錯誤的是()。A、訪問存儲器的請求是由CPU發(fā)出的B、Cache與主存統(tǒng)一編址,即主存空間的某一部分屬于CacheC、Cache的功能全由硬件實現(xiàn)D、Cache~主存層次主要為了解決存儲系統(tǒng)的速度問題答案:B解析:Cache中字塊保存的是主存中相應(yīng)字塊的副本,Cache是一種高速緩沖存儲器,而不是與主存處于同等地位的存儲器,故不需要占用主存空間。62.雙向打印機(jī)的特點是()。A、先從左向右打印,再從右向左打印B、左右雙向同時打印C、既可選擇從左向右打印,也可選擇從右向左打印D、具有兩個打印頭答案:A解析:雙向打印機(jī)的特點是雙向,即先從左到右,再從右到左。63.()不可能是微指令格式中的組成部分。A、操作碼字段B、操作控制字段C、外部條件字段D、下地址字段答案:A解析:操作碼字段是機(jī)器指令的組成部分,垂直型微指令中可能有微操作碼字段,水平型微指令中無相應(yīng)字段。64.在微型計算機(jī)中,通用寄存器的位數(shù)是()。A、8位B、16位C、計算機(jī)字長D、32位答案:C解析:計算機(jī)字長不僅是CPU一次可處理的位數(shù),同時也是寄存器的位數(shù)。65.CPU在中斷周期要完成的任務(wù)不包括()。A、保護(hù)斷點B、關(guān)中斷C、保護(hù)現(xiàn)場D、向量地址送PC答案:C解析:保護(hù)現(xiàn)場包括保護(hù)斷點和保護(hù)CPU內(nèi)其他相關(guān)寄存器的內(nèi)容,其中包括斷點的任務(wù)在中斷周期由中斷隱指令完成,保護(hù)其他寄存器內(nèi)容的任務(wù)由中斷服務(wù)程序完成,而不是在中斷周期由中斷隱指令完成。66.內(nèi)存儲器中,每一個存儲單元被賦予唯一的一個序號,該序號稱為()。A、容量B、編號C、標(biāo)號D、地址答案:D解析:在內(nèi)存儲器中,每一個存儲單元被賦予唯一的一個序號,即地址,以便數(shù)據(jù)的存取。67.關(guān)于計算機(jī)字長,下面說法錯誤的是()。A、表示該計算機(jī)能夠存儲的最大二進(jìn)制數(shù)位數(shù)B、表示該計算機(jī)的CPU可以同時處理的二進(jìn)制位數(shù)C、機(jī)器字長一般與CPU中寄存器的位數(shù)有關(guān)D、機(jī)器字長決定了數(shù)的表示范圍和表示精度答案:A解析:計算機(jī)字長是指CPU一次能處理的數(shù)據(jù)長度,它通常與CPU中的寄存器的位數(shù)相等,決定了機(jī)器所能表示數(shù)據(jù)的范圍和精度。計算機(jī)通過多次操作,可以存儲長度遠(yuǎn)大于字長的二進(jìn)制數(shù)據(jù),也有些寄存器的位數(shù)會大于字長,如X86中的段基址寄存器。68.某計算機(jī)系統(tǒng)中,各個主設(shè)備得到總線使用權(quán)的機(jī)會基本相等,則該系統(tǒng)采用的總線判優(yōu)控制方式一定不是()。A、鏈?zhǔn)讲樵兎绞紹、計數(shù)器定時查詢方式C、獨立請求方式D、以上選項都不正確答案:A解析:鏈?zhǔn)讲樵兎绞较?,越靠近總線仲裁機(jī)構(gòu)的主設(shè)備優(yōu)先級越高,且其優(yōu)先級順序不可改變,故不可能出現(xiàn)各主設(shè)備得到總線使用權(quán)機(jī)會基本相等的情況。69.下列關(guān)于ASCⅡ編碼,正確的描述是()。A、使用8位二進(jìn)制代碼,最右邊一位為1B、使用8位二進(jìn)制代碼,最左邊一位為0C、使用8位二進(jìn)制代碼,最右邊一位是0D、使用8位二進(jìn)制代碼,最左邊一位是1答案:B解析:ASCII碼由7位二進(jìn)制代碼表示,從0000000到1111111共128種編碼。但由于字節(jié)是計算機(jī)存儲的基本單元,ASCII碼仍以一個字節(jié)存入一個ASCII字符,只是每個字節(jié)中多余的一位即最高位(最左邊一位)在機(jī)內(nèi)部保持為“0”。70.地址總線為A15(高位)~A0(低位),若用1K×4的存儲芯片組成4K字節(jié)存儲器,并且以地址總線的高位做片選,則加在各存儲芯片上的地址線是()。A、A15~A0B、A11~A0C、A9~A0D、A8~A0答案:C解析:71.假設(shè)某系統(tǒng)總線在一個總線周期中并行傳輸4字節(jié)信息,一個總線周期占用2個時鐘周期,總線時鐘頻率為10MHZ,則總線帶寬是()。A、10MB/sB、20MB/sC、40MB/sD、80MB/s答案:B解析:總線時鐘頻率為10MHz,一個總線周期占用2個時鐘周期,故Is內(nèi)共有5M個總線周期;每個周期并行傳輸4字節(jié)信息,故總線帶寬為5M/s×4B=20MB/s。72.程序計數(shù)器PC在()中。A、運算器B、控制器C、存儲器D、I/O接口答案:B解析:控制和狀態(tài)寄存器有程序計數(shù)器、指令寄存器、存儲地址寄存器、存儲數(shù)據(jù)寄存器。程序計數(shù)器作用:保持的總是將要執(zhí)行的下一條指令的地址。順序執(zhí)行時PC+1;遇轉(zhuǎn)移指令時,PC的內(nèi)容由IR中的地址字段取得。程序計數(shù)器具有寄存信息和計數(shù)兩種功能,位于控制器內(nèi)。73.計算機(jī)外部設(shè)備是指()。A、遠(yuǎn)程通信設(shè)備B、外存設(shè)備C、輸入輸出設(shè)備D、除CPU和內(nèi)存以外的其他設(shè)備答案:D解析:硬件系統(tǒng)可以劃分為主機(jī)和外部設(shè)備。其中主機(jī)包括CPU和內(nèi)存,而外部設(shè)備主要包括外存、輸入設(shè)備和輸出設(shè)備。74.若某數(shù)x的真值為-0.1010,在計算機(jī)中該數(shù)表示為1.0110,則該數(shù)所用的編碼方法是()。A、原碼B、補(bǔ)碼C、反碼D、移碼答案:B解析:本題考查計算機(jī)的數(shù)據(jù)表示。(1)原碼:將最高位用作符號位(0表示正數(shù),1表示負(fù)數(shù)),其余各位代表數(shù)值本身的絕對值的表示形式。(2)反碼:正數(shù)的反碼與原碼相同:負(fù)數(shù)的反碼符號位為1,其余各位為該數(shù)絕對值的原碼按位取反。(3)補(bǔ)碼:正數(shù)的補(bǔ)碼與原碼相同;負(fù)數(shù)的補(bǔ)碼是該數(shù)的反碼加1。(4)移碼:常用于浮點數(shù)中階碼的表示。題目中給出的是一個負(fù)數(shù),其值是-0.1010,那么它的原碼、反碼、補(bǔ)碼應(yīng)該分別是1.1010、1.0101、1.0110。75.以下不屬于集中式總線仲裁方式的是()。A、沖突檢測B、鏈?zhǔn)讲樵僀、計數(shù)器定時查詢D、獨立請求答案:A解析:集中式總線仲裁方式分為:(1)鏈?zhǔn)讲樵兎绞剑?2)計數(shù)器定時查詢方式;(3)獨立請求方式。特點分別是:(1)距離仲裁器最近的設(shè)備優(yōu)先級最高;(2)優(yōu)先級均等而且可以用程序改變;(3)響應(yīng)時間快。76.微程序存放在()。A、主存中B、堆棧中C、只讀存儲器中D、磁盤中答案:C解析:微程序控制的基本思想是把指令執(zhí)行所需的所有控制信號存放在存儲器中,需要時從這個存儲器中讀取。由于每一條微指令執(zhí)行時所發(fā)出的控制信號是事先設(shè)計好的,不需要改變,故此存放所有控制信號的存儲器應(yīng)為只讀存儲器,并將其集成到CPU內(nèi),稱其為控制存儲器。77.操作控制器的功能是()。A、產(chǎn)生時序信號B、從主存取出一條指令C、完成指令操作碼譯碼D、從主存取出指令,完成指令操作碼譯碼,產(chǎn)生有關(guān)的操作控制信號答案:D解析:操作控制器主要的任務(wù)便是從主存取出指令,完成指令操作碼譯碼,產(chǎn)生有關(guān)的操作控制信號78.某計算機(jī)系統(tǒng)中的軟盤啟動器以中斷方式與處理機(jī)進(jìn)行I/O通信,通信中以16bit為傳輸單位,傳輸率為50KB/s,每次傳輸?shù)拈_銷(包括中斷)為100拍,處理器的主頻為50MHZ,則軟盤使用時占處理器時間的比例是()。A、0%B、5%C、1.5%D、15%答案:B解析:79.以下說法中錯誤的是()。A、與DRAM相比,SRAM的集成度低,存取速度快B、PC機(jī)的主存儲器常由DRAM構(gòu)成C、RAM需要刷新,且斷電后信息會丟失D、ROM是一種非易失性存儲器,斷電后仍可保持記憶答案:C解析:RAM又可分為SRAM和DRAM,其中,DRAM需要刷新,而SRAM不用。80.在微機(jī)系統(tǒng)中,主機(jī)與高速硬盤進(jìn)行數(shù)據(jù)交換一般用()方式。A、程序中斷控制B、DMAC、程序直接控制D、通道方式答案:B解析:DMA方式,DirectMemoryAccess,也稱為成組數(shù)據(jù)傳送方式,有時也稱為直接內(nèi)存操作。DMA方式的主要優(yōu)點是速度快。由于CPU根本不參加傳送操作,因此就省去了CPU取指令、取數(shù)、送數(shù)等操作。主機(jī)與高速硬盤進(jìn)行數(shù)據(jù)交換,要求就是速度快,因此一般用DMA方式。81.Windows操作系統(tǒng)中,顯示器的刷新頻率值設(shè)置過低會()。A、降低顯示器的使用壽命B、降低了顯示器分辨率C、顯示屏變亮D、以上都不對答案:D解析:將顯示器的刷新頻率設(shè)置過高,有利于保護(hù)眼睛,但是這樣會造成顯示器過載高,老化快,從而縮短顯示器的壽命;但若設(shè)置過低,就會造成屏幕閃爍。82.在指令系統(tǒng)的各種尋址方式中,獲取操作數(shù)最快的方式是()。A、直接尋址B、立即尋址C、寄存器尋址D、間接尋址答案:B解析:立即尋址是一種特殊的尋址方式,指令中在操作碼字段后面的部分不是通常意義上的地址碼,而是操作數(shù)本身,也就是說數(shù)據(jù)就包含在指令中,只要取出指令,也就取出了可以立即使用的操作數(shù),不必再次訪問存儲器,從而提高了指令的執(zhí)行速度。83.某計算機(jī)的指令系統(tǒng)中有“先基址后間址”的尋址方式,基址寄存器為BR,形式地址為A,則有效地址為()。A.(BR)+AB.(BR+A、B、((BR)+C、D、((BR))+A答案:C解析:先基址,即基址寄存器內(nèi)容加形式地址,(BR)+A;再問址,即EA=((BR)((BR)+A)。84.PC機(jī)數(shù)據(jù)總線的信號狀態(tài)是()。A、單向雙態(tài)B、雙向三態(tài)C、雙向雙態(tài)D、單向三態(tài)答案:B解析:數(shù)據(jù)總線用來傳輸各功能部件之間的數(shù)據(jù)信息,它是雙向傳輸總線。信號狀態(tài)由同步、異步和半同步三種通信信號。85.下列指令中,不能在用戶態(tài)執(zhí)行的是()。A、關(guān)中斷指令B、跳轉(zhuǎn)指令C、后棧指令D、top指令答案:A解析:關(guān)中斷指令必須在核心態(tài)才能執(zhí)行,跳轉(zhuǎn)與退棧指令都是可以在用戶態(tài)下執(zhí)行的指令。86.若運行大型軟件時硬盤燈頻繁閃爍,則可能是因為計算機(jī)頻繁讀寫硬盤,導(dǎo)致這種情況最可能的原因是()。A、硬盤容量太小B、CPU速度太慢C、內(nèi)存容量太小D、硬盤分區(qū)不合理答案:C解析:物理內(nèi)存太小,在運行程序時會導(dǎo)致內(nèi)存不足,就會調(diào)用虛擬內(nèi)存,虛擬內(nèi)存是用硬盤代替物理內(nèi)存的,大量的數(shù)據(jù)交換導(dǎo)致硬盤頻繁讀寫。如果物理內(nèi)存足夠,自己未進(jìn)行讀寫操作(關(guān)閉所有應(yīng)用程序,在桌面待機(jī)),還有大量讀寫,就可能是病毒了。87.用74181和74182芯片構(gòu)成小組內(nèi)并行進(jìn)位,小組間并行進(jìn)位,大組間串行進(jìn)位的32位ALU,需要74182芯片的片數(shù)為()。A、0B、1C、2D、3答案:C解析:74181是內(nèi)部并行進(jìn)位的4位ALU芯片,74182是4位先行進(jìn)位芯片,故4片74181和l片74182可構(gòu)成小組內(nèi)并行進(jìn)位。小組間并行進(jìn)位的16位ALU;義題目要求構(gòu)成小組內(nèi)并行進(jìn)位,大組內(nèi)串行進(jìn)位的32位ALU,故只需將2個前述16位ALU串聯(lián)即可,共需2片74182芯片,選C項。88.中斷向量地址是()。A、子程序入口地址B、中斷服務(wù)例行程序入口地址C、中斷服務(wù)例行程序入口地址的指示器D、例行程序入口地址答案:C解析:中斷向量地址存儲的是中斷服務(wù)例行程序入口地址的地址,即中斷服務(wù)例行程序入口地址的指示器。89.表示主存容量的常用單位為()。A、數(shù)據(jù)塊數(shù)B、字節(jié)數(shù)C、扇區(qū)數(shù)D、記錄項數(shù)答案:B解析:表示主存容量的常用單位字節(jié)B,是基本單位。此外還有KB、MB、GB、TB。90.下列敘述中,正確的是()。A、內(nèi)存中存放的是當(dāng)前正在執(zhí)行的應(yīng)用程序和所需的數(shù)據(jù)B、內(nèi)存中存放的是當(dāng)前暫時不用的程序和數(shù)據(jù)C、外存中存放的是當(dāng)前正在執(zhí)行的程序和所需的數(shù)據(jù)D、內(nèi)存中只能存放指令答案:A解析:內(nèi)存中存放的是當(dāng)前正在執(zhí)行的應(yīng)用程序和所需的數(shù)據(jù)。91.下列四種存儲器中,存取速度最快的是()。A、DRAMB、SRAMC、掩模式ROMD、EPROM答案:B解析:由于電容充放電以及刷新需要一定的時間,所以DRAM的存取速度比SRAM慢;掩模式ROM只可讀,不可寫入;EPROM采用紫外線照射擦去信息,讀寫時間比RAM長得多。92.以硬布線方式構(gòu)成的控制器也叫()。A、組合邏輯型控制器B、微程序控制器C、存儲邏輯型控制器D、運算器答案:A解析:硬布線控制器是采用時序邏輯技術(shù)來實現(xiàn)的,也稱之為組合邏輯型控制器;微程序控制器是采用存儲邏輯來實現(xiàn)的。93.下列選項中,能縮短程序執(zhí)行時間的措施是()。Ⅰ.提高CPU時鐘頻率Ⅱ.優(yōu)化數(shù)據(jù)通路結(jié)構(gòu)Ⅲ,對程序進(jìn)行編譯優(yōu)化A、僅Ⅰ和ⅡB、僅Ⅱ和ⅢC、僅Ⅰ和ⅢD、Ⅰ,Ⅱ,Ⅲ答案:D解析:對于I,CPU的時鐘頻率也就是CPU主頻。一般說來,一個時鐘周期內(nèi)完成的指令數(shù)是固定的,所以主頻越高,CPU的速度就越快,程序的執(zhí)行時間就越短。對于Ⅱ,數(shù)據(jù)在功能部件之間傳送的路徑稱為數(shù)據(jù)通路,數(shù)據(jù)通路的功能是實現(xiàn)CPU內(nèi)部的運算器和寄存器以及寄存器之間的數(shù)據(jù)交換。優(yōu)化數(shù)據(jù)通路結(jié)構(gòu),可以有效提高計算機(jī)系統(tǒng)的吞吐量,從而加快程序的執(zhí)行。對于Ⅲ,計算機(jī)程序需先轉(zhuǎn)化為機(jī)器指令序列才能最終得到執(zhí)行,通過對程序進(jìn)行編譯優(yōu)化可以得到更優(yōu)的指令序列,從而使程序的執(zhí)行時間縮短。94.浮點數(shù)尾數(shù)下溢處理時,最大誤差最大,但下溢處理不需要時間,平均誤差又趨于零的方法是()。A、ROM查表法B、“恒置1”法C、截斷法D、舍人法答案:B解析:“恒置1”法的運算過程為:結(jié)果為10.0101,10是不允許的,進(jìn)行右規(guī),11.00101(最后1省去),11.0010,將最后1位置1,則結(jié)果是11.0011。最后的結(jié)果是偏小了。95.以下說法中,錯誤的是()。A、指令執(zhí)行過程中的第一步就是取指令操作B、為了進(jìn)行取指令操作,控制器需要得到相應(yīng)的指令C、取指令操作是控制器自動進(jìn)行的D、在指令長度相同的情況下,所有取指令的操作都是相同的答案:B解析:取指令操作完成的任務(wù)是將當(dāng)前指令從主存中取出來并送至指令寄存器中去。這是指令運行過程中第一步,與具體指令無關(guān)。取指令操作是控制器自動進(jìn)行的,是控制器固有的功能。只要指令的長度相同,取指令的操作都是相同的。96.A、AB、BC、CD、D答案:D解析:97.4片74181ALU和1片74182CLA器件相配合,具有()進(jìn)位傳遞功能。A、行波進(jìn)位B、組內(nèi)先行進(jìn)位,組件先行進(jìn)位C、組內(nèi)先行進(jìn)位,組間行波進(jìn)位D、組內(nèi)行波進(jìn)位,組間先行進(jìn)位答案:B解析:74181是能完成4位二進(jìn)制代碼的算邏運算部件,其4位進(jìn)位是同時產(chǎn)生的;74182為先行進(jìn)位部件。98.沒有外儲器的計算機(jī)監(jiān)控程序可以存放在()。A、RAMB、ROMC、RAM和ROMD、CPU答案:B解析:計算機(jī)監(jiān)控程序應(yīng)該放在非易失性存儲器里面,RAM斷電后信息丟失,而CPU不能用來存儲程序,只有ROM信息不易失。99.在計數(shù)器定時查詢方式下,正確的描述是()。A、總線設(shè)備的優(yōu)先級可變B、越靠近控制器的設(shè)備,優(yōu)先級越高C、各設(shè)備的優(yōu)先級相等D、各設(shè)備獲得總線使用權(quán)的機(jī)會均等答案:A解析:在計數(shù)器定時查詢方式下,根據(jù)計數(shù)值的初始值的不同,總線設(shè)備的優(yōu)先級是可變的。如果計數(shù)值從“0”開始,離總線控制器最近的設(shè)備具有最高的優(yōu)先級。如果計數(shù)值從上一次的中止點開始,即為循環(huán)優(yōu)先級,各個部件使用總線的機(jī)會將相等。計數(shù)器的初始值還可以由程序來設(shè)置,這樣就可以更方便地改變優(yōu)先級。100.CPU的運算速度的計量單位是()。A、MIPSB、FIOPSC、BPSD、FPS答案:A解析:計算機(jī)的運行速度主要取決于CPU和內(nèi)存的性能,常采用每秒鐘執(zhí)行百萬條指令數(shù)MIPS(MillionInstructionsPerSecond)來衡量。101.某定點機(jī)字長8位(含1位符號位),現(xiàn)該機(jī)中一個寄存器的內(nèi)容為43H,則將其算術(shù)左移一位、算術(shù)右移一位的結(jié)果分別為()。A.86A、21HB、結(jié)果出錯,21HC、結(jié)果出錯,AIHD、未給出機(jī)器數(shù)形式,無法判斷答案:B解析:雖然題中未給出機(jī)器數(shù)形式是原碼、反碼還是補(bǔ)碼,但由于寄存器中數(shù)據(jù)的符號位為0,即表示一個正數(shù),故仍可進(jìn)行判;;算術(shù)左移1位時,符號位為。不變,最高數(shù)值位1移丟,結(jié)果出錯;算術(shù)右移1位時,符號位為0不變,數(shù)值位最高位補(bǔ)0,結(jié)果為21H。102.十進(jìn)制數(shù)5的單精度浮點數(shù)IEEE754代碼為()。A、01000000101000000000000000000000B、11000000101000000000000000000000C、00100000101000000000000000000000D、01100000101000000000000000000000答案:A解析:IEEE754代碼的第一位表示數(shù)符,5為正數(shù),所以第一位為0,5=101B,=1.01乘以2的二次方,所以階碼為:偏置量+2=127+2=129,二進(jìn)制表示為:10000001,由于階碼是用移碼表示的,所以8位階碼部分為11000001,其余23位部分便是尾數(shù)部位,尾數(shù)部位則是0101,0000,0000,0000,0000,0000,0000。103.A、AB、BC、CD、D答案:A解析:對堆棧的操作有入棧和出棧兩種,兩者的操作完全相反,包括功能和順序均相反。104.關(guān)于編譯程序和解釋程序,下面說法錯誤的是()。A、編譯程序和解釋程序的作用都是將高級語言程序轉(zhuǎn)換成機(jī)器語言程序B、編譯程序編譯時間較長,運行速度較快C、解釋程序方法較簡單,運行速度也較快D、解釋程序?qū)⒃闯绦蚍g成機(jī)器語言,并且翻譯一條以后,立即執(zhí)行這條語句答案:C解析:105.操作數(shù)地址在PC計數(shù)器中,該操作數(shù)為()。A、相對尋址B、寄存器尋址C、基址尋址D、變址尋址答案:A解析:相對尋址的有效地址是將程序計數(shù)器PC的內(nèi)容(即當(dāng)前指令的地址)與指令字中的形式地址A相加而成。而寄存器尋址、基址尋址和變址尋址與PC計數(shù)器無關(guān)。106.常用的虛擬存儲器由()兩級存儲器組成,其中輔存是大容量的磁表面存儲器。A、主存-輔存B、快存-輔存C、快存-主存D、通用寄存器-主存答案:A解析:常用的虛擬存儲器由兩級存儲器組成,主存一輔存。107.在指令系統(tǒng)設(shè)計中,采用擴(kuò)展操作碼的設(shè)計,目的是()A、保持指令長度不變的情況下增加指令尋址空間B、減少指令字長度C、增加指令字長度D、保持指令長度不變的情況下增加指令數(shù)量答案:D解析:擴(kuò)展操作碼是一種優(yōu)化技術(shù),它使操作碼的長度隨地址碼的減少而增加,不同地址的指令可以具有不同長度的操作碼。108.零地址指令的操作數(shù)一般隱含在()中。A、磁盤B、磁帶C、寄存器D、光盤答案:C解析:零地址指令只有操作碼,沒有操作數(shù)。這種指令有兩種情況:一是無需操作數(shù),另一種是操作數(shù)為隱含的,默認(rèn)為操作數(shù)在寄存器中,指令可直接訪問寄存器。109.在原碼不恢復(fù)余數(shù)除法(又稱原碼加減交替法)的算法中,()。A、每步操作后,若不夠減,則需恢復(fù)余數(shù)B、若為負(fù)商,則恢復(fù)余數(shù)C、整個算法過程中,從不恢復(fù)余數(shù)D、僅當(dāng)最后一步不夠減時,才恢復(fù)一次余數(shù)答案:D解析:在用原碼加減交替法作除法運算時,不管是負(fù)商還是正商,都不存在恢復(fù)余數(shù)的問題了,但是由于除數(shù)、被除數(shù)取的都是絕對值,那么最終的余數(shù)當(dāng)然應(yīng)是正數(shù)。所以如果最后一步余數(shù)為負(fù),則應(yīng)將該余數(shù)加上除數(shù),將余數(shù)恢復(fù)為正數(shù)。110.關(guān)于掛接在總線上的多個部件,下列說法正確的是()。A、只能分時向總線發(fā)送數(shù)據(jù),并只能分時從總線接收數(shù)據(jù)B、只能分時向總線發(fā)送數(shù)據(jù),但可同時從總線接收數(shù)據(jù)C、可同時向總線發(fā)送數(shù)據(jù),并同時從總線接收數(shù)據(jù)D、可同時向總線發(fā)送數(shù)據(jù),但只能分時從總線接收數(shù)據(jù)答案:B解析:為了使總線上的數(shù)據(jù)不發(fā)生“碰撞”,掛接在總線上的多個設(shè)備任意時刻只能有一個設(shè)備可以向總線傳送數(shù)據(jù),而從總線上接收數(shù)據(jù)的設(shè)備可有多個,因為接收數(shù)據(jù)的設(shè)備不會對總線產(chǎn)生“干擾”。111.某32位計算機(jī)的Cache容量為16KB,Cache塊的大小為168,若主存與Cache地址映像采用直接映像方式,則主存地址為0×1234E8F8的單元裝入Cache的地址是()。A、00010001001101B、01000100011010C、10100011111000D、11010011101000答案:C解析:因為Cache容量為16KB,所以Cache地址長14位。主存與Cache地址映像采用直接映像方式,將32位的主存地址0×1234E8F8寫成二進(jìn)制,取低14位就是Cache地址。112.存儲器進(jìn)行一次完整的讀/寫操作所需的全部時間稱為()。A、存取時間B、存取周期C、CPU周期D、機(jī)器周期答案:B解析:存取周期是一次完整的讀/寫操作所需的全部時間,也就是連續(xù)兩次訪問存儲器操作的間隔時間。存取時間是指從啟動一次存儲器操作到完成該操作所經(jīng)歷的時間,所以存取時間小于存取周期。113.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)要占用()。A、一個指令周期B、一個機(jī)器周期C、一個存取周期D、一個時鐘周期答案:C解析:采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)需要占用CPU一個存取周期,即在該存取周期內(nèi),CPU不能訪存。114.關(guān)于基址尋址和變址尋址,下列說法中錯誤的是()。A、兩者都可擴(kuò)大指令的尋址范圍B、兩者在取操作數(shù)之前都需要對有效地址進(jìn)行計算C、在程序執(zhí)行過程中,基址寄存器的內(nèi)容不可變,變址寄存器中的內(nèi)容可變D、基址寄存器和變址寄存器的內(nèi)容都由用戶確定答案:D解析:基址寄存器常用來實現(xiàn)多道程序,其內(nèi)容一般由操作系統(tǒng)確定。115.微程序控制器比組合邏輯控制器速度要慢,主要是由于增加了從()讀取微指令的時間。A、主存儲器B、控制存儲器C、高速緩存D、指令寄存器答案:B解析:微程序控制方式下,微程序存儲在控制存儲器內(nèi),每一條微指令的執(zhí)行都需要對控制存儲器進(jìn)行訪問,執(zhí)行的速度比用組合邏輯控制器直接產(chǎn)生控制信號的方式慢。116.在Cache和主存構(gòu)成的兩級存儲系統(tǒng)中,Cache的存取時間為100ns,主存的存取時間為1μs,Cache訪問失敗后CPU才開始訪存。如果希望Cache-主存系統(tǒng)的平均存取時間不超過Cache存取時間的15%,則Cache的命中率至少應(yīng)為()。A、95%B、98%C、98.5%D、99.5%答案:C解析:設(shè)Cache-主存系統(tǒng)的平均存取時間為Cache存取時間的1.15倍時Cache命中率為p,則有100+1000×(1-p)=115,解之得,p=0.985=98.5%。117.以下關(guān)于CPU的敘述中,錯誤的是()。A、CPU產(chǎn)生每條指令的操作信號并將操作信號送往相應(yīng)的部件進(jìn)行控制B、程序計數(shù)器PC除了存放指令地址,也可以臨時存儲算術(shù)/邏輯運算結(jié)果C、CPU中的控制器決定計算機(jī)運行過程的自動化D、指令譯碼器是CPU控制器中的部件答案:B解析:CPU是計算機(jī)的控制中心,主要由運算器、控制器、寄存器組和內(nèi)部總線等部件組成??刂破饔沙绦蛴嫈?shù)器、指令寄存器、指令譯碼器、時序產(chǎn)生器和操作控制器組成,它是發(fā)布命令的“決策機(jī)構(gòu)”,即完成協(xié)調(diào)和指揮整個計算機(jī)系統(tǒng)的操作。它的主要功能有:從內(nèi)存中取出一條指令.并指出下一條指令在內(nèi)存中的位置;對指令進(jìn)行譯碼或測試,并產(chǎn)生相應(yīng)的操作控制信號,以便啟動規(guī)定的動作;指揮并控制CPU、內(nèi)存和輸入輸出設(shè)備之間數(shù)據(jù)的流動。程序計數(shù)器(PC)是專用寄存器,具有寄存信息和計數(shù)兩種功能,又稱為指令計數(shù)器,在程序開始執(zhí)行前,將程序的起始地址送入PC,該地址在程序加載到內(nèi)存時確定,因此PC的初始內(nèi)容即是程序第一條指令的地址。執(zhí)行指令時,CPU將自動修改PC的內(nèi)容,以便使其保持的總是將要執(zhí)行的下一條指令的地址。由于大多數(shù)指令都是按順序執(zhí)行的,因此修改的過程通常只是簡單地對PC加1。當(dāng)遇到轉(zhuǎn)移指令時,后繼指令的地址根據(jù)當(dāng)前指令的地址加上一個向前或向后轉(zhuǎn)移的位移量得到,或者根據(jù)轉(zhuǎn)移指令給出的直接轉(zhuǎn)移的地址得到。118.中斷向量表中保存的是()。A、被中斷程序的返回地址B、中斷服務(wù)程序入口地址C、中斷服務(wù)程序入口地址的地址D、中斷優(yōu)先級答案:B解析:中斷向量表中保存的是各中斷服務(wù)程序的人口地址,CPU響應(yīng)中斷時,由硬件生成中斷向量(又稱中斷向量表指針),CPU通過訪問該中斷向量指出的主存單元就可得到中斷服務(wù)程序入口地址。119.計算機(jī)的存儲器采用分級存儲體系的目的是()。A、解決存儲容量、價格與存取速度間的矛盾B、便于讀寫數(shù)據(jù)C、減小機(jī)箱的體積D、便于系統(tǒng)升級答案:A解析:計算機(jī)存儲系統(tǒng)有兩大部分,分別是主存速度快、價格高;外存價格低、速度慢。120.下列關(guān)于雙核技術(shù)的敘述中,正確的是()。A、雙核就是指主板上有兩個CPUB、雙核是利用超線程技術(shù)實現(xiàn)的C、雙核就是指CPU上集成兩個運算核心D、主板上最大的一塊芯片就是核心答案:C解析:雙核簡單來說就是2個核心,核心(core酷睿2)又稱為內(nèi)核,是CPU最重要的組成部分。CPU中心那塊隆起的芯片就是核心,是由單晶硅以一定的生產(chǎn)工藝制造出來的,CPU所有的計算、接受/存儲命令、處理數(shù)據(jù)都由核心執(zhí)行。A:每臺主機(jī)只有一個CPU;B:是多線程技術(shù)實現(xiàn)的;D:主板上最大的芯片是北橋芯片。121.關(guān)聯(lián)存儲器是按()進(jìn)行尋址的存儲器。A、地址指定與堆棧存取方式結(jié)合B、地址指定方式C、堆棧存取方式D、內(nèi)容指定方式答案:D解析:關(guān)聯(lián)存儲器,是一種不根據(jù)地址而是根據(jù)存儲內(nèi)容來進(jìn)行存取的存儲器,可以實現(xiàn)快速地查找快表。122.下列有關(guān)RAM和ROM的敘述中,正確的是()。Ⅰ.RAM是易失性存儲器.ROM是非易失性存儲器Ⅱ.RAM和ROM都是采用隨機(jī)存取的方式進(jìn)行信息訪問Ⅲ.RAM和ROM都可用作CacheⅣ.RAM和ROM都需要進(jìn)行刷新A、僅Ⅰ和ⅡB、僅Ⅱ和ⅢC、僅Ⅰ,Ⅱ,ⅢD、僅Ⅱ,Ⅲ,Ⅳ答案:A解析:主存主要有兩種,RAM(隨機(jī)存儲器)和ROM(只讀存儲器),都是采用′隨機(jī)存取的方式進(jìn)行信息訪問。故Ⅱ正確。RAM隨時讀寫,斷電數(shù)據(jù)全部丟失。ROM,只讀不寫,斷電數(shù)據(jù)不丟失。故Ⅰ正確。ROM不可以作為緩存(Cache),ROM不丟失數(shù)據(jù),也不需要刷新。123.磁盤存儲器的平均等待時間通常是指()。A、磁盤旋轉(zhuǎn)一周所需的時間B、磁盤旋轉(zhuǎn)半周所需的時間C、磁盤旋轉(zhuǎn)1/3周所需的時間D、磁盤旋轉(zhuǎn)2/3周所需的時間答案:B解析:磁盤存儲器的平均等待時間等于最大等待時間(即旋轉(zhuǎn)一圈的時間)與最小等待時間(不旋轉(zhuǎn))之和除以2,所以就等于旋轉(zhuǎn)半圈的時間。124.在Cache和主存構(gòu)成的兩級存儲體系中,主存與Cache同時訪問,Cache的存取時間是100ns,主存的存取時間是1000ns,如果希望有效(平均)存取時間不超過Cache存取時間的115%,則Cache的命中率至少應(yīng)為()。A、90%B、98%C、95%D、99%答案:D解析:設(shè)命中率為x,則可得到100x+1000(1-x)≤100×(1+15%),簡單計算后可得結(jié)果為x≥98.33%,因此命中率至少為99%。125.A、4.59375B、-20.59375C、-4.59375D、20.59375答案:D解析:126.雙端口存儲器所以能高速進(jìn)行讀/寫,是因為采用了()。A、高速芯片B、兩套相互獨立的讀寫電路C、流水技術(shù)D、新型器件答案:B解析:雙端口存儲器能并行工作,同時啟動多個模塊,兩個獨立的讀寫電路完全并行地工作,高速地進(jìn)行讀/寫。127.存儲器用來存放()。A、數(shù)據(jù)B、程序C、數(shù)據(jù)和程序D、正在被執(zhí)行的數(shù)據(jù)和程序答案:C解析:計算機(jī)中的存儲器的作用是存放數(shù)據(jù)和程序。128.某機(jī)器字長16位,主存按字節(jié)編址,轉(zhuǎn)移指令采用相對尋址,由兩個字節(jié)組成,第一字節(jié)為操作碼字段,第二字節(jié)為相對位移量字段。假定取指令時,每取一個字節(jié)PC自動加1。若某轉(zhuǎn)移指令所在主存地址為2000H,相對位移量字段的內(nèi)容為06H,則該轉(zhuǎn)移指令成功轉(zhuǎn)以后的目標(biāo)地址是()。A、2006HB、2004HC、2008HD、2010H答案:C解析:相對尋址通過將形式地址與程序計數(shù)器PC的內(nèi)容相加得到有效地址,即EA=(PC)+A;又機(jī)器字長16位,主存按字節(jié)編址,故該轉(zhuǎn)移指令取出后的PC值為2000H+2=2002H:所以該轉(zhuǎn)移指令成功后的目標(biāo)地址為06H+2002H=2008H。129.在下列存儲器中,哪種速度最快()。A、磁盤B、磁帶C、主存D、光盤答案:C解析:各種存儲器由于存儲介質(zhì)和內(nèi)部結(jié)構(gòu)的不同,其讀寫速度也不同。讀寫速度由快到慢的次序為:高速緩沖存儲器、主存儲器、輔助存儲器。各種輔助存儲器的讀寫速度由快到慢次序為:硬盤存儲器、光盤存儲器、磁帶存儲器。130.條件轉(zhuǎn)移指令執(zhí)行時所依據(jù)的條件來自()。A、指令寄存器IRB、程序計數(shù)器PCC、程序狀態(tài)字寄存器PSWRD、主存地址寄存器MAR答案:C解析:程序狀態(tài)字寄存器PSWR用來保存根據(jù)運算結(jié)果設(shè)置的各種狀態(tài)位,這些狀態(tài)位可以被測試;條件轉(zhuǎn)移指令正是通過測試這些狀態(tài)位來決定是否跳轉(zhuǎn)。131.某機(jī)主存容量64KB,按字節(jié)編址。主存地址OIOOH處有一條相對轉(zhuǎn)移指令,指令字長16位,其中,第一個字節(jié)為操作碼,第二個字節(jié)為相對位移量(用補(bǔ)碼表示),則該指令執(zhí)行結(jié)束后,后繼指令的地址范圍可能是()。A、OOOOH~FFFFHB、0080H~017FHC、0082H~0181HD、0080H~OIFFH答案:C解析:該指令取指結(jié)束后,PC值自動加2,即(PC)=0102H;相對位移量用8位補(bǔ)碼表示,故其范圍為80H~7FH,擴(kuò)展到16位為FF80H~007FH,與PC值相加就可得后繼指令的地址范圍為0082H~0181H。132.1010AH是()。A、表示一個錯誤的數(shù)B、表示一個十六進(jìn)制數(shù)C、表示一個十進(jìn)制數(shù)D、表示一個二進(jìn)制數(shù)答案:B解析:根據(jù)題干中的尾符“H”,我們可知為十六進(jìn)制的數(shù)。133.在微程序控制中,把操作控制信號編成()。A、微指令B、微地址C、操作碼D、程序答案:A解析:微程序控制的基本思想是把指令執(zhí)行所需要的所有控制信號存放在控制存儲器中,需要時從這個存儲器中讀取,即把操作控制信號編成微指令,存放在控制存儲器中。一條機(jī)器指令的功能通常用許多條微指令組成的序列來實現(xiàn),這個微指令序列稱為微程序。微指令在控制存儲器中的存儲位置稱為微地址。134.關(guān)于計算機(jī)設(shè)備間的信息交換,不正確的是()。A、內(nèi)存可以直接和CPU進(jìn)行信息交換B、內(nèi)存可以直接和硬盤進(jìn)行信息交換C、硬盤可以直接和CPU進(jìn)行信息交換D、打印機(jī)可以直接和內(nèi)存進(jìn)行信息交換答案:C解析:只有內(nèi)存可以直接與CPU交換信息,硬盤以及其他外設(shè)都不能直接和CPU進(jìn)行信息交換。135.在堆棧尋址中,設(shè)A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。如果進(jìn)棧操作順序是:(SP)-1→SP,(A)→Msp,那么出棧操作的順序應(yīng)是()。A.(Msp)→A,(SP)+1→SPA、(SP)+1→SP,(Msp)→AB、(SP)-1→SP,(Msp)→AC、(Msp)→D、(SP)-1→SP答案:A解析:堆棧是按特定順序進(jìn)行訪問的存儲區(qū),其訪問方式是后進(jìn)先出,即先存入的數(shù)據(jù)后讀出。對堆棧的操作有入棧和出棧兩種,兩者的操作完全相反,包括功能和順序均相反。136.CPU的中斷周期前可能是()。A、取指周期B、間址周期C、執(zhí)行周期D、以上都有可能答案:C解析:CPU在一個指令周期結(jié)束時,即一條指令的執(zhí)行周期結(jié)束后檢查是否有中斷請求,如果有則進(jìn)入中斷周期,故中斷周期前只可能是執(zhí)行周期。137.下列說法正確的是()。A、Cache容量一般不大,命中率不會很高B、Cache本身速度很快,但地址變換速度很慢C、Cache芯片速度一般比CPU的速度慢數(shù)十倍D、Cache存儲器查映象表和訪問物理Cache期間可以流水,使速度與CPU匹配。答案:D解析:Cache的命中和置換算法有一定的聯(lián)系。Cache的主要作用是緩解CPU和內(nèi)存的速度差異,增加CPU的命中率,提高CPU性能。138.目前我們所說的個人臺式商用機(jī)屬于()。A、巨型機(jī)B、中型機(jī)C、小型機(jī)D、微型機(jī)答案:D解析:微型計算機(jī)簡稱“微型機(jī)”“微機(jī)”,由于其具備人腦的某些功能,所以也稱其為“微電腦”。微型計算機(jī)是由大規(guī)模集成電路組成的、體積較小的電子計算機(jī)。它是以微處理器為基礎(chǔ),配以內(nèi)存儲器及輸入輸出(I/O)接口電路和相應(yīng)的輔助電路而構(gòu)成的裸機(jī)。139.如果主存容量為16M字節(jié),且按字節(jié)編址,表示該主存地址至少多少位?()A、16B、20C、24D、32答案:C解析:140.下列說法中,正確的是()。A、半雙工總線只能在一個方向上傳輸信息,全雙工總線可以在兩個方向上輪流傳輸信息B、半雙工總線只能在一個方向上傳輸信息,全雙工總線可以在兩個方向上同時傳輸信息C、半雙工總線可以在兩個方向上輪流傳輸信息,全雙工總線可以在兩個方向上同時傳輸信息D、半雙工總線可以在兩個方向上同時傳輸信息,全雙工總線可以在兩個方向上輪流傳輸信息答案:C解析:根據(jù)總線上信號的傳遞方向,總線可分為單向傳輸(單工)總線和雙向傳輸(雙工)總線。其中單工總線只能向一個方向傳遞信號。而雙工總線又可分為半雙工總線和全雙工總線。半雙工總線可以在兩個方向上輪流傳遞信號,全雙工總線可以在兩個方向上同時傳遞信號。141.定點運算器中判斷溢出的條件是()。A、最高符號位產(chǎn)生進(jìn)位B、符號位進(jìn)位和最高數(shù)值位進(jìn)位同時產(chǎn)生C、用般符號位表示數(shù)符,當(dāng)運算結(jié)果的兩個符號位不相同時D、用艘符號位表示數(shù)符,當(dāng)運算結(jié)果的兩個符號位相同時答案:B解析:用般符號法表示數(shù)符時,結(jié)果的兩個符號位代碼不一致時,表示溢出(01表示上溢,10表示下溢),兩個符號位的代碼一致時,表示沒有溢出,最高符號位永遠(yuǎn)表示結(jié)果的正確符號。142.存儲器的校驗是在信息進(jìn)行()操作時產(chǎn)生校驗位,讀出時進(jìn)行校驗。A、寫入B、讀出C、接收D、以上都不是答案:A解析:校驗碼常用方法就是在原始數(shù)據(jù)(數(shù)碼位)基礎(chǔ)上增加幾位校驗(冗余)位。為避免信息產(chǎn)生錯誤,在信息進(jìn)行寫入的時候產(chǎn)生校驗位。143.A、①控制器、②運算器、③存儲器、④輸入設(shè)備、⑤輸出設(shè)備B、①運算器、②控制器、③存儲器、④輸入設(shè)備、⑤輸出設(shè)備C、①運算器、②存儲器、③控制器、④輸入設(shè)備、⑤輸出設(shè)備D、①運算器、②控制器、③存儲器、④輸出設(shè)備、⑤輸入設(shè)備答案:B解析:第12題圖中所示為馮·諾依曼計算機(jī)硬件系統(tǒng)的五大基本部件,包括運算器、控制器、存儲器、輸入設(shè)備和輸出設(shè)備五大基本部件。144.下列關(guān)于動態(tài)流水線正確的是()。A、動態(tài)流水線是在同一時間內(nèi),當(dāng)某些段正在實現(xiàn)某種運算時,另一些段卻正在進(jìn)行另一種運算,這樣對提高流水線的效率很有好處,但會使流水線控制變得很復(fù)雜B、動態(tài)流水線是指運算操作并行C、動態(tài)流水線是指指令步驟并行D、動態(tài)流水線是指程序步驟并行答案:A解析:動態(tài)流水線是相對于靜態(tài)流水線來說的,靜態(tài)流水線上下段連接方式固定,而動態(tài)流水線的連接方式是可變的。145.在調(diào)頻制記錄方式中,利用()來寫0或1。A、電平高低的變化B、電流幅值的變化C、電流相位的變化D、電流頻率的變化答案:D解析:在調(diào)頻制記錄方式中,信息的寫入是依靠寫入電流頻率的變化來實現(xiàn)的,寫1時的電流變化頻率是寫0時電流變化頻率的2倍。146.設(shè)CPU與I/O設(shè)備以中斷方式進(jìn)行數(shù)據(jù)傳送,CPU響應(yīng)中斷時,該I/O設(shè)備接口控制器送給CPU的中斷向量表(中斷向量表存放中斷向量)指針是0800H,0800H單元中的值為1200H。則該I/O設(shè)備的中斷服務(wù)程序在主存中的入口地址為()。A、0800HB、0801HC、1200HD、1201H答案:C解析:中斷向量即是中斷服務(wù)程序的入口地址。147.某機(jī)字長32位,它的存儲容量為256MB,按字節(jié)編址,則它的尋址范圍大小為()。A、256MBB、(256-1)MBC、64MBD、(64-1)MB答案:A解析:該機(jī)存儲容量為256MB,又按字節(jié)編址,故其尋址范圍為0~256M-1,尋址空間大小為256MB。148.A、00011100B、10011100C、10011101D、以上都不是答案:C解析:149.對計算機(jī)軟、硬件資源進(jìn)行管理,是下列選項中()的功能。A、操作系統(tǒng)B、數(shù)據(jù)庫管理系統(tǒng)C、語言處理程序D、用戶程序答案:A解析:操作系統(tǒng)負(fù)責(zé)對計算機(jī)軟、硬件資源進(jìn)行管理,其功能包括進(jìn)程管理、存儲管理、文件管理、作業(yè)管理和設(shè)備管理。150.CPU在響應(yīng)中斷的過程中,保護(hù)現(xiàn)場的工作由()完成。A、中斷隱指令B、中斷服務(wù)程序C、A或B之一完成D、A和B共同完成答案:D解析:保護(hù)現(xiàn)場包括保護(hù)程序斷點和保護(hù)CPU內(nèi)部各寄存器內(nèi)容,其中,保護(hù)程序斷點的任務(wù)由中斷隱指令完成;而保護(hù)CPU內(nèi)部其他寄存器的任務(wù)由中斷服務(wù)程序來完成,故D項為正確選項。151.假設(shè)某計算機(jī)的存儲系統(tǒng)由Cache和主存組成。某程序執(zhí)行過程中訪存1000次,其中訪問Cache缺失(未命中)50次,則Cache的命中率是()。A、5%B、9.5%C、50%D、95%答案:D解析:假設(shè)某計算機(jī)的存儲系統(tǒng)由Cache和主存組成,某程序執(zhí)行過程中訪存1000次,其中訪問Cache缺失(未命中)50次,則Cache的命中率是(1000-50)/1000=950/o。152.在微型計算機(jī)中,微處理器的主要功能是進(jìn)行()。A、算術(shù)邏輯運算及全機(jī)的控制B、邏輯運算C、算術(shù)邏輯運算D、算術(shù)運算答案:A解析:微處理器是計算機(jī)一切活動的核心,它的主要功能是實現(xiàn)算術(shù)邏輯運算及全機(jī)的控制。153.用于對某個寄存器中操作數(shù)的尋址方式稱為()尋址。A、直接B、間接C、寄存器直接D、寄存器間接答案:C解析:操作數(shù)在寄存器中,為(寄存器)尋址方式,如MOVA,RO,即把RO中的值20H放入累加器A中,即A=20H。操作數(shù)地址在寄存器中,為(寄存器間接)尋址方式,如MOVA,RO,即把RO中的值做為操作數(shù)的地址,把此地址中的值放入累加器A中,即把內(nèi)存單元20H中的值放入A中,如此地址單元中的值為5,則A=5。154.下列關(guān)于補(bǔ)碼除法說法正確的是()。A、補(bǔ)碼不恢復(fù)除法中,夠減商。,不夠減商lB、補(bǔ)碼不恢復(fù)余數(shù)除法中,異號相除時,夠減商。,不夠減商1C、補(bǔ)碼不恢復(fù)除法中,夠減商1,不夠減商。D、以上都不對答案:B解析:補(bǔ)碼除法(不恢復(fù)余數(shù)法/加減交替法),異號相除是看夠不夠減,然后上商,夠減則商0,不夠減商1。155.計算機(jī)中常采用下列幾種編碼表示數(shù)據(jù),其中,±0編碼相同的是()。Ⅰ.原碼Ⅱ.反碼Ⅲ.補(bǔ)碼Ⅳ.移碼A、Ⅰ和ⅢB、Ⅱ和ⅢC、Ⅲ和ⅣD、Ⅰ和Ⅳ答案:C解析:156.把匯編源程序變成機(jī)器語言程序的過程是()。A、編譯B、編輯C、匯編D、鏈接答案:C解析:A項,編譯是將高級語言編寫的計算機(jī)程序通過編譯程序轉(zhuǎn)換為匯編語言的程序的過程;B項,不是計算機(jī)的專業(yè)術(shù)語;D項,鏈接是指將編譯后的各個子模塊鏈接在一起,形成完整的裝入模塊。157.采用虛擬存儲器的主要目的是()。A、提高主存的存取速度B、擴(kuò)大主存的存貯空間C、提高外存的存取速度D、擴(kuò)大外存的存貯空間答案:B解析:虛擬存儲器是以內(nèi)存與外存為基礎(chǔ)的一種技術(shù),由于主存容量的限制,需要在外存中開辟一部分空間作為與主存交換的存儲空間,這種交換是由操作系統(tǒng)完成的。158.虛擬存儲器常用的地址映像方式是()。A、組相聯(lián)B、直接C、全相聯(lián)D、段相聯(lián)答案:C解析:虛擬存儲器常用的地址映像方式是全相連映射,全相聯(lián)映像方式:將主存中的一個塊直接拷貝到Cache中任意一塊上,Cache的數(shù)據(jù)塊大小與主存的數(shù)據(jù)塊存儲的數(shù)據(jù)量大小相等。優(yōu)點:主存的塊調(diào)入Cache中的位置不受限制,所以沖突率最低,空間利用率高。缺點:無法從主存地址中直接獲得Cache的塊號,地址變換復(fù)雜,速度較慢。159.某機(jī)采用計數(shù)器定時查詢方式來進(jìn)行總線判優(yōu)控制,共有4個主設(shè)備競爭總線使用權(quán),當(dāng)計數(shù)器初值恒為102時,4個主設(shè)備的優(yōu)先級順序為()。A、設(shè)備0>設(shè)備1>設(shè)備2>設(shè)備3B、設(shè)備2>設(shè)備1>設(shè)備0>設(shè)備3C、設(shè)備2>設(shè)備3>設(shè)備0>設(shè)備1D、設(shè)備2=設(shè)備3=設(shè)備0=設(shè)備1答案:C解析:計數(shù)器初值為102,故設(shè)備2的優(yōu)先級最高,計數(shù)器值會遞增然后返回到0,故優(yōu)先級順序為設(shè)備2>設(shè)備3>設(shè)備0>設(shè)備1。160.取指令操作()。A、受到上一條指令的操作碼控制B、受到當(dāng)前指令的操作碼控制C、受到下一條指令的操作碼控制D、是控制器固有的功能,不需要在操作碼控制下進(jìn)行答案:D解析:取指令階段完成的任務(wù)是將現(xiàn)行指令從主存中取出來并送至指令寄存器中去。這個操作是公共的操作,與具體的指令無關(guān),所以不需要操作碼的控制。161.A、10010111B、10000111C、10101101D、11101001答案:C解析:CRC編碼由數(shù)據(jù)信息和校驗位共同組成,前5位為數(shù)據(jù)位,后3位為檢驗位。10101000÷1011,余數(shù)為101,將余數(shù)101(檢驗位)拼接在數(shù)據(jù)位的后面,就得到CRC碼。162.必須先通過計算才能得出有效地址的尋址方式是()。A、立即尋址B、直接尋址C、變址尋址D、間接尋址答案:C解析:163.某機(jī)字長32位,總線數(shù)據(jù)線寬度是16位,一個總線周期占用4個時鐘周期,總線時鐘頻率為10MHz,則總線帶寬是()。A、5MB/sB、10MB/sC、20MB/sD、40MB/s答案:A解析:總線數(shù)據(jù)寬度16位,即2B;一個總線周期占用4個時鐘周期,總線時鐘頻率為10MHZ,即1s內(nèi)共有2.5M個總線周期,共可傳輸5MB數(shù)據(jù),總線帶寬為5MB/s。164.虛擬存儲器中的頁表有快表和慢表之分,下面關(guān)于頁表的敘述中正確的是()。A、快表與慢表都存儲在主存中,但快表比慢表容量小B、快表采用了優(yōu)化的搜索算法,因此查找速度快C、快表比慢表的命中率高,因此快表可以得到更多的搜索結(jié)果D、快表采用快速存儲器件組成,按照查找內(nèi)容訪問,因此比慢表查找速度快答案:D解析:將當(dāng)前最常用的頁表信息存放在一個小容量的高速存儲器中,稱為快表,與快表相對應(yīng),存放在主存中的頁表稱為慢表。快表只是慢表的一個副本,而且只存放了慢表中很少的一部分??毂戆磧?nèi)容訪問,查表速度快。165.微型計算機(jī)的內(nèi)存編址方式是()。A、按字長編址B、CPU型號不同而編址不同C、按二進(jìn)制位編址D、按字節(jié)編址答案:D解析:存儲器以字節(jié)為單位存儲信息,為區(qū)別不同的字節(jié)存儲單元,每個存儲單元都被指定一個唯一的編號,稱為該單元的物理地址,地址編號從0開始,按順序加1,一般用十六進(jìn)制格式表示。166.計算機(jī)操作的最小時間單位是()。A、時鐘周期B、指令周期C、CPU周期D、微指令周期答案:A解析:時鐘周期也稱為T狀態(tài),是微處理器動作處理的最小時間單位。大小由系統(tǒng)確定的,是系統(tǒng)時鐘周期的倒數(shù)。一個指令周期包含若干個機(jī)器周期,一個機(jī)器周期又包含若干個時鐘周期(或節(jié)拍周期),每個指令周期內(nèi)的機(jī)器周期數(shù)可以不等,每個機(jī)器周期內(nèi)的節(jié)拍數(shù)也可以不等。167.操作碼位數(shù)決定()。A、指令字長短B、機(jī)器指令的種類C、字長D、程序長短答案:B解析:操作碼位數(shù)決定機(jī)器指令的種類。168.計算機(jī)系統(tǒng)采用補(bǔ)碼運算是為了()。A、與手工運算方式保持一致B、提高運算速度C、簡化計算機(jī)的設(shè)計D、提高運算精度答案:C解析:因為補(bǔ)碼的0的表示方法具有唯一性,而且數(shù)據(jù)在進(jìn)行計算的時候也具有封閉性,所以能夠簡化電路的邏輯,簡化計算機(jī)設(shè)計。補(bǔ)碼運算使計算機(jī)硬件能利用加法來實現(xiàn)其他運算,如減法。169.某總線有104根信號線,其中數(shù)據(jù)總線(DB)32根,若總線

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論