![用FIFO設計AD與DSP之間的接口_第1頁](http://file2.renrendoc.com/fileroot_temp3/2021-6/5/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e12/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e121.gif)
![用FIFO設計AD與DSP之間的接口_第2頁](http://file2.renrendoc.com/fileroot_temp3/2021-6/5/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e12/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e122.gif)
![用FIFO設計AD與DSP之間的接口_第3頁](http://file2.renrendoc.com/fileroot_temp3/2021-6/5/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e12/7cbed89b-9ab0-4b0e-af16-51ef6d9e1e123.gif)
下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、用FIFO設計A/D與DSP之間的接口摘要:在采用CCD對非透明薄板厚度的測量系統設計中,采用高速A/D和DSP等器件進行電路設計可以確定CCD的像點位置。由于A/D轉換器的采樣速率和DSP的工作時鐘頻率相差非常大,為了提高DSP的工作效率,避免數據丟失和控制方便,采用小容量的FIFO作為兩者之間的接口可以產生很好的效果。關鍵詞:A/D; DSP FIFO1 前言在使用CCD對非透明薄板厚度的測量系統設計中,筆者采用高速A/D和DSP等器件設計信號采 集和處理電路來確定CCD的像點位置。其具體電路如圖1所示,該信號采集和處理電路由CCD驅動電 路、加法電路、濾波放大等信號預處理電路、A/D轉換
2、電路、FI FO、DSP電路、時序與邏輯控制 產生電路、USE總線接口電路等組成。其中DSP芯片選用TI公司生產的TMS320C6211高 速數字信號處理芯片它主要用于對A/D轉換后的數據進行插值和重心算法處理,從而確定CCD上像元的位置,然后把處理后的數據通過USE總線傳輸到PC機進行厚度計算、結果顯示、存儲等后續(xù)處理。該電路所需的時鐘信號和采樣邏輯控制時序由一片FPGA芯片產生。當模擬信號由ADC轉換成數字信號后,往往都需要輸入DSPs的CPU作進一步處理。但A/D 轉換后數據輸出與DSP的讀外部數據的時鐘很難精確地配合。即使DSP能讀取到外部總線上的數據, 由于A/D速率是4MHz,DS
3、P外部存儲器時鐘為9 0MHz,為了讀到總線上的數據,DSP外部 存儲器讀寫時鐘也必須控制在4 MHz,這樣就大大降低了DSP的使用效率,同時再加上DSP處理數 據也需要一定的時間,而不能一味地讀取外部數據。所以,為了控制方便,避免數據丟失,設計時應采用 小容量的FIFO作為兩者之間的接口。本設計選用的FIFO芯片是Cypress公司的CY7C42 5 - 2 5 ns。該芯片容量為1kX9bit,存取時間最大為25ns,讀寫周期最小為35ns。該器件具有半滿(HF)、全滿(FF)和空(EF)三個標志位輸岀,可以同時滿足深度和寬度級聯的 需要。圖12 DSP與FIFO芯片的工作原理2.1 FI
4、FO讀寫過程FIFO的一次讀寫過程如圖2所示,由于FIFO是順序讀取數據,因此只需提供讀寫和其它控制信號線,而不需要一般RAM所需的地址線。若將兩路A/D輸出的數據存入FIFO中,每片FIFO用8bit 兩片FIFO即可級聯構成16bit的數據寬度。由于FIFO采用的是5V供電,所 以經電壓轉換器件7 4LVTH 2 4 4可將5V數據信號電平轉換成3 .3V,然后與DSP的16Ei t外部數據總線相連。再由FIFO的半滿信號HF作為外部中斷信號,當FIFO存儲器半滿時,便可 由HF經邏輯處理后向DSP發(fā)出中斷申請INT4。由于外部FIFO占用著DSP的CEO空間,所以讀信號的邏輯關系為:R=
5、CE0 + ARE,啟動DSP的EDMA(Enhanced Direct Memory Access )通道傳輸,可將FIFO中的數據讀入內部RAM中,這樣,在FIFO輸出數據的同時,也將A/D轉換的數據寫入了FIFO中,從而達到了同時讀寫的目的。使用EDM A方式傳輸數據的好處在于:EDMA控制器可以獨立于CPU工作,從而可方便地實現片內存儲器、片 內外設以及外部存儲空間之間的數據轉移。由外部中斷INT4啟動EDMA傳輸,可以大大提高傳輸速 率和CPU的工作效率DSP讀完2 0 4 8個數據后即開始處理,處理完后便可以在一次掃描結束與下 一次掃描尚未開始的時間內將16Eit計算結果數據輸岀,
6、總的處理時間為一個幀周期。FIFO的寫 信號可由FPGA產生,并可在A/D轉換結束后向FIFO寫數據。另外,在每一幀處理之后,還應由 FPGA輸出控制信號以對FIFO進行初始化,然后重新輸入下一幀數據。2.2 DSP的讀時序設計DSP可以通過硬件的ARDY信號和軟件設置來達到與異步外設之間進行通訊的目的DSP工作 時,硬件ARDY信號應始終有效。而如果采用軟件設置方法,則設計時需要考慮以下幾點:(1 ) SETUP 1;(2 ) STROEEtacc + tsu)ECLK;(3 ) STOBE trp ECLK ;(4 ) SETUP +STROBE + HOLDtrc ECLK ;其中,SE
7、TUP、 STROBE和HOLD是需要在EMIFCEO空間控制寄存器中配置的讀信號的三個狀態(tài)信號;tacc是FIFO的存取時間 (W25ns),tsu是數據建立時間(15ns), trp是讀脈沖寬度(25ns),trc是FIFO的讀周期(35ns)。由于本設計中DSP的內部時鐘為15 0MHz,外設時鐘ECLK為90MHz,所以,最后設定SETUP=1、STRO BE=2、HOLD=2來滿足DSP與異步FIFO接口的要求。2.3軟件設計圖3所示是該系統中DSP的軟件流程圖。由于TMS320C6211采用ROM加載的芯片自舉 模式,因此,在芯片復位過程中,EDMA將從位于外部CE1空間的EEPROM中拷貝1kB數據到 地址0處,并在傳輸結束后,使CPU退出復位狀態(tài),同時從地址0處開始執(zhí)行指令。由于主程序大小要 大于1kB,所以需要編寫B(tài)OOTLOAD(大小小于1kB )程序,以使其在復位后將程序從外部EEPROM拷貝到內部程序RAM中運行。在圖3所示的主程序流程圖中,當系統上電復位后,首先應進 行DSP的初始化,接著進行EDMA的中斷使能和初始化,然后由FIFO的半滿信號啟動EDMA傳 輸和由其觸發(fā)中斷程序。當傳輸完
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- Ortho-methyl-4-anilino-1-boc-piperidine-生命科學試劑-MCE-9872
- 2025年度網紅電商品牌購銷合同
- 2025年度礦山資源整合與投資合作協議
- 施工方案對土石方材料的要求與選擇
- 游泳教學與生命安全教育的融合
- 高校突發(fā)公共事件應急預案
- 數據中心安全管理措施與緊急情況應對實例分析
- 60條合同規(guī)定:如何實現一次性產品零使用
- 上市公司廣告策劃與執(zhí)行合同范本
- 二手房訂房合同條款解析
- 特殊教育導論 課件 第1-6章 特殊教育的基本概念-智力異常兒童的教育
- DB13(J)T145-2012建筑工程資料管理規(guī)程(上冊)
- 企業(yè)職務犯罪法制講座課件
- 2023學年完整公開課版家鄉(xiāng)的方言
- 護理質量管理課件
- 護理學基礎教案導尿術
- 顱腦外傷(新版)課件
- 《先秦漢魏晉南北朝詩》(精校WORD版)
- 分包商座談會領導致辭
- GB/T 16679-1996信號與連接的代號
- 高三考前押題卷文科綜合地理試卷(解析版)
評論
0/150
提交評論