Protel原理圖、PCB轉化到Cadence平臺上的方法_第1頁
Protel原理圖、PCB轉化到Cadence平臺上的方法_第2頁
Protel原理圖、PCB轉化到Cadence平臺上的方法_第3頁
Protel原理圖、PCB轉化到Cadence平臺上的方法_第4頁
Protel原理圖、PCB轉化到Cadence平臺上的方法_第5頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、Protel原理圖、PCB轉化到Cadence平臺上的方法隨著PC毆計的復雜程度和高速PC股計需求的不斷增加,越 來越多的PC暇計者、設計團隊選擇Cadence的設計平臺和工具。但 是,由于沒有Protel數(shù)據(jù)到Cadence數(shù)據(jù)直接轉換工具,長期以來 如何將現(xiàn)有的基于Protel平臺的設計數(shù)據(jù)轉化到Cadence平臺上來 一直是處于平臺轉化期的設計者所面臨的難題。 在長期實際的基礎上,結合現(xiàn)有工具的特點,提供一種將Protel原理圖、PCB專化到Cadence 平臺上的方法。1 . 使用的工具a)ProtelDXPSP4b)CadenceDesignSystems,Inc.CaptureCI

2、Sc)CadenceDesignSystems,Inc.OrcadLayoutd)CadenceDesignSystems,Inc.Layout2allegroe)CadenceDesignSystems,Inc.Allegro f)CadenceDesignSystems,Inc.Spetra2 .Protel 原理圖到 CadenceDesignSystems,Inc.CaptureCIS在 Protel 原理圖的轉化上我們可以利用 ProtelDXPSP2 的新功能來實現(xiàn)。通過這一功能我們可以直接將Protel 的原理圖轉化到CaptureCIS 中。這里,我們僅提出幾點通過實踐總結出來

3、的注意事項。1)ProtelDXP 在輸出CaptureDSN文件的時候,沒有輸出封裝信 息,在 Capture 中我們會看到所以元件的 PCBFootprint 屬性都是空這就需要我們手工為元件添加封裝信息, 這也是整個轉化過程中最耗時的工作。 在添加封裝信息時要注意保持與ProtelPCB 設計中的封裝一致性,以及Cadence在封裝命名上的限制。例如一個電阻,在Protel 中的封裝為 AXIAL0.4 ,在后面介紹的封裝庫的轉化中,將被修改為AXIAL04,這是由于Cadence不允許封裝名中出現(xiàn)“.”;再比如DB9接插件的封裝在 Protel中為DB9RA/F將會被改為 DB9RAF

4、因此我們在Capture 中給元件添加封裝信息時, 要考慮到這些命名的改變。2) 一些器件的隱藏管腳或管腳號在轉化過程中會丟失,需要在Capture 中使用庫的方法添加上來。通常易丟失管腳號的器件時電阻電容等離散器件。3) 在層次化設計中,模塊之間連接的總線需要在 Capture 中命名。即使在Protel 中已經(jīng)在父設計中對這樣的總線命名了,還是要在 Capture 中重新來過,以確保連接。4) 對于一個封裝中有多個部分的器件,要注意修改其位號。例如一個 74ls00 ,在 protel 中使用其中的兩個門,位號為U8A, U8B。這樣的信息在轉化中會丟失,需要重新添加。基本上注意到上述幾點

5、, 借助 ProtelDXP , 我們就可以將Protel的原理圖轉化到 Capture 中。進一步推廣,這也為現(xiàn)有的 Protel 原理圖符號庫轉化到 Capture 提供了一個途徑。3.Protel 封裝庫的轉化長期使用Protel作PC股計,我們總會積累一個龐大的經(jīng)過實踐檢驗的 Protel 封裝庫,當設計平臺轉換時,如何保留這個封裝庫總是令人頭痛。這里,我們將使用OrcadLayout,和的Cadence工具Layout2allegro 來完成這項工作。a) 在Protel中將PC的裝放置到一張空的PC沖,并將這個PC改件用ProtelPCB2.8ASCII的格式輸出出來;b) 使用

6、OrcadLayout 導入這個 ProtelPCB2.8ASCII 文件 ;c) 使用Layout2allegro 將生成的LayoutMAX文件轉化為Allegro 的 BR改件;d) 接下來, 我們使用 Allegro 的 Export 功能將封裝庫, 焊盤庫輸出出來,就完成了 Protel 封裝庫到 Allegro 轉化。4.ProtelPCB 到 Allegro 的轉化有了前面兩步的基礎,我們就可以進行ProtelPCB 到 Allegro的轉化了。 這個轉化過程更確切的說是一個設計重現(xiàn)過程, 我們將在Allegro 中重現(xiàn)ProtelPCB 的布局和布線。1) 將第二步 Captu

7、re 生成的Allegro 格式的網(wǎng)表傳遞到AllegroBRD 中,作為我們重現(xiàn)工作的起點 ;2) 首先,我們要重現(xiàn)器件布局。在Protel 中輸出 Place&Pick文件, 這個文件中包含了完整的器件位置, 旋轉角度和放置層的信息。我們通過簡單的手工修改,就可以將它轉化為 Allegro 的 Placement文件。 在 Allegro 中導入這個Placement 文件, 我們就可以得到布局3) 布線信息的恢復, 要使用 Spetra 作為橋梁。 首先, 從 Protel中輸出包含布線信息的SpetraDSN文件。對于這個DSMC件我們要注 意以下 2 點:a)Protel 中的層命名與 Allegro 中有所區(qū)別,要注意使用文本器作適當?shù)男薷模?Protel 中頂層底層分別為 Toplayer 和Bottomlayer ,而在Allegro 中這兩層曾稱為 TO林口 BOTTOM;b) 注意在 Spetra 中查看過孔的定義, 并添加到 Allegro 的規(guī)則 中。在 allegro 中定義過孔從 Spetra 中輸出布線信息

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論