1034《數(shù)字電子技術(shù)》作業(yè)答案_第1頁
1034《數(shù)字電子技術(shù)》作業(yè)答案_第2頁
1034《數(shù)字電子技術(shù)》作業(yè)答案_第3頁
1034《數(shù)字電子技術(shù)》作業(yè)答案_第4頁
1034《數(shù)字電子技術(shù)》作業(yè)答案_第5頁
已閱讀5頁,還剩20頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、精選文檔單選題(10.0 分)1. 1.邏輯表達(dá)式(A+B)(A+C)可以等效為(   )。A)  A:ABB)  B:A+BCC)  C:A+BD)  D:A+C糾錯(cuò)(10.0 分)2. 2函數(shù)Y=等價(jià)于()。 AY=A·B·C        BY=··         CY=    &

2、#160;    DY=A+A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)3. 3.A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)4. 4.邏輯函數(shù)F=AB+·的最簡(jiǎn)與或式為(   )A.+          

3、 B.+           C.+                     D.+ A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)5. 5邏輯函數(shù)F=B+B+BDE的最簡(jiǎn)與或式為

4、(   )   A.B+B         B.+B     C. A+C    D. A+CA)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)6. 6.邏輯函數(shù)F(A,B,C,D)=(0,2,9,13),其約束條件為B+CD=0,則最簡(jiǎn)與或式為(   

5、)   A.·+AB   B.·+BD    C.·+AD   D.·+BCA)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)7.  7.邏輯函數(shù)F=A+C的標(biāo)準(zhǔn)與或式為(   )A)  A: (1,2,3,4,5)B)  B:(1,3,4,5,7)C) 

6、; C: (1,3,4,5,6)D)  D:(1,2,3,5,7)糾錯(cuò)(10.0 分)8. 8. (   )可實(shí)現(xiàn)“線與”功能。A)  A:與非門B)  B:OD門C)  C:或非門D)  D:傳輸門糾錯(cuò)(10.0 分)9. A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)10.10.二進(jìn)制編碼器要對(duì)0,1,2,9共十個(gè)對(duì)象進(jìn)行編碼,則輸出

7、編碼的位數(shù)至少為()A)  A:3位B)  B:4位C)  C:5位D)  D:6位糾錯(cuò)(10.0 分)11.11.在CLK有效的情況下,當(dāng)輸入端D=0時(shí),則D觸發(fā)器的輸出端Q*=(   )A0         B1  CQ   DA)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)1

8、2.12. RS觸發(fā)器不具備以下哪個(gè)邏輯功能?(   ) A)  A:置“0”功能B)  B:置“1”功能C)  C:不變(保持)功能D)  D:翻轉(zhuǎn)(計(jì)數(shù))功能糾錯(cuò)(10.0 分)13.13.寄存器沒有(   )的功能。A)  A:移動(dòng)B)  B:比較C)  C:并/串轉(zhuǎn)換D)  D:計(jì)數(shù)糾錯(cuò)(10.0 分)14.14.為了將正弦信號(hào)轉(zhuǎn)換成與之頻率相同的脈沖信號(hào),可采用( 

9、 ) A)  A:施密特觸發(fā)器B)  B:移位寄存器C)  C:?jiǎn)畏€(wěn)態(tài)觸發(fā)器D)  D:多諧振蕩器糾錯(cuò)(10.0 分)15.15由555定時(shí)器構(gòu)成的施密特觸發(fā)器,在電源電壓VCC= 12V、無外加控制電壓VCO時(shí),回差電壓UT等于(   )A)  A:12 VB)  B:8VC)  C:4VD)  D:6V填空題1.二進(jìn)制數(shù)(10110110111)2對(duì)應(yīng)的十六進(jìn)制數(shù)是 5B7 。2.(10110

10、. 101)2轉(zhuǎn)換為等值的十進(jìn)制數(shù)為_(22.625)10_。3.二進(jìn)制數(shù)(1011100110)2對(duì)應(yīng)的十六進(jìn)制數(shù)是 3E6 。4.十進(jìn)制數(shù)(94)10轉(zhuǎn)換成8421BCD碼為_10010100_。5.十進(jìn)制數(shù)(798)10轉(zhuǎn)換成8421BCD碼為 0111 1001 1000 。6.十進(jìn)制數(shù)(257)10轉(zhuǎn)換成8421BCD碼為 0010 0101 0111 。7.2421BCD碼(1011 0011 1100)對(duì)應(yīng)的十進(jìn)制數(shù)為 536 。8.邏輯函數(shù)的反函數(shù)= 。9邏輯函數(shù)Z的反函數(shù)=_。 10.在基本邏輯公式中A+A= A 。11.邏輯變量X與“1”異或,相當(dāng)于 。12.三變量邏輯函數(shù)

11、F(A、B、C)的最小項(xiàng)m3的邏輯表達(dá)式為 13.三變量邏輯函數(shù)F(A、B、C)的最小項(xiàng)m4的邏輯表達(dá)式為_ _。14.邏輯函數(shù)A(BC)寫成與或表達(dá)式為_ _ _。 15.集成門電路可以分成TTL型和 CMOS型 。16.CMOS數(shù)字集成器件內(nèi)部由NMOS和_ PMOS _兩種場(chǎng)效應(yīng)管組成。17.對(duì)CMOS與非門的多余輸入端可以處理為_接正電源_。 18.一個(gè)觸發(fā)器可以存儲(chǔ) _1_位二進(jìn)制數(shù)。19.D觸發(fā)器的特性方程為 。20. JK觸發(fā)器的特性方程為_ _。21.在CLK有效的情況下,T觸發(fā)器具有保持和_計(jì)數(shù)_功能。22、施密特觸發(fā)器的正向閾值電壓為UT、負(fù)向閾值電壓為UT ,則回差電壓U

12、T 越大,抗干擾能力 越強(qiáng) 。23.施密特觸發(fā)器的正向閾值電壓為UT、負(fù)向閾值電壓為UT,則回差電壓UT = UT UT 。 24.一個(gè)由555定時(shí)器構(gòu)成的施密特觸發(fā)器,電源電壓VCC = 15V,在未外接控制輸入VCO 情況下,它的回差電壓UT = 5 V;在外接控制輸入VCO = 8V情況下,它的回差電壓UT = 4 V。25.由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器,若電源電壓為VC C = 15V,則在穩(wěn)定狀態(tài)時(shí), 定時(shí)電容 C 上的電壓uC為 0 V。26.單穩(wěn)態(tài)觸發(fā)器輸出脈沖寬度 tw由定時(shí)元件R、C確定,輸出脈沖寬度的表達(dá)式為tw = 1.1RC 。27.模數(shù)轉(zhuǎn)換器(ADC)兩個(gè)最重要的

13、指標(biāo)是轉(zhuǎn)換精度和 轉(zhuǎn)換速度 。28.逐次漸進(jìn)型A/D與并聯(lián)比較型A/D轉(zhuǎn)換比較,_并聯(lián)比較型_的轉(zhuǎn)換速度快。29.用逐次漸近A/D變換器和并聯(lián)A/D變換器實(shí)現(xiàn)n位二進(jìn)制碼變換時(shí),均需要比較器,其中逐次漸近A/D變換器中,需要的比較器數(shù)是_1_個(gè)。單選題(10.0 分)1. A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)2. 2.邏輯函數(shù)F=B+A+CB的標(biāo)準(zhǔn)與或式為(     )A)  A:(0,1,2,3

14、,5)B)  B:(1,2,3,4,6)C)  C: (3,4,5,6,7)D)  D: (2,3,4,5,7)糾錯(cuò)(10.0 分)3. 3. 邏輯函數(shù)F=ABC+D+D+BD的最簡(jiǎn)“與或”式為(     )A.ABC+D     B. ABC+D  C. ABC+D+D   D. ABC+D+BDA)  A:AB)  B:BC)  C:CD) &

15、#160;D:D糾錯(cuò)(10.0 分)4. 4.邏輯函數(shù)F(A,B,C,D)=(0,3,7,8,10),其約束條件為AB+D=0,則最簡(jiǎn)與或式為(     )A.D+A+D   B.D+A+·    C. AB+D+·       D. AB+D+BDA)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)5. 

16、;5.邏輯函數(shù)F=A+B+C+··的最簡(jiǎn)式為(   )A. ABC             B.··               C. A+B+C      D.1  A)  A:AB) &

17、#160;B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)6. A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)7. 7將TTL與非門作非門使用,則多余輸入端應(yīng)做(     )處理。A)  A:全部接高電平B)  B:部分接高電平,部分接地C)  C:全部接地D)  D:部分接地,部分懸空糾錯(cuò)(10.0

18、分)8. A)  A:AB)  B:BC)  C:CD)  D:D糾錯(cuò)(10.0 分)9. 9.在10線-4線優(yōu)先編碼器74HC147中,當(dāng)輸入9=0時(shí),則輸出3210=(     )A)  A:1001B)  B:1000C)  C:0111D)  D:0110糾錯(cuò)(10.0 分)10.10具有約束條件的觸發(fā)器是(     )A)

19、60; A:JK觸發(fā)器B)  B:D觸發(fā)器C)  C:T觸發(fā)器D)  D:RS觸發(fā)器糾錯(cuò)(10.0 分)11.11一個(gè)4位移位寄存器,現(xiàn)態(tài)為0000,如果串行輸入始終為1,則經(jīng)過4個(gè)移位脈沖后,寄存器的內(nèi)容為(     )A)  A:0001B)  B:0111C)  C:1110D)  D:1111糾錯(cuò)(10.0 分)12.12.設(shè)計(jì)一個(gè)四位二進(jìn)制寄存器,至少應(yīng)該選用觸發(fā)器的個(gè)數(shù)是( )A) &

20、#160;A:1B)  B:2C)  C:4D)  D:8糾錯(cuò)(10.0 分)13.13.下列觸發(fā)器中,具有回差特性的是(   )。A)  A:基本RS觸發(fā)器B)  B:施密特觸發(fā)器C)  C:主從JK觸發(fā)器D)  D:維持阻塞D觸發(fā)器糾錯(cuò)(10.0 分)14.14.下列各電路,具有脈沖幅度鑒別作用的電路是(     )。A)  A:?jiǎn)畏€(wěn)態(tài)觸發(fā)器B)  B:

21、施密特觸發(fā)器C)  C:多諧振蕩器D)  D:雙穩(wěn)態(tài)觸發(fā)器糾錯(cuò)(10.0 分)15.15.單穩(wěn)態(tài)觸發(fā)器的輸出狀態(tài)有(     )。A)  A:一個(gè)穩(wěn)態(tài),一個(gè)暫穩(wěn)態(tài)B)  B:兩個(gè)穩(wěn)態(tài)C)  C:沒有穩(wěn)態(tài)D)  D:三個(gè)穩(wěn)態(tài)分析計(jì)算題1.用公式法將函數(shù)F化簡(jiǎn)成最簡(jiǎn)與或式:解:2.利用卡諾圖將函數(shù)F化簡(jiǎn)成最簡(jiǎn)與或式:解:3.利用卡諾圖將函數(shù)F化簡(jiǎn)成最簡(jiǎn)與或式:F(A、B、C、D)=m(1,7,9,10,11,12,13,15)解:4列出邏輯

22、函數(shù)的真值表, 填卡諾圖,并化簡(jiǎn)邏輯函數(shù)式。解:真值表 填卡諾圖化簡(jiǎn)邏輯函數(shù)式:5. 已知邏輯函數(shù)的真值表如表,試寫出對(duì)應(yīng)的邏輯函數(shù)式,填卡諾圖,并化簡(jiǎn)邏輯函數(shù)式.ABCY00000011010101101000101111001110解:邏輯函數(shù)式: 填卡諾圖:化簡(jiǎn): 6.分析圖示邏輯電路的邏輯功能。圖中74LS138為集成3線8線譯碼器。要求寫出輸出邏輯式、列寫真值表、說明其邏輯功能?!窘狻枯敵鲞壿嬍?列寫真值表: 邏輯功能:三變量判偶電路。7. 分析圖示電路的邏輯功能。解:化簡(jiǎn):列邏輯真值表 :邏輯功能:這是一個(gè)全加器電路,A、B、C為加數(shù)、被加數(shù)和來自低位的進(jìn)位,Y1為和,Y2為進(jìn)位輸

23、出。8. 題8圖中74LS138為集成3線8線譯碼器。(1)寫出邏輯函數(shù)F的與或表達(dá)式;(2)若S1端接低電平,譯碼器處于何種狀態(tài)?F=?【解】(1)輸出邏輯式:(2)S1端接低電平,譯碼器處于禁止態(tài) F=0 9. 已知某八選一數(shù)據(jù)選擇器的表達(dá)式為:(1)寫出題9圖電路輸出Z的表達(dá)式;(2)求出Z的最簡(jiǎn)與或表達(dá)式?!窘狻坑蓤D可知,帶入八選一數(shù)據(jù)選擇器的表達(dá)式可得10題10(a)圖中CLK及A、B、的波形如題10(b)圖所示。(1)寫出觸發(fā)器次態(tài)Q*的最簡(jiǎn)函數(shù)表達(dá)式;(2)在題10(b)圖中畫出Q的波形。設(shè)觸發(fā)器起始狀態(tài)為0?!窘狻扛鶕?jù)題圖列出JK觸發(fā)器的輸入端表達(dá)式:代入JK觸發(fā)器的特性方程得

24、:設(shè)Q的初態(tài)為0,在時(shí)鐘的下降沿時(shí)刻計(jì)算Q*,作圖:t1時(shí)刻,A=0,B=0,Q=0,t2時(shí)刻,A=1,B=1,Q=1, t3時(shí)刻, A=0,B=1,Q=0, t4時(shí)刻,A=0,B=0,Q=1, t5時(shí)刻,,觸發(fā)器直接置零, 11. 題11(a)圖為邊沿JK觸發(fā)器構(gòu)成的電路。(1)寫出觸發(fā)器次態(tài)Q*的最簡(jiǎn)函數(shù)表達(dá)式;(2)CLK、A、B、的波形如題11(b)圖所示,試對(duì)應(yīng)畫出Q端的波形。設(shè)觸發(fā)器的起始狀態(tài)為0?!窘狻扛鶕?jù)題圖列出JK觸發(fā)器的輸入端表達(dá)式:代入JK觸發(fā)器的特性方程得:設(shè)Q的初態(tài)為0,在時(shí)鐘的下降沿時(shí)刻計(jì)算Q*,作圖:t1時(shí)刻,A=0,B=0,Q=0,t2時(shí)刻,A=1,B=0,Q=0, t3時(shí)刻,,觸發(fā)器直接置零, t4時(shí)刻,A=1,B=0,Q=0, t5時(shí)刻,A=0,B=0,Q=1, 12分析題12圖所示時(shí)序電路。要求:(1)寫出驅(qū)動(dòng)方程、狀態(tài)方程;(2)畫出狀態(tài)轉(zhuǎn)換圖(設(shè)Q2Q1的初態(tài)為00);(3)判斷該電路是幾進(jìn)制計(jì)數(shù)器?!窘狻浚?)驅(qū)動(dòng)方程:將驅(qū)動(dòng)方程帶入JK觸發(fā)器的特性方程后得到狀態(tài)方程為:(2)時(shí)序圖(3)該電路為(同步)三進(jìn)制(加法)計(jì)數(shù)器設(shè)計(jì)題1.用8選1數(shù)據(jù)選擇器74HC151(見題1圖)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論