項(xiàng)目10制作四人搶答器ppt課件_第1頁
項(xiàng)目10制作四人搶答器ppt課件_第2頁
項(xiàng)目10制作四人搶答器ppt課件_第3頁
項(xiàng)目10制作四人搶答器ppt課件_第4頁
項(xiàng)目10制作四人搶答器ppt課件_第5頁
已閱讀5頁,還剩39頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、工程10制造四人搶答器搶答器廣泛運(yùn)用于各種知識(shí)競(jìng)賽活動(dòng)中,它具有搶答、鎖存、數(shù)字顯示、復(fù)位等功能,是一種典型的數(shù)字產(chǎn)品。3.了解編碼器、譯碼器的根本功能知識(shí)目的5.了解RS、JK觸發(fā)器的電路組成、特點(diǎn)、邏輯功能、觸發(fā)方式4.了解常用數(shù)碼顯示器件的根本構(gòu)造和任務(wù)原理1.掌握組合邏輯電路的分析方法和步驟2.了解組合邏輯電路的種類1了解典型的集成編碼、譯碼電路、常用觸發(fā)器的引腳功能并能正確運(yùn)用 2能分析設(shè)計(jì)搶答器電路并安裝調(diào)試技藝目的編碼器組合邏輯電路分析與設(shè)計(jì) 制造四人搶答器 搭建三人表決器相關(guān)知識(shí)實(shí)訓(xùn)工程技藝訓(xùn)練工程小結(jié)譯碼器數(shù)字顯示器觸發(fā)器譯碼、顯示器編碼器功能測(cè)試及運(yùn)用觸發(fā)器功能測(cè)試及運(yùn)用1

2、.組合邏輯電路的分析一.組合邏輯電路分析與設(shè)計(jì)2.組合邏輯電路的設(shè)計(jì)1.組合邏輯電路的分析組合邏輯電路的特點(diǎn)(1)從功能上 (2)從電路構(gòu)造上恣意時(shí)辰的輸出僅取決于該時(shí)辰的輸入不含記憶存儲(chǔ)元件1.組合邏輯電路的分析知邏輯電路分析邏輯功能 由邏輯電路寫出邏函表達(dá)式; 化簡邏輯函數(shù)列真值表,判別其功能。例:試分析圖示電路的邏輯功能 。解:(1)由輸入端逐級(jí)向后遞推列表達(dá)式,化簡。分析步驟:義務(wù)1.組合邏輯電路的分析 1.組合邏輯電路的分析(2)由邏輯函數(shù)表達(dá)式列出真值表ABF0000111011101.組合邏輯電路的分析(3)分析功能由邏輯函數(shù)表達(dá)式和真值表可知,輸出與輸入的關(guān)系是,輸入端一樣時(shí)輸

3、出為0,輸入端不同時(shí)輸出為1。所以本圖由四個(gè)與非門組成的異或門。2.組合邏輯電路的設(shè)計(jì)知邏輯功能設(shè)計(jì)實(shí)現(xiàn)電路設(shè)計(jì)步驟: 分析義務(wù),確定輸入輸出變量,列真值表; 畫出邏輯圖并選擇適當(dāng)?shù)钠骷?shí)現(xiàn)功能。 寫出邏函表達(dá)式并化簡為適當(dāng)?shù)姆绞?;義務(wù)例:設(shè)計(jì)一個(gè)三人表決電路 ,用與非門實(shí)現(xiàn)。解:(1)分析義務(wù)確定輸入輸出變量。設(shè):分別用A、B、C代表三的意見,取值Y代表表決結(jié)果,Y=1,經(jīng)過;0,未經(jīng)過。A B CY0 0 0 0 0 10 1 00 1 11 0 01 0 11 1 01 1 110001101&CBAY(2)列真值表(3)寫出邏輯函數(shù)并化簡(4)畫出電路二.編碼器編碼,就是按照一定規(guī)那么

4、用數(shù)碼或符號(hào)表示特定對(duì)象的過程 。日常生活中采用的是十進(jìn)制編碼,而數(shù)字電路中是采用二進(jìn)制編碼。可以實(shí)現(xiàn)編碼功能的組合邏輯電路稱為編碼器。 典型編碼器83線編碼器104線編碼器1.83線編碼器3位二進(jìn)制編碼器Y2Y1Y0I7I1I0I0 I1 I2 I3 I4 I5 I6 I7Y0 Y2 Y31 0 0 0 0 0 0 00 1 0 0 0 0 0 00 0 0 0 0 0 0 1 0 0 0 0 0 1 1 1 1 任一時(shí)辰僅允許有一個(gè)輸入端為高電平(有效優(yōu)先編碼器輸 入輸 出I0I1I2I3I4I5I6I7Y2Y1Y0XXXXXXX1111XXXXXX10110XXXXX100101XXXX

5、1000100XXX10000011XX100000010X100000000110000000000特點(diǎn):允許同時(shí)輸入兩個(gè)以上的編碼信號(hào),但只對(duì)其中優(yōu)先權(quán)最高的一個(gè)進(jìn)展編碼。設(shè)I7優(yōu)先權(quán)最高I0優(yōu)先權(quán)最低2.104線編碼器十進(jìn)制數(shù)輸入輸出Y3Y2Y1Y00A000001A100012A200103A300114A401005A501016A601107A701118A810009A910013.典型編碼器74LS148邏輯符號(hào)集成8/3線優(yōu)先編碼器的端口和功能輸入:1個(gè)低電平有效的使能控制ST 8個(gè)低電平有效的開關(guān)量I0-I7 ,優(yōu)先級(jí)依序?yàn)?-0輸出:三位二進(jìn)制編碼輸出 Y2-Y0 一個(gè)低

6、電平有效的形狀輸出YEX, 一個(gè)低電平有效的擴(kuò)展輸出Ys,功能:當(dāng)使能有效時(shí)ST=0且有輸入有效時(shí) I0-I7中有0、輸出二進(jìn)制碼為輸入端口序號(hào)的二進(jìn)制反碼,形狀輸出YEX有效為0, Ys無效為1 ;當(dāng)使能有效但沒有有效輸入 I0-I7都為1時(shí),形狀輸出YEX無效為1, Ys有效為0 。 所以,Ys可以向低優(yōu)先級(jí)的編碼器傳送使能控制權(quán)。集成8/3線優(yōu)先編碼器的端口擴(kuò)展3.譯碼器譯碼是編碼的逆過程,它是將給定的二進(jìn)制數(shù)碼按照其原意翻譯成詳細(xì)特定信號(hào)。如輸入學(xué)生學(xué)號(hào),顯示學(xué)生的名字;輸入車號(hào),顯示車輛信息??梢詫?shí)現(xiàn)譯碼功能的電路稱為譯碼器。38線譯碼器104線譯碼器38線譯碼器1、構(gòu)造:多輸入、多

7、輸出輸入:使能控制開關(guān)量選通假設(shè)干個(gè), n位二進(jìn)制碼A0-An-1,輸出:N個(gè)開關(guān)量信號(hào): Y0-YN-1 N=2n。2、功能:當(dāng)使能控制有效時(shí)被選通,端口序號(hào)與輸入的二進(jìn)制碼值一樣的輸出端為有效電平,指示了當(dāng)前輸入碼,其他端口輸出無效電平。一組輸入碼只能使獨(dú)一的一個(gè)輸出有效電平與其他輸出端不同。3、輸出表達(dá)式:Yi An -1 A0 =mi 使能控制有效時(shí),每個(gè)輸出信號(hào)是輸入變量最小項(xiàng)。74LS74真值表四.數(shù)碼顯示器數(shù)碼管數(shù)字顯示器件是用來顯示數(shù)碼、文字或符號(hào)的器件,常用的數(shù)字顯示器件有:熒光數(shù)碼管、發(fā)光二極管數(shù)碼管LED和液晶數(shù)碼管 。LED數(shù)碼管數(shù)字顯示譯碼器滅零控制功能的8位數(shù)碼顯示

8、4位整數(shù)、4位小數(shù)當(dāng)RBI=0且輸入BCD碼為0000時(shí), 滅零。 整數(shù)部分的高位和小數(shù)部分的低位0滅顯。整數(shù)部分最低位和小數(shù)部分最高位的0必需顯示,RBI=1。五、觸發(fā)器具有記憶功能的邏輯單元稱為觸發(fā)器。觸發(fā)器是構(gòu)成時(shí)序電路的根本單元。特點(diǎn):具有兩個(gè)穩(wěn)定的形狀“0和“1;根據(jù)需求可以置“0、置“1。分類:功能RSJKD;TT構(gòu)造根本RS同步RS主從型。邊沿型1.根本RS觸發(fā)器&RDSDQQ(1)電路構(gòu)造兩與非門交叉耦合而成。兩輸入端RD、SD,兩互補(bǔ)輸出端Q、Q。用Q端的形狀表示觸發(fā)器的形狀。二、任務(wù)原理維持置00置11約束1*1 10 1 0Q0 0功能Q+1RDSD(2)真值表RD直接復(fù)

9、位端。SD直接置位端。011110001111100010011001001100111111QQSDRD或非門時(shí)序圖QQSDRD形狀不定動(dòng)作特點(diǎn)輸入信號(hào)時(shí)辰?jīng)Q議著輸出形狀。邏輯符號(hào)QQRDSDQQRDSD與非門或非門構(gòu)造簡單。輸入信號(hào)存在約束。電路每時(shí)每刻都接納輸入信號(hào)。(3)優(yōu)缺陷2.同步RS觸發(fā)器&RSQQ&CP(1)電路構(gòu)造由根本RS觸發(fā)器和導(dǎo)引門組成。(2)任務(wù)原理1110 0 100Qn+1=00約束1Qn+1=11Qn+1=QnQnR S功能Qn+1CP01111100000111100001001011動(dòng)作特點(diǎn)在CP0時(shí),不接納輸入信號(hào),在CP1時(shí)才接納。輸入信號(hào)決議觸發(fā)器的翻

10、轉(zhuǎn)方向形狀,時(shí)鐘脈沖決議觸發(fā)器的翻轉(zhuǎn)時(shí)辰,這是一切具有CP的觸發(fā)器的共同特點(diǎn)。RDSD時(shí)序圖RCPSQ干擾錯(cuò)誤邏輯符號(hào)(3)缺陷 輸入仍有約束 抗干擾才干差QQR Scp(4)改良為了提高可靠性,加強(qiáng)抗干擾才干,希望觸發(fā)器的次態(tài)僅取決于CLK的下降沿或上升沿到來時(shí)的輸入信號(hào)形狀,與在此前、后輸入的形狀沒有關(guān)系,即邊沿觸發(fā)器。3.邊沿JK觸發(fā)器輸 入輸 出功能RDSDCPJKQnn+10110直接置11001直接置000不允許1100Qnn保持110101置0111010置11111nQn翻轉(zhuǎn)(計(jì)數(shù))真值表符號(hào)引腳圖特點(diǎn):1.只在CP下降沿時(shí)辰形狀才有變化2.有四種功能邊沿JK觸發(fā)器波形圖只在觸發(fā)沿時(shí)辰輸出才會(huì)發(fā)生變化4.D觸發(fā)器常用集成D觸發(fā)器:實(shí)訓(xùn):制造四人搶答器工程一制造方向指示燈工程一制造四人搶答器搶答器原理圖義務(wù)要求4.通電測(cè)試 3.按原理圖進(jìn)展線路銜接 2.按原理圖要求在電路板上規(guī)劃 1.元器件識(shí)別與檢測(cè):對(duì)照元件清單清點(diǎn)并檢測(cè)所給元件 一、組合邏輯電路的特點(diǎn)任何時(shí)辰輸出的形狀直接由當(dāng)時(shí)的輸入形狀所決議,而與電路的原形狀無關(guān),不具備記憶功能 二、組合邏輯電路的分析步驟由邏輯電路圖寫出邏輯表達(dá)式化簡列出真值表由真值表分析電路的邏輯功能并加以闡明 工程小結(jié)三、組合邏輯電路的設(shè)計(jì)步驟根據(jù)實(shí)踐問題確定輸入輸出變量列出相應(yīng)的真值表由真值表列出邏輯表達(dá)式化簡

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論