




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、ZSDZB2018-080 數(shù)字邏輯電路實(shí)驗(yàn)套件等技術(shù)參數(shù)A1 包數(shù)字邏輯電路實(shí)驗(yàn)套件設(shè)備具體要求設(shè)備名稱數(shù)字邏輯電路實(shí)驗(yàn)套件數(shù)量40 套交貨地點(diǎn)中國(guó)石油大學(xué)(華東)青島校區(qū)合同簽訂后三十日內(nèi)機(jī)器全部就位安裝調(diào)試完成(如無法滿足, 請(qǐng)交貨時(shí)間在投標(biāo)文件中注明)。自驗(yàn)收合格起免費(fèi)質(zhì)保兩年以上(如無法滿足或有更優(yōu)質(zhì)保,請(qǐng)?jiān)谫|(zhì)保期限投標(biāo)文件中注明)。具體技術(shù)要求一、系統(tǒng)硬件指標(biāo):電源開關(guān)及保險(xiǎn)管:帶有 220V 的總電源開關(guān);提供 12V、+5V 電源,不但可以完成 TTL電平實(shí)驗(yàn),還可以完成 CMOS及多級(jí)集成運(yùn)算放大器實(shí)驗(yàn), 自帶過流保護(hù)功能;具有兩路單脈沖輸出單元: 可同時(shí)輸出獨(dú)立的兩組 4
2、路正負(fù)脈沖,單脈沖按鍵采用的微動(dòng)開關(guān),具備抖動(dòng)消除功能;具有連續(xù)脈沖信號(hào)源:采用專用 IC 實(shí)現(xiàn),不需要燒寫程序,信號(hào)源輸出頻率多檔可調(diào),支持 1-10HZ、100-1KHZ、 1K-10KHZ、10K-100KHZ,每一檔均可以連續(xù)細(xì)調(diào);具有邏輯輸入及顯示電路: 至少支持 5 個(gè) 7 段數(shù)碼管:用邏輯器件產(chǎn)生譯碼電路,將從輸入 D、C、B、A 接線孔的已編碼 BCD碼信號(hào)譯出來后,直接顯示到 7 段數(shù)碼管上;至少支持 12 路邏輯電平輸入, 13 位 LED顯示輸出;具有邏輯筆單元用來檢測(cè)高、低、高阻三種邏輯狀態(tài);實(shí)驗(yàn)箱面板具備 JTAG數(shù)據(jù)多用途插座,既可作為數(shù)據(jù)傳輸使用,又可作為電源插座
3、使用;實(shí)驗(yàn)箱具有 3*18mm 的銅柱,作為擴(kuò)展電子創(chuàng)新模塊的固定接口,可擴(kuò)展電子創(chuàng)新、實(shí)訓(xùn)、實(shí)習(xí)模塊;至少具備 4 組 14Pin 芯片插座; 5 組 16Pin 芯片插座; 1 組 20Pin 芯片插座;1 組 24Pin 芯片插座,要求寬、窄都可以插;1 組 28Pin 芯片插座,要求寬、窄都可以插; 1 路報(bào)警指示 LED及蜂鳴器警示單元; 10K、100K、1M 旋鈕可調(diào)電位器,每只電位器均有輸出限流保護(hù);具有可自由插接的元器件: 1K、5.1K、 10K 等多只電阻, 0.01 和 0.1uF 等多只電容, 32768Hz 無源晶振等器件;全通的鍍銀銅管不少于 55 個(gè),組成不同的
4、形狀用于插接各種電子器件,以上不同的器件,可供學(xué)生完成各類創(chuàng)新實(shí)驗(yàn);面板帶有 1 個(gè)擴(kuò)展電源排座單元, 可直接通過排線的方式為擴(kuò)展的創(chuàng)新模塊電路供電;系統(tǒng)可擴(kuò)展“數(shù)字邏輯” ISP可編程 CPLD/FPGA,可以滿足課程設(shè)計(jì)和畢業(yè)設(shè)計(jì)的需要,以及數(shù)字邏輯課程實(shí)驗(yàn)的要求配備數(shù)字邏輯實(shí)驗(yàn)創(chuàng)新套件,采用 ALTERA新型 EPM240 系列 CPLD器件和EP4CE6系列雙處理器器件, IO 支持 5V,PLD模塊上自帶時(shí)鐘模塊,支持時(shí)序編程邏輯設(shè)計(jì), 帶有開發(fā)仿真工具, 要求所有 CPLD的 IO 引出 2 號(hào)孔的同時(shí),還要同步引出 2 組與面包板兼容的彈簧針孔;配備非正弦數(shù)字濾波分解創(chuàng)新套件、
5、多次倍頻器創(chuàng)新套件, 要求投標(biāo)現(xiàn)場(chǎng)帶有樣品或視頻證明;配備自檢及邏輯顯示創(chuàng)新開發(fā)套件,要求投標(biāo)現(xiàn)場(chǎng)帶有樣品或視頻證明;A.配備故障自檢繼電器創(chuàng)新套件:該套件通須實(shí)現(xiàn)對(duì)+12V、-12V、+5V 等電源的檢測(cè)是否工作正常,而且還可以檢測(cè)數(shù)字電路掛箱面板上的所有器件是否有損壞的情況,同時(shí),將檢測(cè)正常的項(xiàng)目顯示在 LCD 液晶屏上,若發(fā)現(xiàn)某一項(xiàng)電路出現(xiàn)故障,則自動(dòng)全部斷電(自檢系統(tǒng)除外,自檢系統(tǒng)為獨(dú)立工作電源),同時(shí)有故障的項(xiàng)目也在 LCD液晶上顯示出來。B.配備八通道 30M 邏輯分析儀創(chuàng)新套件: 該套件通過 SOPC數(shù)字器件完成高速采集處理,采用單片機(jī)為控制器, 通過實(shí)驗(yàn)箱上面的的普通實(shí)驗(yàn)導(dǎo)線插
6、孔, 采集各路數(shù)字邏輯信號(hào), 共有 8 個(gè)獨(dú)立的通道, 而且每個(gè)通道可采集的信號(hào)頻率范圍不小于 0.1HZ-30MHZ,邏輯信號(hào)采集完畢后, 可通過實(shí)驗(yàn)箱的上的 LCD顯示屏顯示邏輯波形,邏輯波形可顯示的模式有 2 通道模式、 4 通道模式、 8 通道模式。要求設(shè)備帶有可完成以下實(shí)驗(yàn)的實(shí)驗(yàn)芯片及其他相關(guān)電子元件, 附帶全系列芯片 3套。二、該實(shí)驗(yàn)套件須支持以下實(shí)驗(yàn)項(xiàng)目:實(shí)驗(yàn)一TTL集成邏輯門的邏輯功能與參數(shù)測(cè)試實(shí)驗(yàn)二集成邏輯電路的連接和驅(qū)動(dòng)實(shí)驗(yàn)三組成邏輯電路的設(shè)計(jì)與測(cè)試實(shí)驗(yàn)四譯碼器及其應(yīng)用實(shí)驗(yàn)五數(shù)據(jù)選擇器及其應(yīng)用實(shí)驗(yàn)六觸發(fā)器及其應(yīng)用實(shí)驗(yàn)七計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)八移位寄存器及其應(yīng)用實(shí)驗(yàn)九使用門電路產(chǎn)
7、生脈沖信號(hào)自激多諧振蕩器實(shí)驗(yàn)十單穩(wěn)壓觸發(fā)器與施密特觸發(fā)器脈沖延時(shí)與波形整形電路實(shí)驗(yàn)十一555 時(shí)基電路及其應(yīng)用實(shí)驗(yàn)十二D/A 和 A/D 轉(zhuǎn)換器實(shí)驗(yàn)十三智力競(jìng)賽搶答裝置實(shí)驗(yàn)十四電子秒表實(shí)驗(yàn)十五3?位直流數(shù)字電壓表實(shí)驗(yàn)十六數(shù)字頻率計(jì)?實(shí)驗(yàn)十七數(shù)字邏輯可編程創(chuàng)新實(shí)驗(yàn)項(xiàng)目實(shí)驗(yàn)十八非正弦數(shù)字濾波分解創(chuàng)新實(shí)驗(yàn)實(shí)驗(yàn)十九多次倍頻器創(chuàng)新實(shí)驗(yàn)數(shù)字邏輯編程實(shí)驗(yàn)實(shí)驗(yàn)一ISP可編程實(shí)驗(yàn):組合邏輯3-8 譯碼器的設(shè)計(jì)實(shí)驗(yàn)二ISP可編程實(shí)驗(yàn):半加器實(shí)驗(yàn)實(shí)驗(yàn)三ISP可編程實(shí)驗(yàn):全加器實(shí)驗(yàn)實(shí)驗(yàn)四ISP可編程實(shí)驗(yàn):加法器實(shí)驗(yàn)五ISP可編程實(shí)驗(yàn):譯碼器實(shí)驗(yàn)六ISP可編程實(shí)驗(yàn):計(jì)數(shù)器實(shí)驗(yàn)七ISP可編程實(shí)驗(yàn):移位寄存器實(shí)驗(yàn)八ISP可
8、編程實(shí)驗(yàn):數(shù)據(jù)比較器三、其他要求要求以上設(shè)備功能、操作方面須能夠與原有設(shè)備兼容;A2 包數(shù)字邏輯電路實(shí)習(xí)套件設(shè)備具體要求設(shè)備名稱數(shù)字邏輯電路實(shí)習(xí)套件數(shù)量70 套交貨地點(diǎn)中國(guó)石油大學(xué)(華東)青島校區(qū)合同簽訂后三十日內(nèi)機(jī)器全部就位安裝調(diào)試完成(如無法滿足, 請(qǐng)交貨時(shí)間在投標(biāo)文件中注明)。自驗(yàn)收合格起免費(fèi)質(zhì)保兩年以上(如無法滿足或有更優(yōu)質(zhì)保,請(qǐng)?jiān)谫|(zhì)保期限投標(biāo)文件中注明)。具體技術(shù)要求一、數(shù)字邏輯電路實(shí)習(xí)基礎(chǔ)套件具備 4 通道 12 位 5MSPS實(shí)時(shí)采樣模擬輸入通道, 輸入范圍 25V,帶寬 1MHz;可配置為 4 通道 5MSPS示波器;具備 3 通道函數(shù)信號(hào)發(fā)生器 / 信號(hào)源,可輸出正弦、方波、
9、三角波和任意波形,高速通道須支持頻率 1MHz,頻率步進(jìn) 1Hz,波形幅度范圍 5mVpp - 10 Vpp,調(diào)節(jié)步進(jìn) 5mV;慢速通道支持頻率 60KHz,頻率步進(jìn) 1Hz,波形幅度范圍 5mVpp - 10 Vpp,調(diào)節(jié)步進(jìn) 5mV;支持 12 通道靜態(tài)輸入(與邏輯分析儀復(fù)用) ,可配置為帶譯碼的 3 位數(shù)碼管,或 12 路 LED;支持靜態(tài)輸出(與脈沖信號(hào)發(fā)生器復(fù)用) ,可輸出時(shí)鐘、正負(fù)脈沖、單次邊沿、電平開關(guān)等時(shí)序;具備可編程多功能數(shù)字 IO,提供參數(shù)化編程的 GPIO,SPI, I2C, UART和 PWM 功能;具備脈沖信號(hào)發(fā)生器,獨(dú)立 12 通道,最高刷新率 20KSPS,可輸出
10、自定義的脈沖序列;支持頻譜圖儀功能, DC-2.5MHz,可選帶寬和窗函數(shù)、平均模式。支持波特圖分析儀功能,頻率范圍為 1Hz 至 1MHz;支持邏輯分析儀功能,獨(dú)立 12 通道,最高采樣率 200KSPS,支持單次、連續(xù)和實(shí)時(shí)采樣模式;對(duì)外供電,提供一組 12V 固定輸出,輸出電流 75mA;一組固定 5V 輸出,輸出電流 300mA/100mA;一組 3.3V 輸出,輸出電流 200mA;所有電源均帶有短路保護(hù)功能;提供 Labview 二次開發(fā)函數(shù)對(duì)采集到的數(shù)據(jù)完成自定義以及更為復(fù)雜的分析,提供完整的 Labview 開發(fā)例程;提供與硬件平臺(tái)配套的免費(fèi)的 PC+微信端實(shí)驗(yàn)交互系統(tǒng),實(shí)現(xiàn)互
11、聯(lián)網(wǎng) +實(shí)驗(yàn)管理,包括實(shí)驗(yàn)和課件資源發(fā)布,通知系統(tǒng),實(shí)驗(yàn)報(bào)告上傳,實(shí)驗(yàn)數(shù)據(jù)和儀器截圖上傳,教師批改等一系列功能;實(shí)驗(yàn)平臺(tái)須配備至少三條面包板,和數(shù)字電路實(shí)驗(yàn)配套;其他配件:剝線鉗、鑷子、 USB線 、實(shí)驗(yàn)導(dǎo)線(至少 60 根);要求投標(biāo)現(xiàn)場(chǎng)帶有樣品或視頻證明二、數(shù)字邏輯電路實(shí)習(xí)開發(fā)套件要求和數(shù)字邏輯電路實(shí)習(xí)基礎(chǔ)套件配套使用可調(diào)電源模塊:輸出 5 到 15V 電源模塊, 400mA,電位器調(diào)節(jié);板載 FPGA模塊:基于 Altera EPCE6,配置芯片 EPCS16,50M 時(shí)鐘;板載 USB Blaster;板載 6 位數(shù)碼管, 16 路 LED,8 路按鍵, 8 路撥動(dòng)開關(guān),一路無源蜂鳴器
12、;板載 EEPROM存儲(chǔ)器, UART轉(zhuǎn) USB電路;2*20 路 IO 通過面包板 IO 引出, 32 路 IO 通過 2.54 排針或排母引出一路上升沿,一路下降沿;一路正脈沖,一路負(fù)脈沖;一路連續(xù)脈沖三、多頻段天線三頻段垂直全向天線支持 144M、400M 、900M、1.2G、2.4G、5.8G 等頻段。 Extended receive range: 118-160MHz, 250-290MHz,; 360-390MHz, 420-470MHz, 820-960MHz, 1260-1300MHz;146MHz 0dBi 1?4 wave; 446MHz 0dBi 1?4 wave;1
13、200MHz 3.4dBi 5?8 wave。2.雙頻段 2.4 至 2.48GHz和 4.9 至 5.9GHz垂直全向天線,增益為3dBi。雙頻段 824 至 960MHz, 1710 至 1990 MHz 的全向天線,涵蓋移動(dòng)終端 / PCS 和 ISM 頻段,增益為 3dBi;Max Power: 10 watts。A3 包數(shù)字邏輯電路實(shí)習(xí)套件設(shè)備具體要求設(shè)備名稱EDA設(shè)備數(shù)量35 套交貨地點(diǎn)中國(guó)石油大學(xué)(華東)青島校區(qū)合同簽訂后三十日內(nèi)機(jī)器全部就位安裝調(diào)試完成(如無法滿足, 請(qǐng)交貨時(shí)間在投標(biāo)文件中注明)。自驗(yàn)收合格起免費(fèi)質(zhì)保兩年以上(如無法滿足或有更優(yōu)質(zhì)保,請(qǐng)?jiān)谫|(zhì)保期限投標(biāo)文件中注明)
14、。具體技術(shù)要求EDA設(shè)備包含 EDA開發(fā)板主板( 35 套)、EDA開發(fā)板子板 1 ( 35 套)、EDA開發(fā)板子板 2(35 套)、SOC開發(fā)板( 5 套)。一、 EDA 開發(fā)板主板( 35 套)板載 FPGA 器件:Cyclone V SX SoC 5CSXFC6D6F31C6N;110,000 個(gè) LE、41,509個(gè) ALM;5,761 Kbits embedded memory;6 個(gè) FPGA PLL、3 個(gè) HPS PLL;2 個(gè)硬件存儲(chǔ)控制器。基于 ARM 的 HPS:925 MHZ, ARM Cortex-A9 MPCore雙核處理器; 512 KB 共享 L2 緩存; 64
15、 KB 可擦寫 RAM;支持 DDR2、DDR3、LPDDR1 和 LPDDR2 的多埠 SDRAM 控制器; 8-channel DMA 控制器。配置與調(diào)試:FPGA 端串行配置晶元 EPCS128;USB Blaster II,普通 B 型 USB 連接頭;存儲(chǔ)器件: FPGA 端 64MB (32Mx16) SDRAM; HPS 端 1GB (2x256Mx16) DDR3 SDRAM;HPS 端 Micro SD 卡槽。通信接口:2 個(gè) USB 2.0 Host 端口 (ULPI 接口配備 USB A 型連接頭);HPS 端USB 轉(zhuǎn) UART( Micro USB B 型連接頭);H
16、PS 端 10/100/1000 以太網(wǎng)接口;PS/2鼠標(biāo) / 鍵盤連接器; IR 收發(fā)器。21. 連接頭: 1 個(gè) 40 引腳擴(kuò)展界面,電平 3.3V;1 個(gè) HSMC 連接頭,可配置的 I/O 標(biāo)準(zhǔn) 1.5/1.8/2.5/3.3V;1 個(gè) 10 引腳 ADC 輸入接口; 1 個(gè) LTC 連接頭 ( 1個(gè) SPI Master,1 個(gè) I2C 和 1 個(gè) GPIO 界面)。顯示器: 24 bit VGA DAC; HPS 端 128x64 點(diǎn)陣式背光 LCD 顯示屏。音頻: 24-bit CODEC,line-in ,line-out ,microphone 插孔。視頻輸入: TV 譯碼器
17、 (NTSC/PAL/SECAM)和 TV 輸入連接頭。模數(shù)轉(zhuǎn)換器:轉(zhuǎn)換速率: 500 Ksps;8 通道;分辨率: 12 bits;模擬輸入范圍:0 4.096 V。開關(guān)、按鈕、指示器:FPGA 端 4 個(gè)按鍵;FPGA 端 10 個(gè)開關(guān);11 個(gè) LED (FPGA端 10 個(gè) 、 HPS 端 1 個(gè) ); 2 個(gè) HPS 端 重 置 按 鈕 ( HPS_RST_、n HPS_WARM_RST )n;6 個(gè)七段數(shù)碼顯示管。傳感器: HPS 端重力傳感器。電源: 12V 直流電源輸入。打架哪哈二、 EDA開發(fā)板子板 1(35 套)板載芯片: Cyclone V SE SoC5CSEMA5F3
18、1C6N 雙核 ARM Cortex-A9 (HPS)85K 可編程邏輯單元4450K 嵌入式內(nèi)存?zhèn)€分立的鎖相環(huán)個(gè)內(nèi)存硬件控制器配置資源FPGA 端配置芯片 EPCS128內(nèi)建 USB Blaster II電路 (帶常用的 B 型 USB連接器)存儲(chǔ)器件FPGA端 64MB (32Mx16) SDRAMHPS 端 1GB (2x256MBx16) DDR3 SDRAM HPS端 microSD card卡槽外圍設(shè)備個(gè) USB 2.0 Host 端口 (ULPI 接口, USB A型連接器 ) UART to USB (USB Mini 型B連接器 )10/100/1000 以太網(wǎng)路接口PS/2
19、 鼠標(biāo) / 鍵盤接口IR 發(fā)射器 / 接收器I2C 多路復(fù)用器連接器兩個(gè)一個(gè)一個(gè)40 引腳的 GPIO 擴(kuò)展槽10 引腳的ADC輸入插頭LTC連接器(其中包含一個(gè)SPI主模式接口,一個(gè)I2C總線,一個(gè)GPIO接口)6.顯示24-bit VGA DAC音頻24-bit CODEC,帶有 Line-in,line-out 和 microphone-in 三個(gè)插孔視頻輸入TV 解碼器 (NTSC/PAL/SECAM)以及 Video-in 接頭ADC采樣頻率 : 500 KSPS通道數(shù):8分辨率 : 12-bit模擬電壓輸入范圍:04.096V開關(guān),按鈕, LED 燈5 個(gè)用戶按鍵( FPGA 端
20、4 個(gè), HPS端 1 個(gè))FPGA端 10 個(gè)用戶開關(guān)11 個(gè)用戶 LED燈 ( FPGA 端 10 個(gè), HPS端 1 個(gè))2 個(gè) HPS 復(fù)位按鈕( HPS_RESET_和n HPS_WARM_RST_)n6 個(gè) 7 段數(shù)碼管顯示傳感器HPS 端 G-Sensor電源12V DC 輸入三、 EDA 開發(fā)板子板 2(35 套)通過藍(lán)牙核心規(guī)范 2.1 版本認(rèn)證模組 , 支持藍(lán)牙 2.1 + Enhanced Data Rate (EDR)向下兼容藍(lán)芽 2.0, 1.2, and 1.1等核心規(guī)范版本低功耗 (26 uA sleep, 3 mA connected, 30 mA transm
21、it)具備 UART (SPP or HCI)和 USB (HCI only)資料傳輸接口具備 Sustained SPP data rates: 240 Kbps (slave), 300 Kbps (master)具備 HCI data rates: 1.5 Mbps sustained, 3.0 Mbps burst in HCI mode四、 SOC開發(fā)板( 5 套)板載 FPGA 芯片 :Stratix IV GX EP4SGX230;228,000 logic elements (LEs);17,133K total memory Kbits;1,288 18x18-bit mul
22、tipliers blocks;2 PCI Express hard IP blocks; 744 user I/Os;8 phase locked loops (PLLs); Stratix IV GX EP4SGX530; 531,200 logic elements (LEs); 27,376K total memory Kbits; 1,024 18x18-bit multipliers blocks;4 PCI Express hard IP Blocks;744 user I/Os;8 phase locked loops (PLLs)。FPGA 配置: JTAG and Fast
23、 Passive Parallel (FPP) configuration;內(nèi)建 USB Blaster電路內(nèi)存: 64 MB Flash with a 16-bit data bus; 2 MB ZBT SSRAM;I2C EEPROM;Two DDR2 SO-DIMM Sockets;400 MHz clock rate;Maximum theoretical bandwidth of over 102 Gbps;Up to 8-Gbyte capacity in totalSD Card Socket:支持 SPI 以及 SD 1-bit 兩種 SD Card 讀取模式按鈕,開關(guān)與 LE
24、D:4 個(gè)按鈕; 4 個(gè)滑動(dòng)開關(guān); 8 個(gè) LED;8 位 DIP 開關(guān); 2 個(gè)七段數(shù)碼顯示管; 2 個(gè)獨(dú)立的七段數(shù)碼顯示管On-Board Clocks:3 Programmable PLLs configured via FPGA;o HSMA, HSMB transceiver clock source; o SATAreference clock;o FPGA LVDS clock input ; 50MHz/100MHz oscillator。SMA 接頭:2 SMA connector for external transceiver clock input;4 SMA connectorfor LVDS clock input/output;2 SMA connectors for clock output;1 SMA connector for external clock input;4 個(gè) SATA接口: Support SATA 3.0 standard 6Gbps signaling rate;Two host and two device ports4 個(gè)千兆以太網(wǎng)接口: Integrated 1.25 GHz SERDES;PCI Express x8 Edge Connector:Support connec
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 跨國(guó)公司授權(quán)經(jīng)銷合同范例
- 電子產(chǎn)品采購(gòu)合同(簡(jiǎn)易范本)
- 房屋托管合同版:條款詳解
- 建筑幕墻維修保養(yǎng)合同
- 合同:國(guó)產(chǎn)化項(xiàng)目-進(jìn)口直流電機(jī)電刷
- 新建停車場(chǎng)業(yè)主與開發(fā)商委托合同
- 婚內(nèi)子女撫養(yǎng)合同范本
- 基礎(chǔ)設(shè)施建設(shè)項(xiàng)目土地征用合同樣本
- 家庭分家析產(chǎn)合同全文
- 20 蜘蛛開店(教學(xué)設(shè)計(jì))-2023-2024學(xué)年統(tǒng)編版語(yǔ)文二年級(jí)下冊(cè)
- 急性呼衰院前急救流程
- 2024-2025學(xué)年第二學(xué)期學(xué)??倓?wù)工作計(jì)劃(附2月-6月安排表行事歷)
- 夫妻離婚協(xié)議書范本2024
- 23G409先張法預(yù)應(yīng)力混凝土管樁
- 《幼兒教育政策與法規(guī)》教案-單元5 幼兒的權(quán)利與保護(hù)
- 三年級(jí)下冊(cè)口算天天100題(A4打印版)
- MSDS物質(zhì)安全技術(shù)資料-洗面水
- 河南省地圖含市縣地圖矢量分層地圖行政區(qū)劃市縣概況ppt模板
- 績(jī)效管理全套ppt課件(完整版)
- 推進(jìn)優(yōu)質(zhì)護(hù)理-改善護(hù)理服務(wù)-PPT課件
- T∕CNFAGS 3-2021 三聚氰胺單位產(chǎn)品消耗限額
評(píng)論
0/150
提交評(píng)論