計算機組成原理20套習(xí)題_第1頁
計算機組成原理20套習(xí)題_第2頁
計算機組成原理20套習(xí)題_第3頁
計算機組成原理20套習(xí)題_第4頁
計算機組成原理20套習(xí)題_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

PAGEPAGE26期末試卷一選擇題(每小題1分,共10分)計算機系統(tǒng)中的存貯器系統(tǒng)是指______。ARAM存貯器BROM存貯器C主存貯器D主存貯器和外存貯器某機字長32位,其中1位符號位,31位表示尾數(shù)。若用定點小數(shù)表示,則最大正小數(shù)為______。A+(1–2-32)B+(1–2-31)C2-32D2-31算術(shù)/邏輯運算單元74181ALU可完成______。A16種算術(shù)運算功能B16種邏輯運算功能C16種算術(shù)運算功能和16種邏輯運算功能D4位乘法運算和除法運算功能存儲單元是指______。A存放一個二進制信息位的存貯元B存放一個機器字的所有存貯元集合C存放一個字節(jié)的所有存貯元集合D存放兩個字節(jié)的所有存貯元集合;相聯(lián)存貯器是按______進行尋址的存貯器。A地址方式B堆棧方式C內(nèi)容指定方式D地址方式與堆棧方式變址尋址方式中,操作數(shù)的有效地址等于______。A基值寄存器內(nèi)容加上形式地址(位移量)B堆棧指示器內(nèi)容加上形式地址(位移量)C變址寄存器內(nèi)容加上形式地址(位移量)D程序記數(shù)器內(nèi)容加上形式地址(位移量)以下敘述中正確描述的句子是:______。A同一個CPU周期中,可以并行執(zhí)行的微操作叫相容性微操作B同一個CPU周期中,不可以并行執(zhí)行的微操作叫相容性微操作C同一個CPU周期中,可以并行執(zhí)行的微操作叫相斥性微操作D同一個CPU周期中,不可以并行執(zhí)行的微操作叫相斥性微操作計算機使用總線結(jié)構(gòu)的主要優(yōu)點是便于實現(xiàn)積木化,同時______。A減少了信息傳輸量B提高了信息傳輸?shù)乃俣菴減少了信息傳輸線的條數(shù)D加重了CPU的工作量帶有處理器的設(shè)備一般稱為______設(shè)備。A智能化B交互式C遠程通信D過程控制10.某中斷系統(tǒng)中,每抽取一個輸入數(shù)據(jù)就要中斷CPU一次,中斷處理程序接收取樣的數(shù)據(jù),并將其保存到主存緩沖區(qū)內(nèi)。該中斷處理需要X秒。另一方面,緩沖區(qū)內(nèi)每存儲N個數(shù)據(jù),主程序就將其取出進行處理,這種處理需要Y秒,因此該系統(tǒng)可以跟蹤到每秒______次中斷請求。A.N/(NX+Y)B.N/(X+Y)NC.min[1/X,1/Y]D.max[1/X,1/Y]填空題(每小題3分,共24分)1.存儲A.______并按B.______順序執(zhí)行,這是C.______型計算機的工作原理。2.移碼表示法主要用于表示A.______數(shù)的階碼E,以利于比較兩個B.______的大小和C.______操作。3.閃速存儲器能提供高性能、低功耗、高可靠性及A.______能力,為現(xiàn)有的B.______體系結(jié)構(gòu)帶來巨大變化,因此作為C.______用于便攜式電腦中。4.尋址方式按操作數(shù)的A.______位置不同,多使用B.______和C.______型,前者比后者執(zhí)行速度快。5.微程序設(shè)計技術(shù)是利用A.______方法設(shè)計B.______的一門技術(shù)。具有規(guī)整性、可維護性、C.______等一系列優(yōu)點。6.衡量總線性能的重要指標是A.______,它定義為總線本身所能達到的最高B.______。PCI總線的帶寬可達C.______。7.顯示適配器作為CRT和CPU的接口,由A.______存儲器,B.______控制器,C.______三部分組成。8.DMA技術(shù)的出現(xiàn)使得A.______可通過B.______直接訪問C.______。期末試卷二選擇題(每小題1分,共10分)六七十年代,在美國的______州,出現(xiàn)了一個地名叫硅谷。該地主要工業(yè)是______它也是______的發(fā)源地。A馬薩諸塞,硅礦產(chǎn)地,通用計算機B加利福尼亞,微電子工業(yè),通用計算機C加利福尼亞,硅生產(chǎn)基地,小型計算機和微處理機D加利福尼亞,微電子工業(yè),微處理機若浮點數(shù)用補碼表示,則判斷運算結(jié)果是否為規(guī)格化數(shù)的方法是______。A階符與數(shù)符相同為規(guī)格化數(shù)B階符與數(shù)符相異為規(guī)格化數(shù)C數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)D數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相同為規(guī)格化數(shù)定點16位字長的字,采用2的補碼形式表示時,一個字所能表示的整數(shù)范圍是______。A-215~+(215-1)B-(215–1)~+(215–1)C-(215+1)~+215D-215~+215某SRAM芯片,存儲容量為64K×16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為______。A64,16B16,64C64,8D16,6。交叉存貯器實質(zhì)上是一種______存貯器,它能_____執(zhí)行______獨立的讀寫操作。A模塊式,并行,多個B模塊式串行,多個C整體式,并行,一個D整體式,串行,多個用某個寄存器中操作數(shù)的尋址方式稱為______尋址。A直接B間接C寄存器直接D寄存器間接流水CPU是由一系列叫做“段”的處理線路所組成,和具有m個并行部件的CPU相比,一個m段流水CPU______。A具備同等水平的吞吐能力B不具備同等水平的吞吐能力C吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力描述PCI總線中基本概念不正確的句子是______。AHOST總線不僅連接主存,還可以連接多個CPUBPCI總線體系中有三種橋,它們都是PCI設(shè)備C從橋連接實現(xiàn)的PCI總線結(jié)構(gòu)不允許許多條總線并行工作D橋的作用可使所有的存取都按CPU的需要出現(xiàn)在總線上計算機的外圍設(shè)備是指______。A輸入/輸出設(shè)備B外存儲器C遠程通信設(shè)備D除了CPU和內(nèi)存以外的其它設(shè)備中斷向量地址是:______。A子程序入口地址B中斷服務(wù)例行程序入口地址C中斷服務(wù)例行程序入口地址的指示器D中斷返回地址二.填空題(每題3分,共24分)1為了運算器的A._____,采用了B._____進位,C._____乘除法流水線等并行措施。2相聯(lián)存儲器不按地址而是按A.______訪問的存儲器,在cache中用來存放B.______,在虛擬存儲器中用來存放C.______。3一個較完善的指令系統(tǒng)應(yīng)包含A.______類指令,B.______類指令,C.______類指令,程序控制類指令,I/O類指令,字符串類指令,系統(tǒng)控制類指令。4硬布線器的設(shè)計方法是:先畫出A.______流程圖,再利用B.______寫出綜合邏輯表達式,然后用C.______等器件實現(xiàn)。5當代流行的標準總線內(nèi)部結(jié)構(gòu)包含A.______總線,B.______總線,C.______總線,公用總線。6磁表面存儲器主要技術(shù)指標有A.______,B.______,C.______,數(shù)據(jù)傳輸率。7DMA控制器按其A.______結(jié)構(gòu),分為B.______型和C.______型兩種。8{(26)16∪(63)16}eq\o\ac(○,+)(135)8的值為A.______。期末試卷三選擇題(每小題1分,共10分)馮·諾依曼機工作的基本方式的特點是______。A多指令流單數(shù)據(jù)流B按地址訪問并順序執(zhí)行指令C堆棧操作D存貯器按內(nèi)容選擇地址在機器數(shù)______中,零的表示形式是唯一的。A原碼B補碼C移碼D反碼在定點二進制運算器中,減法運算一般通過______來實現(xiàn)。A原碼運算的二進制減法器B補碼運算的二進制減法器C原碼運算的十進制加法器D補碼運算的二進制加法器4.某計算機字長32位,其存儲容量為4MB,若按半字編址,它的尋址范圍是______。A0—4MBB0—2MBC0—2MD0—1M主存貯器和CPU之間增加cache的目的是______。A解決CPU和主存之間的速度匹配問題B擴大主存貯器容量C擴大CPU中通用寄存器的數(shù)量D既擴大主存貯器容量,又擴大CPU中通用寄存器的數(shù)量單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)外,另一個常需采用______。A堆棧尋址方式B立即尋址方式C隱含尋址方式D間接尋址方式同步控制是______。A只適用于CPU控制的方式B只適用于外圍設(shè)備控制的方式C由統(tǒng)一時序信號控制的方式D所有指令執(zhí)行時間都相同的方式8.描述PCI總線中基本概念不正確的句子是______。PCI總線是一個與處理器無關(guān)的高速外圍設(shè)備PCI總線的基本傳輸機制是猝發(fā)或傳送C.PCI設(shè)備一定是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線CRT的分辨率為1024×1024像素,像素的顏色數(shù)為256,則刷新存儲器的容量為______。A512KBB1MBC256KBD2MB10.為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用______。A通用寄存器B堆棧C存儲器D外存填空題(每小題3分,共24分)在計算機術(shù)語中,將運算器和控制器合在一起稱為A.______,而將B.______和存儲器合在一起稱為C.______。數(shù)的真值變成機器碼可采用A.______表示法,B.______表示法,C.______表示法,移碼表示法。廣泛使用的A.______和B.______都是半導(dǎo)體隨機讀寫存儲器。前者的速度比后者快,但C.______不如后者高。形式指令地址的方式,稱為A.______方式,有B.______尋址和C.______尋址。5.CPU從A.______取出一條指令并執(zhí)行這條指令的時間和稱為B.______。由于各種指令的操作功能不同,各種指令的指令周期是C.______。微型機算計機的標準總線從16位的A.______總線,發(fā)展到32位的B.______總線和C.______總線,又進一步發(fā)展到64位的PCI總線。7.VESA標準是一個可擴展的標準,它除兼容傳統(tǒng)的A.______等顯示方式外,還支持B.______像素光柵,每像素點C.______顏色深度。8.中斷處理過程可以A.______進行。B.______的設(shè)備可以中斷C._____的中斷服務(wù)程序。期末試卷四一.選擇題(每小題1分,共10分)1.現(xiàn)代計算機內(nèi)部一般采用二進制形式,我國歷史上的______即反映了二值邏輯的思想,它最早記載在______上,距今以有約______千年。A.八卦圖、論衡、二B.算籌、周脾算經(jīng)、二C.算籌、九章算術(shù)、一D.八卦圖、周易、三2.定點字長的字,采用2的補碼表示時,一個字所能表示的整數(shù)范圍是______。A.–128~+127B.–127~+127C.–129~+128D.-128~+1283.下面浮點運算器的描述中正確的句子是:______。A.浮點運算器可用階碼部件和尾數(shù)部件實現(xiàn)B.階碼部件可實現(xiàn)加、減、乘、除四種運算C.階碼部件只進行階碼相加、相減和比較操作D.尾數(shù)部件只進行乘法和減法運算4.某計算機字長6位,它的存貯容量是64K,若按字編址,那么它的尋址范圍是______A.0~64KB.0~32KC.0~64KBD.0~32k5.雙端口存儲器在______情況下會發(fā)生讀/寫沖突。A.左端口與右端口的地址碼不同B.左端口與右端口的地址碼相同C.左端口與右端口的數(shù)據(jù)碼不同D.左端口與右端口的數(shù)據(jù)碼相同6.寄存器間接尋址方式中,操作數(shù)處在______。A.通用寄存器B.主存單元C.程序計數(shù)器D.堆棧7.微程序控制器中,機器指令與微指令的關(guān)系是______。A.每一條機器指令由一條微指令來執(zhí)行B.每一條機器指令由一段微指令編寫的微程序來解釋執(zhí)行C.每一條機器指令組成的程序可由一條微指令來執(zhí)行D.一條微指令由若干條機器指令組成8.描述PCI總線中基本概念不正確的句子是______。A.PCI總線是一個與處理器無關(guān)的高速外圍設(shè)備B.PCI總線的基本傳輸機制是猝發(fā)或傳送C.PCI設(shè)備一定是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線9.一張3.5寸軟盤的存儲容量為______MB,每個扇區(qū)存儲的固定數(shù)據(jù)是______。A.1.44MB,512BB.1MB,1024BC.2MB,256BD.1.44MB,512KB10.發(fā)生中斷請求的條件是______。A.一條指令執(zhí)行結(jié)束B.一次I/O操作結(jié)束C.機器內(nèi)部發(fā)生故障D.一次DMA操作結(jié)束二填空題(每小題3分,共24分)1.2000年超級計算機浮點最高運算速度達到每秒A.______次。我國的B.______號計算機的運算速度達到C.______次,使我國成為美國、日本后第三個擁有高速計算機的國家。2.一個定點數(shù)由A.______和B.______兩部分組成。根據(jù)小數(shù)點位置不同,定點數(shù)有C.______和純整數(shù)之分。對存儲器的要求是A.______,B.______,C.______。為了解決這三方面的矛盾計算機采用多級存儲體系結(jié)構(gòu)。指令系統(tǒng)是表征一臺計算機性能的重要因素,它的A.______和B.______不僅影響到機器的硬件結(jié)構(gòu),而且也影響到C.______。當今的CPU芯片除了包括定點運算器和控制器外,還包括A.______,B.______運算器和C.______管理等部件??偩€是構(gòu)成計算機系統(tǒng)的A.______,是多個B.______部件之間進行數(shù)據(jù)傳送的C.______通道每一種外設(shè)都是在它自己的A。______控制下進行工作,而A則通過B.______和C.______相連并受C控制。在計算機系統(tǒng)中,CPU對外圍設(shè)備的管理處程序查詢方式、程序中斷方式外,還有A.______方式,B.______方式,和C.______方式。期末試卷五選擇題(每題1分,共10分)1.對計算機的產(chǎn)生有重要影響的是:______。A牛頓、維納、圖靈B萊布尼茲、布爾、圖靈C巴貝奇、維納、麥克斯韋D萊布尼茲、布爾、克雷2.假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校校驗的字符碼是______。A11001011B11010110C11000001D110010013.按其數(shù)據(jù)流的傳遞過程和控制節(jié)拍來看,陣列乘法器可認為是______。A全串行運算的乘法器B全并行運算的乘法器C串—并行運算的乘法器D并—串型運算的乘法器4.某計算機字長32位,其存儲容量為16MB,若按雙字編址,它的尋址范圍是______。A0—16MBB0—8MC0—8MBD0—16MB5.雙端口存儲器在______情況下會發(fā)生讀/寫沖突。A左端口與右端口的地址碼不同B左端口與右端口的地址碼相同C左端口與右端口的數(shù)據(jù)碼相同D左端口與右端口的數(shù)據(jù)碼不同6.程序控制類指令的功能是______。A進行算術(shù)運算和邏輯運算B進行主存與CPU之間的數(shù)據(jù)傳送C進行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D改變程序執(zhí)行順序7.由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時間較長,因此機器周期通常用______來規(guī)定。A主存中讀取一個指令字的最短時間B主存中讀取一個數(shù)據(jù)字的最長時間C主存中寫入一個數(shù)據(jù)字的平均時間D主存中讀取一個數(shù)據(jù)字的平均時間8.系統(tǒng)總線中控制線的功能是______。A提供主存、I/O接口設(shè)備的控制信號響應(yīng)信號B提供數(shù)據(jù)信息C提供時序信號D提供主存、I/O接口設(shè)備的響應(yīng)信號9.具有自同步能力的記錄方式是______。ANRZ0BNRZ1CPMDMFM10.IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳送,它的數(shù)據(jù)傳輸率可以是______。A100兆位/秒B200兆位/秒C400兆位/秒D300兆位/秒填空題(每題3分,共24分)Cache是一種A.______存儲器,是為了解決CPU和主存之間B.______不匹配而采用的一項重要硬件技術(shù)。現(xiàn)發(fā)展為多級cache體系,C.______分設(shè)體系。RISC指令系統(tǒng)的最大特點是:A.______;B.______;C.______種類少。只有取數(shù)/存數(shù)指令訪問存儲器。并行處理技術(shù)已成為計算計技術(shù)發(fā)展的主流。它可貫穿于信息加工的各個步驟和階段。概括起來,主要有三種形式A.______并行;B.______并行;C.______并行。4.為了解決多個A.______同時競爭總線,B.______必須具有C.______部件。5.軟磁盤和硬磁盤的A.______原理與B.______方式基本相同,但在C.______和性能上存在較大差別。6.選擇型DMA控制器在A.______可以連接多個設(shè)備,而在B.______只能允許連接一個設(shè)備,適合于連接C.______設(shè)備。7.主存與cache的地址映射有A.______、B.______、C.______三種方式。其中組相連方式適度地兼顧了前二者的優(yōu)點,又盡量避免其缺點,從靈活性、命中率、硬件投資來說較為理想。8.流水CPU是以A.______為原理構(gòu)造的處理器,是一種非常B.______的并行技術(shù)。目前的C.______微處理器幾乎無一例外的使用了流水技術(shù)。期末試卷六選擇題(每小題1分,共10分)完整的計算機應(yīng)包括______。A運算器、存儲器、控制器;B外部設(shè)備和主機;C主機和實用程序;D配套的硬件設(shè)備和軟件系統(tǒng);用64位字長(其中1位符號位)表示定點小數(shù)時,所能表示的數(shù)值范圍是______。A[0,264–1]B[0,263–1]C[0,262–1]D[0,263]四片74181ALU和1片74812CLA器件相配合,具有如下進位傳遞功能______。A行波進位;B組內(nèi)先行進位,組間先行進位;C組內(nèi)先行進位,組間行波進位;D組內(nèi)行波進位,組間先行進位;某機字長32位,存儲容量為1MB,若按字編址,它的尋址范圍是______。A0—1MB0—512KBC0—256KD0—256KB某一RAM芯片,其容量為512×8位,除電源和接地端外,該芯片引出線的最小數(shù)目應(yīng)是______。A23B25C50D196.堆棧尋址方式中,設(shè)A為通用寄存器,SP為堆棧指示器,MSP為SP指示器的棧頂單元,如果操作的動作是:(A)→MSP,(SP)-1→SP,那么出棧的動作應(yīng)是______。A(MSP)→A,(SP)+1→SP;B(SP)+1→SP,(MSP)→A;C(SP)-1→SP,(MSP)→A;D(MSP)→A,(SP)-1→SP;7.指令周期是指______。ACPU從主存取出一條指令的時間;BCPU執(zhí)行一條指令的時間;CCPU從主存取出一條指令加上CPU執(zhí)行這條指令的時間;D時鐘周期時間;8.在______的微型計算機系統(tǒng)中,外設(shè)可和主存貯器單元統(tǒng)一編址,因此可以不使用I/O指令。A單總線B雙總線C三總線D多總線9.在微型機系統(tǒng)中,外圍設(shè)備通過______與主板的系統(tǒng)總線相連接。A適配器B設(shè)備控制器C計數(shù)器D寄存器10.CD—ROM光盤的標準播放時間為60分鐘。在計算模式1情況下,光盤的存儲容量為______。A601MBB527MBC630MBD530MB填空題(每小題3分,共24分)1.計算機的硬件包括A.______,B.______,C.______適配器,輸入輸出部分。2.按IEEE764標準,一個浮點數(shù)由A.______,階碼E,尾數(shù)m三部分組成。其中階碼E的值等于指數(shù)的B.______加上一個固定C.______。3.存儲器的技術(shù)指標有A.______,B.______,C.______,存儲器帶寬。4.指令操作碼字段表征指令的A.______,而地址碼字段指示B.______。微小型機多采用C.______混合方式的指令格式。CPU中至少有如下六類寄存器,除了A.______寄存器,B.______計數(shù)器,C.______寄存器外,還應(yīng)有通用寄存器,狀態(tài)條件寄存器,數(shù)據(jù)緩沖寄存器。6.總線有A.______特性,B.______特性,電氣特性,C.______特性。7.不同的CRT顯示標準所支持的最大A.______和B.______數(shù)目是C.______的。8.中斷處理需要有中斷A.______,中斷B.______產(chǎn)生,中斷C.______等硬件支持。期末試卷七一選擇題(每小題1分,共10分)至今為止,計算機中的所有信息仍以二進制方式表示的理由是______。A.節(jié)約元件;B運算速度快;C物理器件的性能決定;D信息處理方便;用32位字長(其中1位符號位)表示定點小數(shù)是,所能表示的數(shù)值范圍是______。A[0,1–2-32]B[0,1–2-31]C[0,1–2-30]D[0,1]已知X為整數(shù),且[X]補=10011011,則X的十進制數(shù)值是______。A+155B–101C–155D+101貯存器是計算機系統(tǒng)的記憶設(shè)備,它主要用來______。A存放數(shù)據(jù)B存放程序C存放數(shù)據(jù)和程序D存放微程序某微型機算計系統(tǒng),其操作系統(tǒng)保存在軟盤上,其內(nèi)貯存器應(yīng)該采用______。ARAMBROMCRAM和ROMDCCP指令系統(tǒng)采用不同尋址方式的目的是______。A實現(xiàn)存貯程序和程序控制;B縮短指令長度,擴大尋址空間,提高編程靈活性;C可直接訪問外存;D提供擴展操作碼的可能并降低指令譯碼的難度;在CPU中跟蹤指令后繼地址的寄存器是______。A主存地址寄存器B程序計數(shù)器C指令寄存器D狀態(tài)條件寄存器系統(tǒng)總線地址的功能是______。A選擇主存單元地址;B選擇進行信息傳輸?shù)脑O(shè)備;C選擇外存地址;D指定主存和I/O設(shè)備接口電路的地址;CRT的顏色數(shù)為256色,則刷新存儲器每個單元的字長是______。A256位B16位C8位D7位10.采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要用一個______時間。二、填空題(每小題3分,共24分)1.指令格式中,地址碼字段是通過A.______來體現(xiàn)的,因為通過某種方式的變換,可以給出B.______地址。常用的指令格式有零地址指令、單地址指令、C.______三種.2.為運算器構(gòu)造的A.______,運算方法中常采用B.______加減法C.______乘除法或補碼乘除法.3.雙端口存儲器和多模塊交叉存儲器屬于A.______存儲器結(jié)構(gòu).前者采用B.______技術(shù),后者采用C.______技術(shù).4.堆棧是一種特殊的A.______尋址方式,它采用B.______原理.按結(jié)構(gòu)不同,分為C.______和存儲器堆棧.5.硬布線控制器的基本思想是:某一微操作控制信號是A.______譯碼輸出,B.______信號和C.______信號的邏輯函數(shù).6.當代流行的標準總線追求與A.______、B.______、C.______無關(guān)的開發(fā)標準。7.CPU周期也稱為A.______;一個CPU周期包含若干個B.______。任何一條指令的指令周期至少需要C.______個CPU周期。DMA方式采用下面三種方法:①A.______訪內(nèi);②B.______;③C.______交替訪內(nèi)。期末試卷八一.選擇題(每小題1分,共10分)1.某寄存器中的值有時是地址,因此只有計算機的______才能識別它。A譯碼器B判斷程序C指令D時序信號2.用16位字長(其中1位符號位)表示定點整數(shù)時,所能表示的數(shù)值范圍是______。A[0,216–1]B[0,215–1]C[0,214–1]D[0,215]3.在定點運算器中,無論采用雙符號位還是單符號位,必須有______,它一般用______來實現(xiàn)。A譯碼電路,與非門;B編碼電路,或非門;C溢出判斷電路,異或門;D移位電路,與或非門;4.某SRAM芯片,其容量為512×8位,除電源端和接地端外,該芯片引出線的最小數(shù)目應(yīng)為______。A23B25C50D195.以下四種類型的半導(dǎo)體存儲器中,以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是______。ADRAMBSRAMC閃速存儲器DEPROM6.指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實現(xiàn)______。A堆棧尋址;B程序的條件轉(zhuǎn)移;C程序的無條件轉(zhuǎn)移;D程序的條件轉(zhuǎn)移或無條件轉(zhuǎn)移;7.異步控制常用于______作為其主要控制方式。A在單總線結(jié)構(gòu)計算機中訪問主存與外圍設(shè)備時;B微型機的CPU控制中;C組合邏輯控制的CPU中;D微程序控制器中;8.多總線結(jié)構(gòu)的計算機系統(tǒng),采用______方法,對提高系統(tǒng)的吞吐率最有效。A多口存貯器; B提高主存的速度;C交叉編址多模塊存貯器; D高速緩沖存貯器;9.磁盤驅(qū)動器向盤片磁層記錄數(shù)據(jù)時采用______方式寫入。A并行B串行C并行—串行D串行—并行10.IEEE1394所以能實現(xiàn)數(shù)據(jù)傳送的實時性,是因為______。A除異步傳送外,還提供等步傳送方式;B提高了時鐘頻率;C除優(yōu)先權(quán)仲裁外,還提供均等仲裁,緊急仲裁兩種總線仲裁方式;二.填空題(每小題3分,共24分)RISCCPU是克服CISC機器缺點的基礎(chǔ)上發(fā)展起來的,它具有的三個基本要素是:(1)一個有限的A.______;(2)CPU配備大量的B.______;(3)強調(diào)C.______的優(yōu)化。總線仲裁部件通過采用A.______策略或B.______策略,選擇其中一個主設(shè)備作為總線的下一次主方,接管C.______。3.重寫行光盤分A.______和B.______兩種,用戶可對這類光盤進行C.______信息。4.多路行DMA控制器不僅在A.______上而且在B.______上可以連接多個設(shè)備,適合于連接C.______設(shè)備。5.多個用戶公享主存時,系統(tǒng)應(yīng)提供A.______。通常采用的方法是B.______保護和C.______保護,并用硬件來實現(xiàn)。6.在計算機系統(tǒng)中,多個系統(tǒng)部件之間信息傳送的公共通路稱為A.______。就其所傳送信息的性質(zhì)而言,在公共通路上傳送的信息包括數(shù)據(jù)、B.______、C.______信息。7.設(shè)D為指令中的形式地址,I為基址寄存器,PC為程序計數(shù)器。若有效地址E=(PC)+D,則為A.______尋址方式;若E=(I)+D,則為B.______;若為相對間接尋址方式,則有效地址為C.______。8.在進行浮點加減法運算時,需要完成A.______、尾數(shù)求和、B.______、合入處理和C.______等步驟。本科生期末試卷九選擇題(每小題1分,共10分)八位微型計算機中乘除法大多數(shù)用______實現(xiàn)。A軟件B硬件C固件D專用片子在機器數(shù)______中,零的表示是唯一的。A原碼B補碼C移碼D反碼某SRAM芯片,其容量為512×8位,除電源和接地端外,該芯片引出線的最小數(shù)目應(yīng)是______。A23B25C50D19某機字長32位,存儲容量64MB,若按字節(jié)編址,它的尋址范圍是______。A0—8MB0—16MBC0—16MBD0—8MB采用虛擬存貯器的主要目的是______。A提高主存貯器的存取速度;B擴大主存貯器的存貯空間,并能進行自動管理和調(diào)度;C提高外存貯器的存取速度;D擴大外存貯器的存貯空間;算術(shù)右移指令執(zhí)行的操作是______。A符號位填0,并順次右移1位,最低位移至進位標志位;B符號位不變,并順次右移1位,最低位移至進位標志位;C進位標志位移至符號位,順次右移1位,最低位移至進位標志位;D符號位填1,并順次右移1位,最低位移至進位標志位;微程序控制器中,機器指令與微指令的關(guān)系是______。A每一條機器指令由一條微指令來執(zhí)行;B每一條機器指令由一段用微指令編成的微程序來解釋執(zhí)行;C一段機器指令組成的程序可由一條微指令來執(zhí)行;D一條微指令由若干條機器指令組成;同步傳輸之所以比異步傳輸具有較高的傳輸頻率是因為同步傳輸______。A不需要應(yīng)答信號;B總線長度較短;C用一個公共時鐘信號進行同步;D各部件存取時間較為接近;美國視頻電子標準協(xié)會定義了一個VGA擴展集,將顯示方式標準化,這稱為著名的______顯示模式。AAVGABSVGACVESAEGA10.CPU響應(yīng)中斷時,進入“中斷周期”,采用硬件方法保護并更新程序計數(shù)器PC內(nèi)容,而不是由軟件完成,主要是為了_______。A能進入中斷處理程序,并能正確返回源程序;B節(jié)省主存空間;C提高處理機速度;D易于編制中斷處理程序;填空題(每小題3分,共24分)多媒體CPU是帶有A.______技術(shù)的處理器。它是一種B._______技術(shù),特別適合于C.______處理。2.總線定時是總線系統(tǒng)的核心問題之一。為了同步主方、從方的操作,必須制訂A.______。通常采用B.______定時和C.______定時兩種方式。3.通道與CPU分時使用A.______,實現(xiàn)了B.______內(nèi)部數(shù)據(jù)處理和C.______并行工作。4.74181是采用先行進位方式的4位并行加法器,74182是實現(xiàn)A.______進位的進位邏輯。若某計算機系統(tǒng)字長為64位,每四位構(gòu)成一個小組,每四個小組構(gòu)成一個大組,為實現(xiàn)小組內(nèi)并行、大組內(nèi)并行,大組間串行進位方式,共需要B.______片74181和C.______片74182。5.動態(tài)半導(dǎo)體存貯器的刷新一般有A.______、B.______和C.______三種方式。6.存貯器堆棧中,需要一個A.______,它是B.______CPU中的一個專用寄存器,指定的C.______就是堆棧的D.______。7.2000年超級計算機最高運算速度達到A.______次。我國的B.______號計算機的運算速度達到3840億次,使我國成為C.______之后,第三個擁有高速計算機的國家。8.一個定點數(shù)由A.______和B.______兩部分組成。根據(jù)小數(shù)點位置不同,定點數(shù)有純小數(shù)和C.______兩種表示方法。期末試卷十選擇題(每小題1分,共10分)。我國在______年研制成功了第一臺電子數(shù)字計算機,第一臺晶體管數(shù)字計算機于______年完成。A1946,1958B1950,1968C1958,1961D1959,1965定點16位字長的字,采用2的補碼形式表示時,一個字所能表示的整數(shù)范圍______。A-215—+(215–1)B-(215–1)—+(215–1)C-(215+1)—+215D-215—+215定點計算器用來進行_______。A十進制數(shù)加法運算;B定點數(shù)運算;C浮點數(shù)運算;D既進行定點數(shù)運算也進行浮點數(shù)運算;某DRAM芯片,其存儲容量為512K×8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為______。A8,512B512,8C18,8D19,8雙端口存儲器所以能高速進行讀/寫,是因為采用______。A高速芯片B兩套相互獨立的讀寫電路C流水技術(shù)D新型器件二地址指令中,操作數(shù)的物理位置可安排在______。A棧頂和次棧頂B兩個主存單元C一個主存單元和一個寄存器D兩個寄存器在某CPU中,設(shè)立了一條等待(WAIT)信號線,CPU在存儲器周期中T的φ的下降沿采樣WAIT線,請在下面的敘述中選出正確描述的句子:______。A如WAIT線為高電平,則在T2周期后不進入T3周期,而插入一個TW周期;BTW周期結(jié)束后,不管WAIT線狀態(tài)如何,一定轉(zhuǎn)入了T3周期;CTW周期結(jié)束后,只要WAIT線為低,則繼續(xù)插入一個TW周期,直到WAIT線變高,才轉(zhuǎn)入T3周期;D有了WAIT線,就可使CPU與任何速度的存貯器相連接,保證CPU與存貯器連接時的時序配合;8.描述Futurebus+總線中基本概念不正確的句子是______。AFuturebus+總線是一個高性能的同步總線標準;B基本上是一個異步數(shù)據(jù)定時協(xié)議;C它是一個與結(jié)構(gòu)、處理器、技術(shù)有關(guān)的開發(fā)標準;D數(shù)據(jù)線的規(guī)模在32位、64位、128位、256位中動態(tài)可變;9.CD—ROM光盤是______型光盤,可用做計算機的______存儲器和數(shù)字化多媒體設(shè)備。A重寫,內(nèi)B只讀,外C一次,外D多次,內(nèi)10.在單級中斷系統(tǒng)中,CPU一旦響應(yīng)中斷,則立即關(guān)閉______標志,以防本次中斷服務(wù)結(jié)束前同級的其他中斷源產(chǎn)生另一次中斷進行干擾。A中斷允許B中斷請求C中斷屏蔽D中斷保護填空題(每小題3分,共24分)1.對存儲器的要求是A.______,B.______,C.______。為了解決這方面的矛盾,計算機采用多級存儲體系結(jié)構(gòu)。2.指令系統(tǒng)是表征一臺計算機A.______的重要因素,它的B.______和C.______不僅直接影響到機器的硬件結(jié)構(gòu)而且也影響到系統(tǒng)軟件。3.CPU中至少有如下六類寄存器A.______寄存器,B.______計數(shù)器,C.______寄存器,通用寄存器,狀態(tài)條件寄存器,緩沖寄存器。4.當代流行的標準總線追求與A.______、B.______、C.______無關(guān)的開發(fā)標準。5.VESA標準是一個可擴展的標準,它除兼容傳統(tǒng)的A.______等顯示方式外,還支持B.______象素光柵,每像素點C.______顏色深度。6.中斷處理要求有中斷A.______,中斷B.______產(chǎn)生,中斷C.______等硬件支持。7.存儲A.______,并按B.______順序執(zhí)行,這是C.______型計算機的工作原理。8.若[x1]補=11001100,[x2]原=1.0110,則數(shù)x1和x2的十進制數(shù)真值分別是A.______和B.______。期末試卷十一一.選擇題(每小題1分,共10分)1.目前大多數(shù)集成電路生產(chǎn)中,所采用的基本材料為______。A.單晶硅B.非晶硅C.銻化鉬D.硫化鎘用16位字長(其中一位符號位)表示定點小數(shù)時,所能表示的數(shù)值范圍是______。A.0≤│N│≤1-2-(16+1)B.0≤│N│≤1-2-16C.0≤│N│≤1-2-(16-1)D.0≤│N│≤1運算器雖有許多部件組成,但核心部件是______。A.數(shù)據(jù)總線B.算術(shù)邏輯運算單元C.多路開關(guān)D.累加寄存器某計算機字長32位,其存儲容量為4MB,若按字編址,它的尋址范圍是______。A.0--1MB.0--4MBC.0--4MD.0--1MB常用的虛擬存貯系統(tǒng)由______兩級存貯器組成,其中輔存是大容量的磁表面存貯器。A.主存-輔存B.快存-主存C.快存-輔存D.通用寄存器-主存單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)以外,另一個數(shù)常需采用______。A.堆棧尋址方式B.立即尋址方式C.隱含尋址方式D.間接尋址方式為確定下一條微指令的地址,通常采用斷定方式,其基本思想是______。A.用程序計數(shù)器PC來產(chǎn)生后繼微指令地址B.用微程序計數(shù)器μPC來產(chǎn)生后繼微指令地址C.通過微指令順序控制字段由設(shè)計者指定或由設(shè)計者指定的判別字段控制產(chǎn)生后繼微指令地址D.通過指令中指定一個專門字段來控制產(chǎn)生后繼微指令地址描述PCI總線中基本概念不正確的句子是______。A.PCI總線是一個與處理器無關(guān)的高速外圍總線B.PCI總線的基本傳輸機制是猝發(fā)式傳送C.PCI設(shè)備一定是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線9.為了使設(shè)備相對獨立,磁盤控制器的功能全部轉(zhuǎn)移到設(shè)備中,主機與設(shè)備間采用______接口。A.SCSIB.專用C.ESDID.RISCI/O標準接口SCSI中,一塊主適配器可以連接______臺具有SCSI接口的設(shè)備。A.6B.7C.8D.10二.填空題(每小題3分,共24分)1.IEEE754標準,一個浮點數(shù)由A______、階碼E、尾數(shù)M三個域組成。其中階碼E的值等于指數(shù)的B______加上一個固定C______。相聯(lián)存儲器不按地址而是按A______訪問的存儲器,在cache中用來存放B______,在虛擬存儲器中用來存放C______。指令操作碼字段表征指令的A______,而地址碼字段指示B______。微小型機中多采用C______混合方式的指令格式。CPU從A______取出一條指令并執(zhí)行這條指令的時間和稱為B______。由于各種指令的操作功能不同,各種指令的時間和是不同的,但在流水線CPU中要力求做到C______。微型計算機的標準總線從16位的A______總線發(fā)展到32位的B______總線,又進一步發(fā)展到64位的C______總線。顯示適配器作為CRT和CPU的接口由A______存儲器、B______控制器、C______三部分組成。根據(jù)地址格式不同,虛擬存貯器分為A______、B______和C______三種。CPU從主存取出一條指令并執(zhí)行該指令的時間叫做A______,它常用若干個B______來表示,而后者又包含有若干個C______。期末試卷十二一.選擇題(每小題1分,共10分)沒有外存貯器的計算機監(jiān)控程序可以存放在______。ARAMBROMCRAM和ROMDCPU2.如果浮點數(shù)用補碼表示,則判斷下列哪一項的運算結(jié)果是規(guī)格化數(shù)______。A1.11000B0.01110C1.00010D0.01010在定點二進制運算其中,減法運算一般通過______來實現(xiàn)A原碼運算的二進制減法器B補碼運算的二進制減法器C補碼運算的十進制加法器D補碼運算的二進制加法器某計算機字長32位,其存儲容量為4MB,若按半字編址,它的尋址范圍是______。A0——4MBB0——2MBC0——2MD0——1MB在虛擬存貯器中,當程序正在執(zhí)行時,由______完成地址映射。A程序員B編譯器C裝入程序D操作系統(tǒng)指令系統(tǒng)中采用不同尋址方式的目的主要是______。A實現(xiàn)存貯程序和程序控制B縮短指令長度,擴大尋址空間,提高編程靈活性C可以直接訪問外存D提供擴展操作碼的可能并降低指令譯碼難度同步控制是______。A只適用于CPU控制的方式B只適用于外圍設(shè)備控制的方式C由統(tǒng)一時序信號控制的方式D所有指令執(zhí)行時間都相同的方式以下描述中基本概念不正確的句子是______。APCI總線不是層次總線BPCI總線采用異步時序協(xié)議和分布仲裁策略CFUTUREBUS+總線能支持64位地址DFUTUREBUS+總線適合于高成本的較大規(guī)模計算機系統(tǒng)用于筆記本電腦的外存儲器是______。A軟磁盤B硬磁盤C固態(tài)盤D光盤周期挪用方式常用于______方式的輸入/輸出中。ADMAB中斷C程序傳送D通道二填空題(每小題3分,共24分)12000年,超級計算機最高運算速度達到A______次。我國的B______號計算機的運算速度達到C______次,使我國成為美國日本之后第三個擁有高速計算機的國家。2為運算器構(gòu)造的A______運算方法中通常采用B______加減法C______乘除法或補碼乘除法。3閃速存儲器能提供高性能、低功耗、高可靠性以及A______能力,為現(xiàn)有的B______體系結(jié)構(gòu)帶來巨大變化,因此作為C______用于便攜式電腦中。4形成指令地址的方式,稱為A______,有B______尋址和C______尋址兩種。5當今的CPU芯片除了包括定點運算器和控制器外,還包括A______、B______運算器和C______管理等部件。6當代流行的標準總線內(nèi)部結(jié)構(gòu)包括:A______總線,B______總線,C______總線和共用總線。7每一種外設(shè)都是在它自己的A______控制下進行工作,而A則通過B______和C______相連,并受C控制。8在計算機系統(tǒng)中,CPU對外圍設(shè)備的管理處程序查詢方式、程序中斷方式外,還有A______方式,B______方式,和C______方式。期末試卷十三選擇題(每小題1分,共10分)MOS和PMOS場效應(yīng)管的導(dǎo)電類型分別為______。A.電子和電子B.電子和空穴C.空穴和電子D.空穴和空穴假定下列字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校驗的字符碼是______。A.11001011B.11010110C.11000001D.1100100運算器的主要功能是進行______。A.邏輯運算B.算術(shù)運算C.邏輯運算與算術(shù)運算D.初等函數(shù)的運算某計算機字長16位,它的存貯容量是64K,若按字編址,那么它的尋址范圍是______。A.0~64KB.0~32KC.0~64KBD.0~32KB主存貯器和CPU之間增加cache的目的是______。A.解決CPU和主存之間的速度匹配問題B.擴大主存貯器的容量C.擴大CPU中通用寄存器的數(shù)量D.既擴大主存的容量,又擴大CPU通用寄存器的數(shù)量用于對某個寄存器中操作數(shù)的尋址方式稱為______尋址。A.直接B.間接C.寄存器直接D.寄存器間接異步控制常用于______作為其主要控制方式。A.在單總線結(jié)構(gòu)計算機中訪問主存與外圍設(shè)備時B.微型機的CPU控制中C.組合邏輯控制的CPU中D.微程序控制器中系統(tǒng)總線中地址線的功能是______。A.選擇主存單元地址B.選擇進行信息傳輸?shù)脑O(shè)備C.選擇外存地址D.指定主存和I/O設(shè)備接口電路的地址在微型機系統(tǒng)中,外圍設(shè)備通過______與主板的系統(tǒng)總線相連接。A.適配器B.設(shè)備控制器C.計數(shù)器D.寄存器發(fā)生中斷請求的條件是______。A.一條指令執(zhí)行結(jié)束B.一次I/O操作結(jié)束C.機器內(nèi)部發(fā)生故障D.一次DMA操作結(jié)束填空題(每小題3分,共24分)1.微程序控制器主要由A______,B______和C______三大部分組成。2.移碼表示法主要用于表示A______數(shù)的階碼E,以利于比較兩個B______數(shù)的大小和C______操作。3.存儲器的技術(shù)指標有A______、B______和C______存儲器帶寬。4.尋址方式根據(jù)操作數(shù)的A______位置不同,多使用B______型和C______型。5.當今的CPU芯片,除了包括定點運算器和控制器外,還包括A______,B______運算器和C______管理等部件。PCI總線采用A______協(xié)議和B______仲裁策略,具有C______能力。不同的CRT顯示標準所支持的最大A______和B______數(shù)目是C______的。中斷處理過程可以A______進行。B______的設(shè)備可以中斷C______的中斷服務(wù)程序。期末試卷十四一、選擇題(每小題1分,共10分)1.某寄存器中的值有時是地址,因此只有計算機的______才能識別它。A.譯碼器B.判別程序C.指令D.時序信號2.若[X]補=11010011,則X的十進制數(shù)真值是______。A.71B.48C.65D.633.按其數(shù)據(jù)流的傳送過程和控制節(jié)拍來看,陳列乘法器可認為是______。A.全串行運算的乘法器B.全并行運算的乘法器C.串-并行運算的乘法器D.并-串行運算的乘法器4.存貯單元是指______。A.存放一個二進制信息位的存貯元B.存放一個機器字的所有存貯元集合C.存放一個字節(jié)的所有存貯元集合D.存放兩個字節(jié)的所有存貯元集合5.相聯(lián)存貯器是按______進行尋址的存貯器。A.地址指定方式B.堆棧存取方式C.內(nèi)容指定方式D.地址指定與堆棧6.寄存器間接尋址方式中,操作數(shù)處在______。A.通用寄存器B.主存單元C.程序計數(shù)器D.堆棧7.下面描述的RISC機器基本概念中不正確的句子是______。A.RISC機器不一定是流水CPUB.RISC機器一定是流水CPUC.RISC機器有復(fù)雜的指令系統(tǒng)D.CPU配置很少的通用寄存器8.描述當代流行總線結(jié)構(gòu)中基本概念不正確的句子是______。A.當代流行總線的結(jié)構(gòu)不是標準總線B.當代總線結(jié)構(gòu)中,CPU和它私有的cache一起作為一個模塊與總線相連C.系統(tǒng)中只允許有一個這樣的CPU模塊9.CRT的分辨率為1024×1024像素,像素的顏色數(shù)為256,則刷新存儲器的容量是______。A.512KBB.1MBC.256KBD.2MB10.一臺計算機對n個數(shù)據(jù)源進行分時采集,送入主存,然后分時處理。采集數(shù)據(jù)時,最好的方案是使用______。A.堆棧緩沖區(qū)B.一個指針的緩沖區(qū)C.兩個指針的單緩沖區(qū)D.幾個指針的幾個緩沖區(qū)二、填空題(每小題3分,共24分)計算機系統(tǒng)中的存儲器分為A______和B______。在CPU執(zhí)行程序時,必須將指令存放在C______中。2.為了實現(xiàn)運算器的A______,采用了B______進位、C______乘除法等并行技術(shù)。3.閃速存儲器能提供高性能、低功耗、高可靠性以及A______能力,為現(xiàn)有的B______體系結(jié)構(gòu)帶來巨大變化,因此作為C______用于便攜式電腦中。棧是一種特殊的A______尋址方式,它采用B______原理。按結(jié)構(gòu)不同分為C______堆棧和存儲器堆棧。硬聯(lián)線控制器的設(shè)計方法是:先設(shè)計A______流程圖,再利用B______寫出綜合邏輯表達式,然后用C______等器件實現(xiàn)。6.單處理器系統(tǒng)中的總線可以分為三類,CPU內(nèi)部連接各寄存器及運算部件之間的總線稱為A______;中、低速I/O設(shè)備之間相互連接的總線稱為B______;同一臺計算機系統(tǒng)內(nèi)的高速功能部件之間相互連接的總線稱為C______。7.CPU中,保存當前正在執(zhí)行的指令的寄存器為A______,保存當前正在執(zhí)行的指令的地址的寄存器為B______,保存CPU訪存地址的寄存器為C______。8.DMA技術(shù)的出現(xiàn),使得A______可以通過B______直接訪問C______。期末試卷十五一、選擇題(每小題1分,共10分)1.下列數(shù)中最大的數(shù)為______。A.(10010101)2B.(227)8C.(96)8D.(143)52.IEEE754標準規(guī)定的32位浮點數(shù)中,符號位為1位,階碼為8位,則它所能表示的最大規(guī)格化正數(shù)為______。A.+(2–223)×2+127B.+(1–223)×2+127C.+(2–223)×2+255D.2+127+2273.四片74181ALU和一片74182CLA器件相配合,具有如下進位傳送功能______。A.行波進位B.組內(nèi)先行進位,組間先行進位C.組內(nèi)先行進位,組間行波進位D.組內(nèi)行波進位,組間先行進位4.某計算機字長32位,其存儲容量為4MB,若按字編址,它的尋址范圍是______。A.0-1MB.0-4MBC.0-4MD.0-1MB5.以下四種類型的半導(dǎo)體存儲器中,以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是______。A.DRAMB.SRAMC.閃速存儲器D.EPROM6.位操作類指令的功能是______。A.對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)檢測(0或1)B.對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)強置(0或1)C.對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)檢測或強置D.進行移位操作7.操作控制器的功能是______。A.產(chǎn)生時序信號B.從主存取出一條指令C.完成指令操作的譯碼D.從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生有關(guān)的操作控制信號,以解釋執(zhí)行該指令8.采用串行接口進行七位ASCⅡ碼傳送,帶有一位奇偶校驗位為1位起始位和1位停止位,當波特率為9600波特時,字符傳送速率為______。A.960B.873C.1371D.4809.3.5英寸軟盤記錄方式采用____________。A.單石雙密度B.雙石雙密度C.雙面高密度D.雙石單密度10.通道對CPU的請求形式是______。A.自陷B.中斷C.通道命令D.跳轉(zhuǎn)指令二、填空題(每小題3分,共24分)1.{(26)16∨(63)16}⊕(135)8的值是A______。2.Cache是一種A______存儲器,是為了解決CPU和主存之間B______不匹配而采用的一項重要的硬件技術(shù)?,F(xiàn)發(fā)展為C______體系。3.一個較完善的指令系統(tǒng)應(yīng)包含A______類指令,B______類指令,C______類指令,程序控制類指令,I/O類指令,字符串類指令,系統(tǒng)控制類指令。4.并行處理技術(shù)已經(jīng)成為計算機發(fā)展的主流。它可貫穿于信息加工的各個步驟和階段概括起來,主要有三種形式:A______并行;B______并行;C______并行。5.為了解決多個A______同時競爭總線,B______必須具有C______部件。6.磁表面存儲器主要技術(shù)指標有:A______,B______,C______和數(shù)據(jù)傳輸速率。7.DMA控制器按其A______結(jié)構(gòu),分為B______型和C______型兩種。8.主存與cache的地址映射有A______,B______,C______三種方式。本科生期末試卷十六選擇題(每小題1分,共10分)1.2000年超級計算機最高運算速度達到______次。A.100億次B.1000億次C.5000億次D.10000億次2.某機字長32位,其中1位符號位,31位表示尾數(shù)。若用定點整數(shù)表示,則最大正整數(shù)是______。A.+(231-1)B.+(230-1)C.+231D.+2323.在定點運算器中,無論采用雙符號位還是單符號位,必須有______,它一般用______來實現(xiàn)。A.譯碼電路與非門B.編碼電路或非門C.溢出判斷電路異或門D.移位電路與或非門4.交叉存貯器實質(zhì)上是一種______存貯器,它能______執(zhí)行______獨立的讀寫操作。A.模塊式并行多個B.模塊式串行多個C.整體式并行一個D.整體式串行多個5.雙端口存儲器所以能高速進行讀寫,是因為采用______。A.高速芯片B.兩套相互獨立的讀寫電路C.流水技術(shù)D.新型器件6.堆棧尋址方式中,設(shè)A為通用寄存器,SP為堆棧指示器,MSP為SP指示器的棧頂單元,如果操作動作是:(A)→MSP,(SP)-1→SP,那么出棧操作的動作應(yīng)為______。A.(MSP)→A,(SP)+1→SPB.(SP)+1→SP,(MSP)→AC.(SP)-1→SP,(MSP)→AD.(MSP)→A,(SP)-1→SP7.描述流水CPU基本概念不正確的句子是______。A.流水CPU是以空間并行性為原理構(gòu)造的處理器B.流水CPU一定是RISC機器C.流水CPU一定是多媒體CPUD.流水CPU是一種非常經(jīng)濟而實用的時間并行技術(shù)8.多總線結(jié)構(gòu)的計算機系統(tǒng),采用______方法,對提高系統(tǒng)的吞吐能力最有效。A.多口存貯器B.提高主存的速度C.交叉編址多模存貯器D.高速緩沖存貯器9.帶有處理器的設(shè)備一般稱為______設(shè)備。A.智能化B.交互式C.遠程通信D.過程控制10.通道程序是由______組成。A.I/O指令B.通道指令(通道控制字)C.通道狀態(tài)字二.填空題(每小題3分,共24分)多個用戶共享主存時,系統(tǒng)應(yīng)提供A______。通常采用的方法是B______保護和C______保護,并用硬件來實現(xiàn)。2.RISC指令系統(tǒng)最大特點是:A______;B______固定;C______種類少。3.流水CPU是以A______為原理構(gòu)造的處理器,是一種非常B______的并行技術(shù)。目前的C______微處理器幾乎無一例外地使用了流水技術(shù)。衡量總線性能的重要指標是A______。它定義為本身所能達到的最高B______。PCI總線的指標可達C______。磁盤和硬磁盤的A______原理與B______方式基本相同,但在C______和性能上存在較大差別。選擇型DMA控制器在A______上可以連接多個設(shè)備,而在B______上只允許連接一個設(shè)備,適合于連接C______設(shè)備。運算器不論復(fù)雜還是簡單,均有條件碼寄存器。條件碼寄存器的一部分通常由各種A______狀態(tài)觸發(fā)器組成,利用觸發(fā)器的信息,可以提供B______,以實現(xiàn)程序的C______。虛擬存貯器通常由主存和A______兩級存貯系統(tǒng)組成。為了在一臺特定的機器上執(zhí)行程序,必須把B______映射到這臺機器主存貯器的C______空間上,這個過程稱為地址映射。本科生期末試卷十七選擇題(每小題1分,共10分)50年代,為了發(fā)揮______的效率,提出了______技術(shù),從而發(fā)展了操作系統(tǒng),通過它對______進行管理和調(diào)度。A.計算機操作系統(tǒng)計算機B.計算并行算法C.硬件設(shè)備多道程序硬軟資源D.硬件設(shè)備晶體管計算機下列表達式中正確的運算結(jié)果為______。A.(10101)2×(2)10=(20202)2B.(10101)3×(2)10=(20202)3C.(10101)3×(3)10=(30303)3D.(101010)3-(20202)3=(11011)3算術(shù)/邏輯運算單元74181ALU可完成______。A.16種算術(shù)運算功能B.16種邏輯運算功能C.16種算術(shù)運算功能和16種邏輯運算功能D.4位乘法運算和除法運算功能某計算機字長為32位,其存儲容量為16MB,若按半字編址,它的尋址范圍是______。A.0-16MB.0-8MC.0-8MBD.0-16MB采用虛擬存貯器的主要目的是______。提高主存貯器的存取速度擴大主存貯器的存貯空間,并能進行自動管理和調(diào)度提高外存貯器的存取速度擴大外存貯器的存貯空間程序控制類指令的功能是______。A.進行算術(shù)運算和邏輯運算B.進行主存與CPU之間的數(shù)據(jù)傳送C.進行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D.改變程序執(zhí)行的順序由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時間較長,因此機器周期通常用______來規(guī)定。A.主存中讀取一個指令字的最短時間B.主存中讀取一個數(shù)據(jù)字的最長時間C.主存中寫入一個數(shù)據(jù)字的平均時間D.主存中取一個數(shù)據(jù)字的平均時間系統(tǒng)總線中控制線的功能是______。A.提供主存、I/O接口設(shè)備的控制信號和響應(yīng)信號B.提供數(shù)據(jù)信息C.提供時序信號D.提供主存、I/O接口設(shè)備的響應(yīng)信號計算機的外圍設(shè)備是指______。A.輸入/輸出設(shè)備B.外存儲器C.遠程通信設(shè)備D.除了CPU和內(nèi)存以外的其它設(shè)備某中斷系統(tǒng)中,每抽取一個輸入數(shù)據(jù)就需要中斷CPU一次,中斷處理程序接受取樣的數(shù)據(jù),并將其保存到主存緩沖區(qū)內(nèi)。該中斷處理需要x秒。另一方面,緩沖區(qū)內(nèi)每存儲N個數(shù)據(jù),主程序就將其取出進行處理,這種處理需要y秒。因此該系統(tǒng)可以跟蹤到每秒______次中斷請求。A.N/(Nx+y)B.N/(x+y)NC.min[1/x,1/y]D.max[1/x,1/y]二.填空題(每小題3分,共24分)正數(shù)補碼算術(shù)移位時,符號位不變,空位補A______。負數(shù)補碼算術(shù)左移時,符號位不變,低位補B______。負數(shù)補碼算術(shù)右移時,符號位不變,高位補C______,低位舍去。重寫型光盤分A______和B______兩種,用戶可對這類光盤進行C______信息。計算機系統(tǒng)中,下列部件都能夠存儲信息:①主存②CPU內(nèi)的通用寄存器③cache④磁帶⑤磁盤。按照CPU存取速度排列,由快到慢依次為A______,其中,內(nèi)存包括B______;屬于外存的是C______。多路型DMA控制器不僅在A______上而且在B______上可以連接多個設(shè)備,適合于連接C______設(shè)備。條件轉(zhuǎn)移指令、無條件轉(zhuǎn)移指令、轉(zhuǎn)子指令、返主指令、中斷返回指令等都是A______指令。這類指令在指令格式中所表示的地址,表示要轉(zhuǎn)移的是B______而不是C______。總線同步定時協(xié)議中,事件出現(xiàn)在總線的A______由B______信號確定,C______周期的長度是固定的。RISC機器一定是A______CPU,但后者不一定是RISC機器。奔騰CPU是B______CPU,但奔騰機是C______機器。早期的計算機基于馮·諾依曼體系結(jié)構(gòu),采用A______處理,現(xiàn)代的計算機系統(tǒng)廣泛采用B______處理。這種技術(shù)主要有三種形式:時間并行、空間并行和C______。本科生期末試卷十八選擇題(每小題1分,共10分)1.下列數(shù)中最小的數(shù)是______。A.(100101)2B.(50)8C.(100010)BCDD.(625)162.______表示法主要用于表示浮點數(shù)中的階碼。A.原碼B.補碼C.反碼D.移碼[X]補=1.X1X2X3X4,當滿足______時,X>-1/2成立。A.X1=1,X2~X4至少有一個為1B.X1=1,X2~X4任意C.X1=0,X2~X4至少有一個為1D.X1=0,X2~X4任意存儲器是計算機系統(tǒng)中的記憶設(shè)備,它主要用來______。A.存放數(shù)據(jù)B.存放程序C.存放微程序D.存放數(shù)據(jù)和程序以下四種類型指令中,執(zhí)行時間最長的是______。A.RR型指令B.RS型指令C.SS型指令D.程序控制指令單地址指令為了完成兩個數(shù)的算術(shù)運算,除地址指明的一個操作數(shù)外,另一個操作數(shù)常采用______尋址方式。A.堆棧B.立即C.隱含D.間接在以下描述的流水CPU基本概念中,不正確的表述是______。A.流水CPU是以空間并行性為原理構(gòu)造的處理器B.流水CPU一定是RISC機器C.流水CPU一定是多媒體CPUD.流水CPU是以時間并行性為原理構(gòu)造的處理器在以下描述PCI總線的基本概念中,不正確的表述是______。A.PCI總線是一個與處理器無關(guān)的高速外圍總線B.PCI總線的基本傳輸機制是猝發(fā)式傳送C.PCI設(shè)備一定是主設(shè)備D.系統(tǒng)中只允許有一條PCI總線下述I/O控制方式中,______主要由程序?qū)崿F(xiàn)。A.PPU方式B.中斷方式C.DMA方式D.通道方式10.串行I/O標準接口IEEE1394的高速特性適合于新型高速硬盤和多媒體數(shù)據(jù)傳送它的數(shù)據(jù)傳送率可以是。A.100兆位/秒B.200兆位/秒C.400兆位/秒D.300兆位/秒填空題(每小題3分,共24分)1.{(26)16∨(63)16}⊕(135)8的值為A______。2.Cache是一種A______存儲器,是為了解決CPU和B______之間C______上不匹配而采用的一項重要硬件技術(shù)。當今的CPU芯片除了包括定點運算器、操作控制器外,還包括A______、B___

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論